KR0175518B1 - 반도체 소자에서의 금속배선의 구조 및 그 제조 방법 - Google Patents
반도체 소자에서의 금속배선의 구조 및 그 제조 방법 Download PDFInfo
- Publication number
- KR0175518B1 KR0175518B1 KR1019960015210A KR19960015210A KR0175518B1 KR 0175518 B1 KR0175518 B1 KR 0175518B1 KR 1019960015210 A KR1019960015210 A KR 1019960015210A KR 19960015210 A KR19960015210 A KR 19960015210A KR 0175518 B1 KR0175518 B1 KR 0175518B1
- Authority
- KR
- South Korea
- Prior art keywords
- region
- film
- insulating film
- oxide film
- thickness
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76838—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
- H01L21/76877—Filling of holes, grooves or trenches, e.g. vias, with conductive material
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76801—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
- H01L21/76802—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Abstract
Description
Claims (7)
- 고농도 이온 주입 공정을 통하여 기판의 특정 영역에 형성되는 활성영역과; 상기 기판의 상부에 소정의 두께로 증착 형성되고 상기 활성영역의 일부가 노출되도록 식각되어 제1트렌치가 형성되어 있는 제1절연막과; 상기 제1절연막 위에 소정의 두께로 증착 형성되고 상기 트렌치를 중심으로 상기 활성영역의 영역보다 큰 영역에 해당하는 상기 제1절연막이 노출되도록 식각되어 제2트렌치가 형성되어 있는 산화막과; 상기 산화막과 제1절연막에 형성되어 있는 제1, 제2트렌치 영역을 채우도록 형성되어진 금속막; 및 상기 금속막과 산화막위에 증착되며 균일한 소정 두께의 유지하는 제2절연막을 포함하는 것을 특징으로 하는 반도체 소자에서의 금속 배선의 구조.
- 실리콘 기판에 특정 도전형의 활성영역을 형성하는 제1공정과; 상기 실리콘 기판의 상부전면에 대하여 순차적으로 절연막과 산화막을 증착시키는 제2공정과; 상기 제2공정을 통하여 생성되어진 절연막에는 콘택홀에 대응하는 영역과 상기 산화막에는 금속 배선에 대응하는 영역을 동시에 식각하는 제3공정; 및 상기 제3공정을 통하여 식각되어진 트렌치 영역에 금속막을 형성시키는 제4공정을 포함하는 것을 특징으로 하는 반도체 소자에서의 금속 배선의 제조 공정.
- 제2항에 있어서, 상기 제2공정은 상기 실리콘 기판의 상부전면에 대하여 제1두께의 절연막을 증착시키는 제1단계와; 증착되어진 절연막 위에 제2두께의 폴리실리콘막을 증착시키는 제2단계와; 상기 활성영역에 대하여 제1크기 영역의 절연막이 노출되도록 상기 폴리실리콘막을 오픈시키는 제3단계; 및 잔존하는 폴리실리콘막을 산화시켜 산화막을 생성시키되 절연막이 노출되는 영역을 제2크기 영역으로 변화시키는 제4단계를 포함하는 것을 특징으로 하는 반도체 소자에서의 금속 배선의 제조 공정.
- 제3항에 있어서, 상기 제2단계에서 생성되는 폴리실리콘막이 두께(제2두께)는 상기 제1단계에서 생성되는 절연막의 두께(제1두께)에 비하여 상대적으로 얇은 것을 특징으로 하는 반도체 소자에서의 금속 배선의 제조 공정.
- 제3항에 있어서, 상기 제3단계에서 오픈되는 상기 폴리실리콘막의 제1크기 영역은 상기 제2크기 영역에 상기 폴리실리콘막의 두께의 두배의 크기를 더한 만큼으로 형성하는 것을 특징으로 하는 반도체 소자에서의 금속 배선의 제조 공정.
- 제3항에 있어서, 상기 제4단계에서 오픈되는 상기 산화막의 제2크기 영역은 설계상 형성되어야 할 콘택홀의 크기에 대응하도록 하는 것을 특징으로 하는 반도체 소자에서의 금속 배선의 제조 공정.
- 제2항 또는 제3항에 있어서, 제3과정은 상기 산화막의 영역중 상기 절연막이 노출되는 영역을 중심으로 제3크기 영역의 산화막이 노출되도록 포토레지스터를 오픈시켜 형성시키는 제1단계와; 상기 포토레지스터가 오픈되어 있는 영역을 통해 노출되어 있는 산화막을 식각시켜 상기 절연막이 노출되도록 하는 제2단계; 및 상기 제2단계와 동시에 상기 산화막이 오픈되어 있는 영역을 통해 노출되어 있는 상기 절연막을 식각시켜 상기 실리콘 기판에 형성되어 있던 활성영역이 노출되도록 하는 제3단계를 포함하는 것을 특징으로 하는 반도체 소자에서의 금속 배선의 제조 공정.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019960015210A KR0175518B1 (ko) | 1996-05-09 | 1996-05-09 | 반도체 소자에서의 금속배선의 구조 및 그 제조 방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019960015210A KR0175518B1 (ko) | 1996-05-09 | 1996-05-09 | 반도체 소자에서의 금속배선의 구조 및 그 제조 방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR970077349A KR970077349A (ko) | 1997-12-12 |
KR0175518B1 true KR0175518B1 (ko) | 1999-04-01 |
Family
ID=19458165
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019960015210A KR0175518B1 (ko) | 1996-05-09 | 1996-05-09 | 반도체 소자에서의 금속배선의 구조 및 그 제조 방법 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR0175518B1 (ko) |
-
1996
- 1996-05-09 KR KR1019960015210A patent/KR0175518B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR970077349A (ko) | 1997-12-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100295929B1 (ko) | 트렌치격리부형성및반도체디바이스제조방법 | |
US5747379A (en) | Method of fabricating seamless tungsten plug employing tungsten redeposition and etch back | |
US5677237A (en) | Process for removing seams in tungsten plugs | |
US6316329B1 (en) | Forming a trench mask comprising a DLC and ASH protecting layer | |
EP0534631B1 (en) | Method of forming vias structure obtained | |
JPH08204014A (ja) | 半導体装置とその製造方法 | |
US5658830A (en) | Method for fabricating interconnecting lines and contacts using conformal deposition | |
JP3102405B2 (ja) | 半導体装置の製造方法 | |
US4933297A (en) | Method for etching windows having different depths | |
US7485587B1 (en) | Method of making a semiconductor device having improved contacts | |
US5747383A (en) | Method for forming conductive lines and stacked vias | |
US5600170A (en) | Interconnection structure of semiconductor device | |
US5827764A (en) | Method for reducing the contact resistance of a butt contact | |
US5700726A (en) | Multi-layered tungsten depositions for contact hole filling | |
US7498253B2 (en) | Local interconnection method and structure for use in semiconductor device | |
JP3321864B2 (ja) | 半導体装置とその製法 | |
US6194257B1 (en) | Fabrication method of gate electrode having dual gate insulating film | |
US6248636B1 (en) | Method for forming contact holes of semiconductor memory device | |
KR0175518B1 (ko) | 반도체 소자에서의 금속배선의 구조 및 그 제조 방법 | |
JP3449137B2 (ja) | 半導体装置の製造方法 | |
US5847457A (en) | Structure and method of forming vias | |
JP3209639B2 (ja) | 半導体装置の製造方法 | |
US5817570A (en) | Semiconductor structure for an MOS transistor and method for fabricating the semiconductor structure | |
JP3306691B2 (ja) | 集積回路装置の配線方法 | |
KR100191710B1 (ko) | 반도체 소자의 금속 배선 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 19960509 |
|
PA0201 | Request for examination |
Patent event code: PA02012R01D Patent event date: 19960509 Comment text: Request for Examination of Application |
|
PG1501 | Laying open of application | ||
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 19981014 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 19981110 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 19981110 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration | ||
PR1001 | Payment of annual fee |
Payment date: 20011008 Start annual number: 4 End annual number: 4 |
|
PR1001 | Payment of annual fee |
Payment date: 20021007 Start annual number: 5 End annual number: 5 |
|
PR1001 | Payment of annual fee |
Payment date: 20031008 Start annual number: 6 End annual number: 6 |
|
PR1001 | Payment of annual fee |
Payment date: 20040331 Start annual number: 7 End annual number: 7 |
|
PR1001 | Payment of annual fee |
Payment date: 20051007 Start annual number: 8 End annual number: 8 |
|
FPAY | Annual fee payment |
Payment date: 20061030 Year of fee payment: 9 |
|
PR1001 | Payment of annual fee |
Payment date: 20061030 Start annual number: 9 End annual number: 9 |
|
LAPS | Lapse due to unpaid annual fee | ||
PC1903 | Unpaid annual fee |
Termination category: Default of registration fee Termination date: 20081010 |