KR0170720B1 - 디지탈/아날로그 변환기 인터페이스 장치 - Google Patents
디지탈/아날로그 변환기 인터페이스 장치 Download PDFInfo
- Publication number
- KR0170720B1 KR0170720B1 KR1019950066857A KR19950066857A KR0170720B1 KR 0170720 B1 KR0170720 B1 KR 0170720B1 KR 1019950066857 A KR1019950066857 A KR 1019950066857A KR 19950066857 A KR19950066857 A KR 19950066857A KR 0170720 B1 KR0170720 B1 KR 0170720B1
- Authority
- KR
- South Korea
- Prior art keywords
- data
- clock
- control
- output
- signal
- Prior art date
Links
- 230000011664 signaling Effects 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 6
- 230000000903 blocking effect Effects 0.000 description 1
- 230000001934 delay Effects 0.000 description 1
- 229920005994 diacetyl cellulose Polymers 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/05—Digital input using the sampling of an analogue quantity at regular intervals of time, input from a/d converter or output to d/a converter
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Human Computer Interaction (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Analogue/Digital Conversion (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
- Logic Circuits (AREA)
- Information Transfer Systems (AREA)
Abstract
Description
Claims (9)
- 병렬 디지탈 데이타를 입력하여 소정 데이타 포맷으로 변환후에, 변환된 직렬 데이타를 디지탈/아날로그 변환기(DAC)로 출력하는 DAC 인터페이스 장치에 있어서, 데이타 로딩 신호에 응답하여 상기 병렬 디지탈 데이타를 입력하여 저장후 제1 및 제2제어신호에 응답하여 출력하는 데이타 입력수단; 상기 데이타 입력수단으로부터 입력된 데이타를 제1 및 제2포맷 제어신호 및 좌우신호에 응답하여 선택적으로 출력하는 데이타 출력수단; 상기 DAC 인터페이스 장치의 주클럭을 발생하는 시스템 클럭 발생수단; 포맷 제어신호에 응답하여 상기 주클럭을 분주하고, 분주된 상기 주 클럭을 반전하여, 상기 DAC가 상기 직렬 데이타를 입력하도록 제어하는 신호로서 출력하는 비트 클럭 발생수단; 상기 분주된 주 클럭에 응답하여 상기 DAC를 제어하기 위한 제어클럭들을 발생하는 제어클럭 발생수단; 입력한 상기 제어클럭 및 반전된 제4제어신호를 상기 제1 및 제2포맷 제어신호와 상기 포맷 제어신호에 응답하여 선택하고, 상기 데이타 출력수단으로부터 데이타가 상기 DAC으로 출력되도록 제어하는 제3제어신호와 상기 제4제어신호로서 선택된 신호를 출력하는 워드 클럭 발생수단; 입력한 상기 제어클럭들 및 상기 분주된 주 클럭을 상기 포맷 제어신호에 응답하여 상기 제2제어신호 및 상기 데이타 로딩 신호로서 출력하는 로드 클럭 발생수단; 및 상기 제4제어신호와 상기 분주된 주클럭을 논리합하여 상기 제1제어신호로서 출력하는 제1논리합을 구비하고, 상기 포맷 제어신호는 상기 제2포맷 제어신호와 반전된 상기 제1포맷 제어신호의 반전 논리합된 신호이고, 상기 좌우신호는 상기 DAC에서 출력되는 데이타를 구분하는 신호인 것을 특징으로 하는 디지탈/아날로그 변환기 인터페이스 장치.
- 제1항에 있어서, 상기 시스템 클럭 발생수단은 소정의 주파수를 가지는 신호를 발생하는 발진수단; 및 상기 발진수단으로부터 출력되는 신호를 소정수배 분주하여 상기 주 클럭으로서 출력하는 분주수단을 구비하는 것을 특징으로 하는 디지탈/아날로그 변환기 인터페이스 장치.
- 제1항에 있어서, 상기 비트 클럭 발생수단은 상기 주 클럭을 클럭입력하고, 그 부출력을 데이타 입력하는 제1플립플롭; 입력한 상기 제1플립플롭의 정출력 및 상기 주클럭을 상기 포맷 제어신호에 응답하여 선택하며, 선택된 신호를 상기 분주된 주 클럭으로서 출력하는 제1멀티플렉서; 및 상기 분주된 주 클럭을 반전하여 출력하는 제1인버터를 구비하는 것을 특징으로 하는 디지탈/아날로그 변환기 인터페이스 장치.
- 제1항에 있어서, 상기 제어클럭 발생수단은 상기 분주된 주 클럭을 클럭 입력하여 카운팅 동작을 수행하고, 카운팅된 값을 제1, 2, 3, 4, 5 및 6제어클럭으로서 출력하는 카운터를 구비하는 것을 특징으로 하는 디지탈/아날로그 변환기 인터페이스 장치.
- 제4항에 있어서, 상기 워드 클럭 발생수단은 상기 제3 및 상기 제4제어클럭을 논리합하여 출력하는 제2논리합; 상기 제2논리합의 출력과 상기 제5제어클럭을 논리곱하여 출력하는 제1논리곱; 상기 제3 및 상기 제4제어클럭을 논리곱하여 출력하는 제2논리곱; 상기 제2논리곱의 출력 및 상기 제5제어클럭을 반전 논리합하여 출력하는 반전논리합; 입력한 상기 반전 논리합의 출력과, 상기 제1논리곱과, 제1레벨의 값을 상기 제1 및 상기 제2포맷 제어신호에 응답하여 선택적으로 출력하는 제2멀티플렉서; 및 입력한 상기 반전된 제4제어신호 및 상기 제4제어클럭을 상기 포맷 제어신호에 응답하여 선택하고, 선택된 신호를 상기 제3제어신호로서 출력하는 제3멀티플렉서를 구비하는 것을 특징으로 하는 디지탈/아날로그 변환기 인터페이스 장치.
- 제4항에 있어서, 상기 디지탈/아날로그 변환기 인터페이스 장치는 입력한 상기 제6 및 상기 제5제어클럭을 상기 포맷 제어신호에 응답하여 상기 좌우신호로서 선택적으로 출력하는 제4멀티플렉서를 더 구비하는 것을 특징으로 하는 디지탈/아날로그 변환기 인터페이스 장치.
- 제4항에 있어서, 상기 로드 클럭 발생수단은 입력한 상기 제6제어클럭과 제2레벨의 값을 상기 포맷 제어신호에 응답하여 선택적으로 출력하는 제5멀티플렉서; 상기 제1, 2 및 3제어클럭을 논리곱하여 출력하는 제3논리곱; 상기 제4 및 5제어클럭과 상기 제5멀티플렉서의 출력을 논리곱하여 출력하는 제4논리곱; 및 상기 제3 및 상기 제4논리곱의 출력을 반전 논리곱하여 출력하는 반전 논리곱을 구비하는 것을 특징으로 하는 디지탈/아날로그 변환기 인터페이스 장치.
- 제5항에 있어서, 상기 데이타 입력수단은 입력한 상기 병렬 데이타와, 상기 데이타 입력수단의 출력중 소정비트와 상기 제1레벨 값으로 구성된 데이타를 상기 데이타 로딩 신호에 응답하여 선택적으로 출력하는 제6멀티플렉서; 상기 제1 및 제2제어신호를 논리곱하여 출력하는 제5논리곱; 상기 제5논리곱의 출력을 클럭 입력하고, 상기 제6멀티플렉서의 출력을 데이타 입력하여 정출력을 상기 데이타 출력수단으로 출력하는 제2플립플롭; 및 상기 제2플립플롭의 정출력중 마지막 비트를 데이타 입력하고, 상기 제5논리곱의 출력을 클럭입력하여 정출력을 상기 데이타 출력수단으로 출력하는 제3플립플롭을 구비하는 것을 특징으로 하는 디지탈/아날로그 변환기 인터페이스 장치.
- 제1항에 있어서, 상기 데이타 출력수단은 상기 제2플립플롭의 정출력중 소정 비트들을 입력하고, 상기 좌우신호에 응답하여 선택적으로 출력하는 제7멀티플렉서; 및 상기 제2 및 상기 제3플립플롭의 출력과, 상기 제7멀티플렉서의 출력을 입력하고, 상기 제1 및 상기 제2포맷 제어신호에 응답하여 선택적으로 상기 직렬 데이타로서 출력하는 제8멀티플렉서를 구비하는 것을 특징으로 하는 디지탈/아날로그 변환기 인터페이스 장치.
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019950066857A KR0170720B1 (ko) | 1995-12-29 | 1995-12-29 | 디지탈/아날로그 변환기 인터페이스 장치 |
JP35085496A JP3878264B2 (ja) | 1995-12-29 | 1996-12-27 | ディジタル/アナログ変換器のインタフェース装置 |
CN96116735A CN1099764C (zh) | 1995-12-29 | 1996-12-27 | 数/模转换器接口装置 |
US08/777,513 US5847667A (en) | 1995-12-29 | 1996-12-30 | Digital-to-analog converter interface apparatus |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019950066857A KR0170720B1 (ko) | 1995-12-29 | 1995-12-29 | 디지탈/아날로그 변환기 인터페이스 장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR970049364A KR970049364A (ko) | 1997-07-29 |
KR0170720B1 true KR0170720B1 (ko) | 1999-03-30 |
Family
ID=19447481
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019950066857A KR0170720B1 (ko) | 1995-12-29 | 1995-12-29 | 디지탈/아날로그 변환기 인터페이스 장치 |
Country Status (4)
Country | Link |
---|---|
US (1) | US5847667A (ko) |
JP (1) | JP3878264B2 (ko) |
KR (1) | KR0170720B1 (ko) |
CN (1) | CN1099764C (ko) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
SE9701812L (sv) * | 1996-12-16 | 1998-06-17 | Ericsson Telefon Ab L M | Omvandlare |
US6137429A (en) * | 1999-03-08 | 2000-10-24 | Motorola, Inc. | Circuit and method for attenuating noise in a data converter |
US7369078B2 (en) * | 2004-08-16 | 2008-05-06 | National Instruments Corporation | Flexible converter interface for use in analog-to-digital and digital-to-analog systems |
US7095280B2 (en) * | 2004-08-16 | 2006-08-22 | National Instruments Corporation | Programmable gain instrumentation amplifier having improved dielectric absorption compensation and common mode rejection ratio |
US7183854B2 (en) * | 2004-08-17 | 2007-02-27 | National Instruments Corporation | Programmable gain instrumentation amplifier including a composite amplifier for level shifting and improved signal-to-noise ratio |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6030453B2 (ja) * | 1979-10-24 | 1985-07-16 | 株式会社日立製作所 | デイジタル−アナログ変換器 |
JPS63246928A (ja) * | 1987-04-02 | 1988-10-13 | Nippon Precision Saakitsutsu Kk | D/a変換装置 |
US5182559A (en) * | 1989-07-28 | 1993-01-26 | Alpine Electronics, Inc. | Digital-analog converter with plural coefficient transversal filter |
JP2839815B2 (ja) * | 1993-02-26 | 1998-12-16 | 松下電器産業株式会社 | ビデオカメラ用収音装置 |
-
1995
- 1995-12-29 KR KR1019950066857A patent/KR0170720B1/ko not_active IP Right Cessation
-
1996
- 1996-12-27 JP JP35085496A patent/JP3878264B2/ja not_active Expired - Fee Related
- 1996-12-27 CN CN96116735A patent/CN1099764C/zh not_active Expired - Fee Related
- 1996-12-30 US US08/777,513 patent/US5847667A/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
US5847667A (en) | 1998-12-08 |
CN1157507A (zh) | 1997-08-20 |
KR970049364A (ko) | 1997-07-29 |
JPH09198193A (ja) | 1997-07-31 |
JP3878264B2 (ja) | 2007-02-07 |
CN1099764C (zh) | 2003-01-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4322548B2 (ja) | データ形式変換回路 | |
EP0397358B1 (en) | Parallel to serial converter | |
GB2079998A (en) | Frequency-dividing circuit | |
US4876704A (en) | Logic integrated circuit for scan path system | |
KR0170720B1 (ko) | 디지탈/아날로그 변환기 인터페이스 장치 | |
US5627795A (en) | Timing generating device | |
US6791483B2 (en) | Parallel/serial conversion circuit, serial data generation circuit, synchronization signal generation circuit, clock signal generation circuit, serial data transmission device, serial data reception device, and serial data transmission system | |
EP0858163B1 (en) | Pulse width modulation operation circuit | |
US5379038A (en) | Parallel-serial data converter | |
US4430617A (en) | Clock generator | |
US4958313A (en) | CMOS parallel-serial multiplication circuit and multiplying and adding stages thereof | |
KR0153058B1 (ko) | 디지탈/아날로그 변환기 인터페이스 회로 | |
JPH0865173A (ja) | パラレルシリアル変換回路 | |
US5937024A (en) | Counter for counting high frequency | |
CA2172095C (en) | Precision time of day counter | |
US4152698A (en) | Digital-to-analog converter with scanning system | |
JP2003037504A (ja) | グレイコード発生装置 | |
KR200155054Y1 (ko) | 카운터 회로 | |
JP3501923B2 (ja) | 半導体試験装置用タイミング発生器 | |
JPH07225630A (ja) | シーケンス機能付き任意波形発生器 | |
JP3003328B2 (ja) | クロック信号回路 | |
KR20030032180A (ko) | 카운팅 스피드를 개선시킨 카운터 | |
JPS61109316A (ja) | パタ−ン発生回路 | |
KR19980065271A (ko) | 비동기식 카운터 회로 | |
UA136163U (uk) | Універсальний регістр зсуву на пліс |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 19951229 |
|
PA0201 | Request for examination |
Patent event code: PA02012R01D Patent event date: 19951229 Comment text: Request for Examination of Application |
|
PG1501 | Laying open of application | ||
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 19980930 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 19981015 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 19981015 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration | ||
PR1001 | Payment of annual fee |
Payment date: 20010906 Start annual number: 4 End annual number: 4 |
|
PR1001 | Payment of annual fee |
Payment date: 20020906 Start annual number: 5 End annual number: 5 |
|
PR1001 | Payment of annual fee |
Payment date: 20030904 Start annual number: 6 End annual number: 6 |
|
PR1001 | Payment of annual fee |
Payment date: 20040331 Start annual number: 7 End annual number: 7 |
|
PR1001 | Payment of annual fee |
Payment date: 20050909 Start annual number: 8 End annual number: 8 |
|
PR1001 | Payment of annual fee |
Payment date: 20060928 Start annual number: 9 End annual number: 9 |
|
PR1001 | Payment of annual fee |
Payment date: 20071001 Start annual number: 10 End annual number: 10 |
|
FPAY | Annual fee payment |
Payment date: 20081001 Year of fee payment: 11 |
|
PR1001 | Payment of annual fee |
Payment date: 20081001 Start annual number: 11 End annual number: 11 |
|
LAPS | Lapse due to unpaid annual fee | ||
PC1903 | Unpaid annual fee |
Termination category: Default of registration fee Termination date: 20100910 |