KR0161881B1 - 메모리의 데이타 읽기회로 - Google Patents
메모리의 데이타 읽기회로 Download PDFInfo
- Publication number
- KR0161881B1 KR0161881B1 KR1019950046858A KR19950046858A KR0161881B1 KR 0161881 B1 KR0161881 B1 KR 0161881B1 KR 1019950046858 A KR1019950046858 A KR 1019950046858A KR 19950046858 A KR19950046858 A KR 19950046858A KR 0161881 B1 KR0161881 B1 KR 0161881B1
- Authority
- KR
- South Korea
- Prior art keywords
- output
- inverter
- amplifier
- terminal
- data
- Prior art date
Links
- 239000003990 capacitor Substances 0.000 claims abstract description 8
- 239000008186 active pharmaceutical agent Substances 0.000 claims description 4
- 230000003321 amplification Effects 0.000 claims description 2
- 238000003199 nucleic acid amplification method Methods 0.000 claims description 2
- 238000000034 method Methods 0.000 claims 3
- 230000010354 integration Effects 0.000 abstract description 5
- 230000000694 effects Effects 0.000 abstract description 2
- 238000010586 diagram Methods 0.000 description 9
- 230000005540 biological transmission Effects 0.000 description 2
- 230000000295 complement effect Effects 0.000 description 2
- 238000006243 chemical reaction Methods 0.000 description 1
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1051—Data output circuits, e.g. read-out amplifiers, data output buffers, data output registers, data output level conversion circuits
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Dram (AREA)
- Static Random-Access Memory (AREA)
- Amplifiers (AREA)
Abstract
Description
Claims (7)
- 센스엠프로부터 출력된 데이터를 입력받아 반전출력하는 인버터부와, 상기 인버터부의 출력단자인 데이터버스라인(DOUTB)를 Vcc/2로 프리차지시키는 프리차지부와, 상기 인버터부에서 출력된 신호를 입력받아 증폭하는 제1증폭부와, 상기 제1증폭부의 입력단자와 공통 접속되어 상기 인버터부에서 출력된 신호를 입력받아 증폭하는 제2증폭부와, 상기 제1 및 제2증폭부에서 증폭된 신호를 입력받아 반전증폭후 출력하는 출력버퍼부를 포함하는 것을 특징으로 하는 메모리의 데이터읽기 회로.
- 제1항에 있어서, 상기 제1증폭부는 상기 인버터부에서 출력된 1비트 데이터를 인가받아 증폭출력하는 제1차동 증폭부와, 상기 제1차동 증폭부에서 출력된 신호를 보다 더 빠르게 H레벨로 변환시키는 제1하이레벨 차지부를 포함하는 것을 특징으로 하는 메모리의 데이터읽기 회로.
- 제2항에 있어서, 상기 제1차동 증폭부는 다수개의 피모스트랜지스터와 엔모스 트랜지스터의 조합으로 구성된 커런트 미러형 미분증폭기를 포함하는 것을 특징으로 하는 메모리의 데이터 읽기 회로.
- 제2항에 있어서, 상기 제1하이레벨 차지부는 소오스전극이 전원전압에 접속되고 게이트전극이 제어단자 P3와 후술하는 전송게이트의 L측제어단자에 공통접속되고 드레인전극이 상기 제1차동증폭부의 피모스게이트의 드레인전극과 출력버퍼부의 인버터의 입력단자(DSB)에 공통접속되는 피모스트랜지스터와, 일측이 노드 X에 접속되고 타측이 상기 프리차지부의 출력단자(DOUTB)에 접속되며 L측제어단자는 상기 제1차동증폭부의 엔모스트랜지스터의 게이트전극에 접속되며 H측 제어단자는 제2증폭부의 인버터의 출력단자에 접속되는 전송게이트와, 일측이 노드 X에 접속되고 타측이 공통전위에 접속되는 콘덴서를 포함함을 특징으로 하는 메모리의 데이터 읽기 회로.
- 제1항에 있어서, 상기 제2증폭부는 상기 인버터부에서 발생된 신호를 인가받아 기준 전압단자에 인가된 기준전압(VREF)과의 차를 증폭하여 출력하는 제2차동 증폭부와, 상기 제2차동 증폭부에서 발생된 신호를 보다 빠르게 감지하여 출력버퍼부로 전달하는 제2항이레벨 차지부를 포함함을 특징으로 하는 매모리의 데이터 읽기회로.
- 제5항에 있어서, 상기 제2차동증폭부는 다수개의 피모스트랜지스터와 엔모스트랜지스터의 조합으로 구성된 커런 트 미러형 미분증폭기를 포함하는 것을 특징으로 하는 메모리의 데이터 읽기 회로.
- 제5항에 있어서, 상기 제2하이레벨 차지부는 소오스전극이 전원전압에 접속되고 게이트전극이 제어단자 P3와 상기 엔모스트랜지스터의 게이트전극 및 상기 인버터의 입력단자에 공통접속되고 드레인전극이 상기 피모스트랜지스터의 드레인전극(DS단자) 및 상기 출력버퍼부의 인버터의 입력단자에 공통접속되는 피모스트랜지스터를 포함함을 특징으로 하는 메모리의 데이터 읽기회로.
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019950046858A KR0161881B1 (ko) | 1995-12-05 | 1995-12-05 | 메모리의 데이타 읽기회로 |
US08/724,886 US5708607A (en) | 1995-12-05 | 1996-10-03 | Data read circuit of a memory |
JP8333129A JP2775428B2 (ja) | 1995-12-05 | 1996-11-29 | メモリのデータ読み出し回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019950046858A KR0161881B1 (ko) | 1995-12-05 | 1995-12-05 | 메모리의 데이타 읽기회로 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR970051189A KR970051189A (ko) | 1997-07-29 |
KR0161881B1 true KR0161881B1 (ko) | 1999-02-01 |
Family
ID=19437906
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019950046858A KR0161881B1 (ko) | 1995-12-05 | 1995-12-05 | 메모리의 데이타 읽기회로 |
Country Status (3)
Country | Link |
---|---|
US (1) | US5708607A (ko) |
JP (1) | JP2775428B2 (ko) |
KR (1) | KR0161881B1 (ko) |
Families Citing this family (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3169835B2 (ja) * | 1996-07-31 | 2001-05-28 | 日本電気株式会社 | 半導体装置 |
KR100259338B1 (ko) * | 1997-05-21 | 2000-06-15 | 김영환 | 반도체소자의 읽기회로 |
US6032274A (en) * | 1997-06-20 | 2000-02-29 | Micron Technology, Inc. | Method and apparatus for compressed data testing of more than one memory array |
US5935263A (en) * | 1997-07-01 | 1999-08-10 | Micron Technology, Inc. | Method and apparatus for memory array compressed data testing |
US5809038A (en) * | 1997-07-24 | 1998-09-15 | Micron Technology, Inc. | Method and apparatus for reading compressed test data from memory devices |
US5959921A (en) * | 1997-07-24 | 1999-09-28 | Micron Technology, Inc. | Sense amplifier for complement or no-complementary data signals |
JPH11203881A (ja) * | 1998-01-12 | 1999-07-30 | Mitsubishi Electric Corp | データ読み出し回路 |
KR100513391B1 (ko) * | 1998-05-06 | 2005-11-28 | 삼성전자주식회사 | 반도체 메모리 장치 |
US6295618B1 (en) * | 1998-08-25 | 2001-09-25 | Micron Technology, Inc. | Method and apparatus for data compression in memory devices |
KR100465599B1 (ko) * | 2001-12-07 | 2005-01-13 | 주식회사 하이닉스반도체 | 데이타 출력 버퍼 |
US9896511B2 (en) | 2007-01-10 | 2018-02-20 | The United States Of America, As Represented By The Secretary, Dept. Of Health And Human Services | Antibodies that bind to TL1A and methods of treating inflammatory or autoimmune disease comprising administering such antibodies |
KR20140104344A (ko) | 2011-05-20 | 2014-08-28 | 더 유나이티드 스테이츠 오브 어메리카, 애즈 리프리젠티드 바이 더 시크리터리, 디파트먼트 오브 헬쓰 앤드 휴먼 서비시스 | T 세포 매개성 질병의 병증을 개선하기 위한 tl1a-dr3의 상호작용의 차단 및 그것의 항체 |
CN104793685B (zh) * | 2015-04-17 | 2016-06-29 | 上海华虹宏力半导体制造有限公司 | 基准电压产生电路 |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5126974A (en) * | 1989-01-20 | 1992-06-30 | Hitachi, Ltd. | Sense amplifier for a memory device |
US5563835A (en) * | 1994-01-31 | 1996-10-08 | Advanced Risc Machines Limited | Sense amplification in data memories |
-
1995
- 1995-12-05 KR KR1019950046858A patent/KR0161881B1/ko not_active IP Right Cessation
-
1996
- 1996-10-03 US US08/724,886 patent/US5708607A/en not_active Expired - Lifetime
- 1996-11-29 JP JP8333129A patent/JP2775428B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JPH09180462A (ja) | 1997-07-11 |
JP2775428B2 (ja) | 1998-07-16 |
US5708607A (en) | 1998-01-13 |
KR970051189A (ko) | 1997-07-29 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4804871A (en) | Bit-line isolated, CMOS sense amplifier | |
US4654831A (en) | High speed CMOS current sense amplifier | |
US5357468A (en) | Semiconductor memory device | |
KR0161881B1 (ko) | 메모리의 데이타 읽기회로 | |
US4397000A (en) | Output circuit | |
US5506522A (en) | Data input/output line sensing circuit of a semiconductor integrated circuit | |
US6687166B1 (en) | Bus interface circuit and receiver circuit | |
KR0167590B1 (ko) | 반도체 기억장치 | |
US5305272A (en) | Sense amplifier circuit | |
KR950005171B1 (ko) | 전류 미러 증폭회로 및 그의 구동 방법 | |
KR100195633B1 (ko) | 출력하한값에 대한 리미트기능을 갖는 증폭회로 및 상보형 증폭 회로 | |
KR100660668B1 (ko) | 용량 결합된 구동부 회로 | |
EP0405411A2 (en) | Semiconductor memory having improved data readout scheme | |
US5515315A (en) | Dynamic random access memory | |
KR100295301B1 (ko) | 데이터비트의파괴없이입/출력마스킹기능을갖는반도체메모리장치 | |
US6222787B1 (en) | Integrated circuit memory devices having improved sense and restore operation reliability | |
US5278788A (en) | Semiconductor memory device having improved controlling function for data buses | |
US5469392A (en) | Semiconductor memory | |
JP2680939B2 (ja) | 半導体記憶装置 | |
US6252431B1 (en) | Shared PMOS sense amplifier | |
US4435791A (en) | CMOS Address buffer for a semiconductor memory | |
KR100301820B1 (ko) | 센스 앰프 | |
JPH06215558A (ja) | デコーディッド‐ソース‐センス増幅器 | |
KR100572839B1 (ko) | 한 쌍의 상보 신호선 상의 불필요하게 된 전하를 이용하는 반도체 장치 | |
KR100357041B1 (ko) | 저전압용전류감지증폭기 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 19951205 |
|
PA0201 | Request for examination |
Patent event code: PA02012R01D Patent event date: 19951205 Comment text: Request for Examination of Application |
|
PG1501 | Laying open of application | ||
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 19980722 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 19980826 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 19980826 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration | ||
PR1001 | Payment of annual fee |
Payment date: 20010725 Start annual number: 4 End annual number: 4 |
|
PR1001 | Payment of annual fee |
Payment date: 20020716 Start annual number: 5 End annual number: 5 |
|
PR1001 | Payment of annual fee |
Payment date: 20030718 Start annual number: 6 End annual number: 6 |
|
PR1001 | Payment of annual fee |
Payment date: 20040719 Start annual number: 7 End annual number: 7 |
|
PR1001 | Payment of annual fee |
Payment date: 20050721 Start annual number: 8 End annual number: 8 |
|
PR1001 | Payment of annual fee |
Payment date: 20060720 Start annual number: 9 End annual number: 9 |
|
PR1001 | Payment of annual fee |
Payment date: 20070720 Start annual number: 10 End annual number: 10 |
|
PR1001 | Payment of annual fee |
Payment date: 20080728 Start annual number: 11 End annual number: 11 |
|
PR1001 | Payment of annual fee |
Payment date: 20090727 Start annual number: 12 End annual number: 12 |
|
PR1001 | Payment of annual fee |
Payment date: 20100726 Start annual number: 13 End annual number: 13 |
|
FPAY | Annual fee payment |
Payment date: 20110726 Year of fee payment: 14 |
|
PR1001 | Payment of annual fee |
Payment date: 20110726 Start annual number: 14 End annual number: 14 |
|
FPAY | Annual fee payment |
Payment date: 20120720 Year of fee payment: 15 |
|
PR1001 | Payment of annual fee |
Payment date: 20120720 Start annual number: 15 End annual number: 15 |
|
LAPS | Lapse due to unpaid annual fee | ||
PC1903 | Unpaid annual fee |
Termination category: Default of registration fee Termination date: 20140709 |