KR0152346B1 - 클럭 스위칭 회로 - Google Patents
클럭 스위칭 회로 Download PDFInfo
- Publication number
- KR0152346B1 KR0152346B1 KR1019950023488A KR19950023488A KR0152346B1 KR 0152346 B1 KR0152346 B1 KR 0152346B1 KR 1019950023488 A KR1019950023488 A KR 1019950023488A KR 19950023488 A KR19950023488 A KR 19950023488A KR 0152346 B1 KR0152346 B1 KR 0152346B1
- Authority
- KR
- South Korea
- Prior art keywords
- clock
- switching circuit
- output
- multiplexer
- outputting
- Prior art date
Links
- 238000001914 filtration Methods 0.000 claims abstract description 8
- 241000278713 Theora Species 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 6
- 230000003111 delayed effect Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000002372 labelling Methods 0.000 description 1
- 230000007257 malfunction Effects 0.000 description 1
- 238000000034 method Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K5/125—Discriminating pulses
- H03K5/1252—Suppression or limitation of noise or interference
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Manipulation Of Pulses (AREA)
- Electronic Switches (AREA)
Abstract
Description
Claims (4)
- 인가되는 클럭과 상기 클럭을 분주한 분주클럭을 선택적으로 출력하는 멀티플렉서를 구비한 클럭 스위칭 회로에 있어서: 상기 멀티플렉서의 출력단에 연결되어, 상기 선택적으로 출력되는 상기 클럭 또는 상기 분주클럭의 펄스폭이 미리 설정된 폭이하일 경우에 이를 제거한 후 출력클럭으로써 출력하는 필터링 수단을 가짐을 특징으로 하는 회로.
- 제1항에 있어서, 상기 클럭 스위칭회로는 상기 분주클럭을 생성하는 T형 플립플롭을 가짐을 특징으로 하는 회로.
- 제1항에 있어서, 상기 클럭 스위칭회로는 상기 클럭과 상기 분주클럭을 선택적으로 출력하기 위해 선택단으로 D형플립플롭으로부터 제공되는 선택신호를 수신하는 것을 특징으로 하는 회로.
- 제1항에 있어서, 상기 필터링 수단은, 상기 멀티플렉서의 출력단에 연결된 지연버퍼, 낸드게이트및 오아게이트와, 상기 낸드 게이트 및 오아게이트의 타측 입력은 상기 지연버퍼의 출력이 수신되며, 상기 오아게이트 및 상기 낸드게이트의 출력단에 연결되어 래치동작을 하는 래치와, 상기 래치의 출력을 인버팅하는 인버터로 구성됨을 특징으로 하는 회로.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019950023488A KR0152346B1 (ko) | 1995-07-31 | 1995-07-31 | 클럭 스위칭 회로 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019950023488A KR0152346B1 (ko) | 1995-07-31 | 1995-07-31 | 클럭 스위칭 회로 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR970008878A KR970008878A (ko) | 1997-02-24 |
KR0152346B1 true KR0152346B1 (ko) | 1998-12-15 |
Family
ID=19422441
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019950023488A KR0152346B1 (ko) | 1995-07-31 | 1995-07-31 | 클럭 스위칭 회로 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR0152346B1 (ko) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100445003B1 (ko) * | 2002-07-24 | 2004-08-21 | 삼성전자주식회사 | 글리치 제거방법 및 장치 |
KR100460763B1 (ko) * | 2000-12-30 | 2004-12-09 | 매그나칩 반도체 유한회사 | 클럭스위칭회로 |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100400735B1 (ko) * | 1999-12-30 | 2003-10-08 | 엘지전자 주식회사 | 글리치 신호 검출회로 및 방법 |
-
1995
- 1995-07-31 KR KR1019950023488A patent/KR0152346B1/ko not_active IP Right Cessation
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100460763B1 (ko) * | 2000-12-30 | 2004-12-09 | 매그나칩 반도체 유한회사 | 클럭스위칭회로 |
KR100445003B1 (ko) * | 2002-07-24 | 2004-08-21 | 삼성전자주식회사 | 글리치 제거방법 및 장치 |
Also Published As
Publication number | Publication date |
---|---|
KR970008878A (ko) | 1997-02-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6075392A (en) | Circuit for the glitch-free changeover of digital signals | |
US5587673A (en) | Clock frequency multiplying and squaring circuit and method | |
US5808486A (en) | Glitch free clock enable circuit | |
US5128970A (en) | Non-return to zero synchronizer | |
KR870010688A (ko) | 잡음펄스 억제회로 | |
US4949360A (en) | Synchronizing circuit | |
KR0152346B1 (ko) | 클럭 스위칭 회로 | |
US4425514A (en) | Fixed pulse width, fast recovery one-shot pulse generator | |
US7127015B2 (en) | Digital filter for reducing voltage peaks | |
US5898640A (en) | Even bus clock circuit | |
JP2000134070A (ja) | ノイズ除去回路 | |
US7328229B2 (en) | Clock divider with glitch free dynamic divide-by change | |
JP2693648B2 (ja) | 逓倍装置 | |
KR0154798B1 (ko) | 글리치에 무관한 제어신호 발생회로 | |
KR100188133B1 (ko) | 동기식 카운터를 이용한 노이즈 커플링 회로 | |
US6617904B1 (en) | Electronic circuit with clock generating circuit | |
KR0184153B1 (ko) | 주파수 분주 회로 | |
KR100278271B1 (ko) | 클럭주파수분주장치 | |
US6856172B1 (en) | Sequential logic circuit for frequency division | |
JPS6359212A (ja) | ラツチ回路 | |
KR19980013693A (ko) | 래치회로(Latch Circuit) | |
KR100566297B1 (ko) | 클럭 분주 회로 | |
SU1378029A1 (ru) | Устройство дл формировани импульсов | |
US20020050846A1 (en) | Method and device for eliminating time delay of an inverted signal | |
KR0118254Y1 (ko) | 디지탈 신호의 상승 에지 검출회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 19950731 |
|
PA0201 | Request for examination |
Patent event code: PA02012R01D Patent event date: 19950731 Comment text: Request for Examination of Application |
|
PG1501 | Laying open of application | ||
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 19980218 Patent event code: PE09021S01D |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 19980616 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 19980626 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 19980626 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration | ||
PR1001 | Payment of annual fee |
Payment date: 20010508 Start annual number: 4 End annual number: 4 |
|
PR1001 | Payment of annual fee |
Payment date: 20020507 Start annual number: 5 End annual number: 5 |
|
PR1001 | Payment of annual fee |
Payment date: 20030509 Start annual number: 6 End annual number: 6 |
|
PR1001 | Payment of annual fee |
Payment date: 20040329 Start annual number: 7 End annual number: 7 |
|
PR1001 | Payment of annual fee |
Payment date: 20050506 Start annual number: 8 End annual number: 8 |
|
PR1001 | Payment of annual fee |
Payment date: 20060607 Start annual number: 9 End annual number: 9 |
|
PR1001 | Payment of annual fee |
Payment date: 20070514 Start annual number: 10 End annual number: 10 |
|
FPAY | Annual fee payment |
Payment date: 20080602 Year of fee payment: 11 |
|
PR1001 | Payment of annual fee |
Payment date: 20080602 Start annual number: 11 End annual number: 11 |
|
LAPS | Lapse due to unpaid annual fee | ||
PC1903 | Unpaid annual fee |
Termination category: Default of registration fee Termination date: 20100510 |