KR0147770B1 - 반도체 장치 제조방법 - Google Patents
반도체 장치 제조방법Info
- Publication number
- KR0147770B1 KR0147770B1 KR1019940005895A KR19940005895A KR0147770B1 KR 0147770 B1 KR0147770 B1 KR 0147770B1 KR 1019940005895 A KR1019940005895 A KR 1019940005895A KR 19940005895 A KR19940005895 A KR 19940005895A KR 0147770 B1 KR0147770 B1 KR 0147770B1
- Authority
- KR
- South Korea
- Prior art keywords
- gate
- film
- forming
- trench
- node contact
- Prior art date
Links
- 229910021420 polycrystalline silicon Inorganic materials 0.000 claims abstract description 23
- 229920005591 polysilicon Polymers 0.000 claims abstract description 23
- 238000004519 manufacturing process Methods 0.000 claims abstract description 9
- 238000000034 method Methods 0.000 claims abstract description 8
- 239000010410 layer Substances 0.000 claims description 17
- 239000011229 interlayer Substances 0.000 claims description 16
- 239000004065 semiconductor Substances 0.000 claims description 10
- 239000005380 borophosphosilicate glass Substances 0.000 claims description 8
- 239000000758 substrate Substances 0.000 claims description 7
- 229910021332 silicide Inorganic materials 0.000 claims description 6
- FVBUAEGBCNSCDD-UHFFFAOYSA-N silicide(4-) Chemical compound [Si-4] FVBUAEGBCNSCDD-UHFFFAOYSA-N 0.000 claims description 6
- 238000000151 deposition Methods 0.000 claims description 2
- 150000002500 ions Chemical class 0.000 claims description 2
- 239000011521 glass Substances 0.000 claims 1
- 238000005530 etching Methods 0.000 abstract description 6
- 239000010408 film Substances 0.000 abstract 6
- 239000010409 thin film Substances 0.000 abstract 3
- 230000000087 stabilizing effect Effects 0.000 abstract 1
- 230000003071 parasitic effect Effects 0.000 description 5
- 230000015572 biosynthetic process Effects 0.000 description 4
- 229920002120 photoresistant polymer Polymers 0.000 description 4
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 3
- 229910052710 silicon Inorganic materials 0.000 description 3
- 239000010703 silicon Substances 0.000 description 3
- 230000006866 deterioration Effects 0.000 description 2
- 238000005468 ion implantation Methods 0.000 description 1
- 238000005304 joining Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
Landscapes
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Abstract
Description
Claims (3)
- 접합 영역이 형성된 반도체 기판 상에 층간절연막을 형성하는 단계; 상기 층간절연막을 게이트 높이만큼 선택적으로 제거하여 노드콘택 영역에 제1 트렌치를 형성함과 동시에 게이트 영역에 제2 트렌치를 형성하는 단계; 상기 제1 트렌치 하부의 층간절연막을 선택적으로 제거하여 상기 접합 영역을 노출시키는 콘택홀을 형성하는 단계; 전체 구조 상에 제1 폴리실리콘막을 증착하는 단계; 상기 제1 폴리실리콘막을 상기 층간절연막의 표면이 드러날 때까지 에치백하여, 상기 제1 트렌치 및 상기 콘택홀 내에 남은 제1 폴리실리콘막으로 이루어지는 노드콘택을 형성함과 동시에 상기 제2 트렌치에 남은 제1 폴리실리콘막으로 이루어지는 게이트를 형성하는 단계; 상기 노드콘택 상에 실리사이드를 형성하는 단계; 상기 게이트 상에 게이트 산화막을 형성하는 단계; 및 제2 폴리실리콘막으로 상기 게이트와 노드콘택을 연결하는 채널을 형성하는 단계를 포함하여 이루어지는 반도체 장치 제조 방법.
- 제1항에 있어서, 상기 층간절연막은 상기 반도체 기판 상에 차례로 형성된 BPSG(Borophophosilicate Glass)막 및 이온이 주입되지 않는 산화막으로 이루어지는 것을 특징으로 하는 반도체 장치 제조 방법.
- 제1항 또는 제2항에 있어서, 상기 실리사이드는 Ti실리사이드인 것을 특징으로 하는 반도체 장치 제조 방법.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019940005895A KR0147770B1 (ko) | 1994-03-23 | 1994-03-23 | 반도체 장치 제조방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019940005895A KR0147770B1 (ko) | 1994-03-23 | 1994-03-23 | 반도체 장치 제조방법 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR0147770B1 true KR0147770B1 (ko) | 1998-08-01 |
Family
ID=19379485
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019940005895A KR0147770B1 (ko) | 1994-03-23 | 1994-03-23 | 반도체 장치 제조방법 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR0147770B1 (ko) |
-
1994
- 1994-03-23 KR KR1019940005895A patent/KR0147770B1/ko not_active IP Right Cessation
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR0136569B1 (ko) | 고집적 반도체 소자의 콘택홀 형성 방법 | |
KR100287009B1 (ko) | 폴리사이드선 및 불순물 영역 각각이 깊이가 상이한 컨택홀에 노출되는 반도체 장치 제조 방법 | |
KR100223832B1 (ko) | 반도체 소자 및 그 제조방법 | |
KR0171732B1 (ko) | 모스 트랜지스터 및 그 제조방법 | |
KR0147770B1 (ko) | 반도체 장치 제조방법 | |
US5620911A (en) | Method for fabricating a metal field effect transistor having a recessed gate | |
KR100411232B1 (ko) | 반도체 장치의 트랜지스터 제조방법 | |
KR100587036B1 (ko) | 반도체소자의 컨택 형성방법 | |
KR100451042B1 (ko) | 반도체소자의콘택형성방법 | |
KR100321758B1 (ko) | 반도체소자의제조방법 | |
KR100226739B1 (ko) | 반도체 소자의 제조방법 | |
KR100281100B1 (ko) | 반도체 소자 및 그 제조방법 | |
KR100342394B1 (ko) | 반도체 소자의 제조 방법 | |
KR930007756B1 (ko) | 자기 정렬된 콘택 제조방법 | |
KR100280528B1 (ko) | 반도체 장치의 내부배선 형성방법 | |
KR100328824B1 (ko) | 커패시터 제조방법 | |
KR0147714B1 (ko) | 반도체 소자 제조 방법 | |
KR100223825B1 (ko) | 반도체 소자의 격리영역 형성방법 | |
KR950010852B1 (ko) | 고집적 소자용 미세 콘택 형성방법 | |
KR100258202B1 (ko) | 반도체 장치의 제조 방법 | |
KR100273685B1 (ko) | 반도체장치제조방법 | |
KR100316527B1 (ko) | 플래시 메모리 제조방법 | |
KR20000051805A (ko) | 반도체 메모리 제조방법 | |
KR20000043901A (ko) | 반도체 소자의 콘택홀 형성 방법 | |
KR19980058447A (ko) | 반도체 소자의 콘택홀 형성방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 19940323 |
|
PA0201 | Request for examination |
Patent event code: PA02012R01D Patent event date: 19940323 Comment text: Request for Examination of Application |
|
PG1501 | Laying open of application | ||
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 19971217 Patent event code: PE09021S01D |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 19980420 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 19980519 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 19980518 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration | ||
PR1001 | Payment of annual fee |
Payment date: 20010417 Start annual number: 4 End annual number: 4 |
|
PR1001 | Payment of annual fee |
Payment date: 20020417 Start annual number: 5 End annual number: 5 |
|
PR1001 | Payment of annual fee |
Payment date: 20030417 Start annual number: 6 End annual number: 6 |
|
PR1001 | Payment of annual fee |
Payment date: 20040326 Start annual number: 7 End annual number: 7 |
|
PR1001 | Payment of annual fee |
Payment date: 20050422 Start annual number: 8 End annual number: 8 |
|
FPAY | Annual fee payment |
Payment date: 20060502 Year of fee payment: 9 |
|
PR1001 | Payment of annual fee |
Payment date: 20060502 Start annual number: 9 End annual number: 9 |
|
LAPS | Lapse due to unpaid annual fee | ||
PC1903 | Unpaid annual fee |
Termination category: Default of registration fee Termination date: 20080610 |