KR0130267Y1 - Phase control circuit of capstan motor - Google Patents
Phase control circuit of capstan motor Download PDFInfo
- Publication number
- KR0130267Y1 KR0130267Y1 KR2019950006846U KR19950006846U KR0130267Y1 KR 0130267 Y1 KR0130267 Y1 KR 0130267Y1 KR 2019950006846 U KR2019950006846 U KR 2019950006846U KR 19950006846 U KR19950006846 U KR 19950006846U KR 0130267 Y1 KR0130267 Y1 KR 0130267Y1
- Authority
- KR
- South Korea
- Prior art keywords
- control pulse
- signal
- phase
- capstan motor
- generating means
- Prior art date
Links
- 238000001514 detection method Methods 0.000 claims abstract description 12
- 238000000034 method Methods 0.000 claims 1
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 abstract 1
- 238000010586 diagram Methods 0.000 description 26
- 239000013078 crystal Substances 0.000 description 5
- 230000001360 synchronised effect Effects 0.000 description 3
- 238000007493 shaping process Methods 0.000 description 2
- 230000003321 amplification Effects 0.000 description 1
- 238000003199 nucleic acid amplification method Methods 0.000 description 1
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B19/00—Driving, starting, stopping record carriers not specifically of filamentary or web form, or of supports therefor; Control thereof; Control of operating function ; Driving both disc and head
- G11B19/20—Driving; Starting; Stopping; Control thereof
- G11B19/28—Speed controlling, regulating, or indicating
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B15/00—Driving, starting or stopping record carriers of filamentary or web form; Driving both such record carriers and heads; Guiding such record carriers or containers therefor; Control thereof; Control of operating function
- G11B15/18—Driving; Starting; Stopping; Arrangements for control or regulation thereof
- G11B15/26—Driving record carriers by members acting directly or indirectly thereon
- G11B15/28—Driving record carriers by members acting directly or indirectly thereon through rollers driving by frictional contact with the record carrier, e.g. capstan; Multiple arrangements of capstans or drums coupled to means for controlling the speed of the drive; Multiple capstan systems alternately engageable with record carrier to provide reversal
Landscapes
- Control Of Electric Motors In General (AREA)
Abstract
본 고안은 비디오 테이프 레코더에 사용되는 캡스턴 모터의 위상제어회로에 관한 것으로서 보다 상세하게는 비디오 테이프에 기록되어 있는 캡스턴 모터의 위상 제어펄스가 손상되어 제어펄스 검출헤드로 검출되지 않는 경우에 영상신호로부터 분리된 수직 동기신호를 감지하여 제어펄스를 발생시키고 손상된 위상 제어펄스를 재 기록할 수 있도록 한 캡스턴 모터의 위상 제어회로에 관한 것이다.The present invention relates to a phase control circuit of a capstan motor used in a video tape recorder. More specifically, the phase control pulse of a capstan motor recorded on a video tape is damaged and cannot be detected by a control pulse detection head. The present invention relates to a phase control circuit of a capstan motor capable of detecting a separated vertical synchronizing signal to generate a control pulse and to rewrite a damaged phase control pulse.
특징적인 구성으로는 임의의 기준신호를 발생시키기 위한 기준신호 발생수단과, 비디오 테이프에 기록되어 있는 캡스턴 모터 제어펄스를 검출하기 위한 제어펄스 검출수단과, 상기 제어펄스 검출수단의 검출신호를 상기 기준신호 발생수단의 기준신호와 비교하여 캡스턴 모터의 위상을 제어하는 위상 제어회로에 있어서, 비디오 테이프 재생시 영상신호로부터 분리되는 수직 동기신호를 이용하여 제어펄스를 발생시키는 제어펄스 발생수단과, 비디오 테이프의 제어펄스 유/무에 따라 입력라인을 선택적으로 스위칭하여 제어펄스 검출수단의 출력신호와 제어펄스 발생수단의 출력신호중 어느 한 출력신호를 상기 기준신호 발생수단의 기준신호와 비교하여 캡스턴 모터의 위상 제어신호를 만들어 캡스턴 모터를 제어하는 위상 제어수단으로 구성함에 있다.A characteristic configuration includes reference signal generation means for generating an arbitrary reference signal, control pulse detection means for detecting a capstan motor control pulse recorded on a video tape, and detection signals of the control pulse detection means. A phase control circuit for controlling a phase of a capstan motor in comparison with a reference signal of a signal generating means, comprising: control pulse generating means for generating a control pulse using a vertical synchronizing signal separated from an image signal during video tape reproduction; The input line is selectively switched according to whether or not the control pulse is applied, and the output signal of the control pulse detecting means and the output signal of the control pulse generating means are compared with the reference signal of the reference signal generating means to compare the phase of the capstan motor. It is composed of a phase control means for controlling the capstan motor by making a control signal. have.
Description
제1도는 종래의 일반적인 캡스턴 모터의 위상제어회로 블럭도.1 is a block diagram of a phase control circuit of a conventional capstan motor.
제2도는 제1도의 각 부분 출력파형도로서,2 is a partial output waveform diagram of FIG.
(a)는 제어펄스 검출헤드의 출력신호 파형도.(a) is a waveform diagram of the output signal of the control pulse detection head.
(b)는 파형 정형기의 출력신호 파형도.(b) is a waveform diagram of the output signal of the waveform shaper.
(c)는 제1미분기의 출력신호 파형도.(c) is a waveform diagram of the output signal of the first differentiator.
(d)는 트래킹 단안정기의 출력신호 파형도.(d) is waveform diagram of output signal of tracking monostable.
(e)는 크리스탈 발진기의 출력신호 파형도.(e) is a waveform diagram of an output signal of a crystal oscillator.
(f)는 주파수 카운터의 출력신호 파형도.(f) is waveform diagram of output signal of frequency counter.
제3도는 본 고안에 의한 캡스턴 모터의 위상제어회로 블럭도.3 is a block diagram of a phase control circuit of a capstan motor according to the present invention.
제4도는 제3도의 각 부분 출력파형도로서,4 is a partial output waveform diagram of FIG.
(a)는 주파수 카운터의 출력신호 파형도.(a) is a waveform diagram of an output signal of a frequency counter.
(b)는 영상신호에서 분리된 수직동기신호 파형도.(b) is a vertical synchronization signal waveform diagram separated from the video signal.
(c)는 1/2주파수 카운터의 출력신호 파형도.(c) is waveform diagram of output signal of 1/2 frequency counter.
(d)는 제2미분기의 출력신호 파형도.(d) is a waveform diagram of the output signal of the second differentiator.
(e)는 1[V]가 틀어졌을 경우의 1/2 주파수 카운터의 출력신호 파형도.(e) is a waveform diagram of the output signal of the 1/2 frequency counter when 1 [V] is turned off.
(f)는 1[V]가 틀어졌을 경우의 위상 반전기의 출력신호 파형도.(f) is a waveform diagram of the output signal of the phase inverter when 1 [V] is turned off.
* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings
10 : 기준신호 발생수단 11 : 크리스탈 발진기10: reference signal generating means 11: crystal oscillator
12 : 주파수 카운터 20 : 제어펄스 검출수단12 frequency counter 20 control pulse detection means
21 : 제어펄스 검출헤드 22 : 펄스 증폭기21: control pulse detection head 22: pulse amplifier
30,30' : 위상 제어수단 31 : 파형 정형기30,30 ': phase control means 31: waveform shaper
32,53 : 미분기 33 : 트래킹 단안정기32,53: Differential 33: Tracking monostable
34 : 위상 비교기 40 : 캡스턴 모터34: phase comparator 40: capstan motor
50 : 제어펄스 발생수단 52 : 위상 반전기50: control pulse generating means 52: phase inverter
SW1,SW2 : 선택스위치SW1, SW2: Selection switch
본 고안은 비디오 테이프 레코더에 사용되는 캡스턴 모터의 위상 제어회로에 관한 것으로서 보다 상세하게는 비디오 테이프에 기록되어 있는 캡스턴 모터의 위상 제어펄스가 손상되어 제어펄스 검출헤드로 검출되지 않는 경우에 영상신호로부터 분리된 수직 동기신호를 감지하여 제어펄스를 발생시키고 손상된 위상 제어펄스를 재 기록할 수 있도록 한 캡스턴 모터의 위상 제어회로에 관한 것이다.The present invention relates to a phase control circuit of a capstan motor used in a video tape recorder. More specifically, the phase control pulse of a capstan motor recorded on a video tape is damaged and is not detected by the control pulse detection head. The present invention relates to a phase control circuit of a capstan motor capable of detecting a separated vertical synchronizing signal to generate a control pulse and to rewrite a damaged phase control pulse.
종래 캡스턴 모터의 위상 제어회로는 임의의 기준신호를 발생시키기 위한 기준신호 발생수단(10)과, 비디오 테이프에 기록되어 있는 캡스턴 모터 제어펄스를 검출하기 위한 제어펄스 검출수단(20)과, 상기 제어펄스 검출수단의 검출신호를 상기 기준신호 발생수단의 기준신호와 비교하여 캡스턴 모터(40)의 위상 제어신호를 만들어냄으로써 캡스턴 모터의 위상을 제어하는 위상 제어수단(30)으로 이루어져 있다.The phase control circuit of a conventional capstan motor includes reference signal generating means 10 for generating an arbitrary reference signal, control pulse detecting means 20 for detecting a capstan motor control pulse recorded on a video tape, and the control. The phase control means 30 controls the phase of the capstan motor by generating a phase control signal of the capstan motor 40 by comparing the detection signal of the pulse detecting means with the reference signal of the reference signal generating means.
상기 기준신호 발생수단(10)은 일반적으로 도면 제1도에서와 같이 임의의 기준 주파수(3.58㎒)신호를 발생시키는 크리스탈 발진기(11)와 상기 기준 주파수신호를 일정한 주기 동안 카운트하여 출력신호(30㎐)를 만들어내는 주파수 카운터(12)로 구성되었으며, 상기의 제어펄스 검출수단(20)은 비디오 테이프에 기록되어 있는 캡스턴 모터 제어펄스를 검출하기 위한 제어펄스 검출헤드(21)와 상기 제어펄스 검출헤드에서 픽업되는 미세한 제어펄스를 증폭해내기 위한 펄스 증폭기(22)로 구성되었으며, 상기 위상 제어수단(30)은 상기 펄스 증폭기의 증폭신호를 구형파의 형태로 정형하기 위한 파형 정형기(31)와 상기 파형 정형기의 구형파 출력신호를 미분하여 다시 미분 펄스로 출력해내기 위한 제1미분기(32)와 상기 제1미분기의 미분펄스를 일정한 주기동안 안정한 상태로 만들기 위한 트래킹 단안정기(33)와 상기 트래킹 단안정기의 구형파 신호를 주파수 카운터(12)의 출력신호와 비교함으로써 위상차를 검출하여 에러 전압에 대한 직류값으로 캡스턴 모터를 제어하기 위한 위상 비교기(34)로 구성되어 있다.The reference signal generating means 10 generally counts the crystal oscillator 11 for generating an arbitrary reference frequency (3.58 MHz) signal and the reference frequency signal for a predetermined period as shown in FIG. 1 and outputs the signal 30. I) consisting of a frequency counter 12 for producing a control pulse, wherein the control pulse detecting means 20 includes a control pulse detecting head 21 for detecting a capstan motor control pulse recorded on a video tape and the control pulse detecting. It consists of a pulse amplifier 22 for amplifying the fine control pulse picked up from the head, the phase control means 30 is a waveform shaper 31 for shaping the amplified signal of the pulse amplifier in the form of a square wave and the The first differential 32 and the differential pulse of the first differentiator for differentiating the square wave output signal of the waveform shaper and outputting them as differential pulses for a predetermined period Phase comparator for controlling the capstan motor with DC value for error voltage by detecting the phase difference by comparing the tracking monostable 33 for making it into the state and the square wave signal of the tracking monostable with the output signal of the frequency counter 12 It consists of 34.
상기와 같은 종래의 위상 제어회로의 동작을 제1도 및 제2도에 의해 살펴보면 제어펄스 검출수단(20)에서 검출되는 제어펄스(2d파형)를 기준신호 발생수단(10)에서 발생되는 임의 기준주파수(2f파형)와 비교함으로써 두 신호간의 위상차에 대한 에러 전압을 검출하여 캡스턴 모터(40)를 제어하게 된다. 이때 크리스탈 발진기(11)에서 발진되는 임의의 주파수(3.58㎒; 2e파형)는 일정한 주기동안 카운트를 계속하는 주파수카운터(12)를 거치면서 임의의 기준 주파수(30㎐; 2f파형)로 계산되어 위상 제어수단(30)으로 들어가게 되고 제어펄스 검출헤드(21)에서 검출된 미세한 펄스신호는 펄스 증폭기(22)에 의해 일정한 증폭비로 증폭(2a파형)된 후 파형 정형기(31)에 의해 정(+)펄스 부분만 남은 구형파(2b파형)로 정형되고 다시 제1미분기(32)에의해 미분펄스(2c파형)로 변환된 후 트래킹 단안정기(33)에 의해 30Hz의 구형파신호(2b파형)가 된다. 그리고 위상 비교기(34)는 상기 두 파형(2d파형과 2f파형)의 위상을 비교하여 그 위상차에 대한 전압을 직류로 바꾸고 에러 전압으로서 캡스턴 모터(40)에 출력되어 캡스턴 모터의 위상을 제어하였다.Referring to the operation of the conventional phase control circuit as described above with reference to FIG. 1 and FIG. 2, the control pulse (2d waveform) detected by the control pulse detecting means 20 generates an arbitrary reference generated by the reference signal generating means 10. By comparing the frequency (2f waveform), the capstan motor 40 is controlled by detecting the error voltage for the phase difference between the two signals. At this time, an arbitrary frequency (3.58 MHz; 2e waveform) oscillated by the crystal oscillator 11 is calculated at an arbitrary reference frequency (30 Hz; 2f waveform) while passing through a frequency counter 12 that continues counting for a predetermined period. The fine pulse signal entered into the control means 30 and detected by the control pulse detecting head 21 is amplified (2a waveform) at a constant amplification ratio by the pulse amplifier 22 and then positively (+) by the waveform shaper 31. The pulse portion is shaped into a remaining square wave (2b waveform), and is converted into a differential pulse (2c waveform) by the first differentiator 32, and is then converted into a 30Hz square wave signal (2b waveform) by the tracking monostable. The phase comparator 34 compares the phases of the two waveforms (2d waveform and 2f waveform), changes the voltage for the phase difference into direct current, and outputs the capstan motor 40 as an error voltage to control the phase of the capstan motor.
그러나 상기와 같은 종래의 위상 제어회로를 사용하는 비디오 테이프 레코더에서는 테이프에 기록된 제어펄스의 부분이 주변환경에 의해 손상되었을 경우 캡스턴 모터의 위상 제어기능을 상실하여 테이프의 재생이 불가능하게 되는 문제점이 있었다.However, in the video tape recorder using the conventional phase control circuit as described above, if the part of the control pulse recorded on the tape is damaged by the surrounding environment, the capstan motor loses the phase control function and the tape cannot be reproduced. there was.
본 고안은 상기와 같은 문제점을 해결하기 위해 안출한 것으로서 본 고안의 목적은 비디오 테이프의 재생에 있어서 캡스턴 모터의 위상이 제어되지 않아도 순간 순간 화면에 재생되는 영상신호로부터 수직동기신호를 분리하여 캡스턴 모터의 위상을 제어하기 위한 제어펄스로 사용함으로써 비디오 테이프의 재생이 가능하도록 하고 손상된 제어펄스를 다시 정확한 위치에 기록할 수 있도록 한 캡스턴 모터의 위상 제어회로를 제공함에 있다.The present invention has been made to solve the above problems, and the object of the present invention is to separate the vertical synchronous signal from the video signal reproduced on the instantaneous capstan motor even if the phase of the capstan motor is not controlled in the playback of the videotape. The present invention provides a phase control circuit of a capstan motor that enables the playback of a video tape by using the control pulse to control the phase of the phase and to record the damaged control pulse back to the correct position.
상기와 같은 목적을 달성하기 위한 본 고안에 따른 캡스턴 모터의 위상 제어회로의 특징은 임의의 기준신호를 발생시키기 위한 기준신호 발생수단과, 비디오 테이프에 기록되어 있는 캡스턴 모터 제어펄스를 검출하기 위한 제어펄스 검출수단과, 상기 제어펄스 검출수단의 검출신호를 상기 기준신호 발생수단의 기준신호와 비교하여 캡스턴 모터의 위상을 제어하는 위상 제어회로에 있어서, 비디오 테이프 재생시 영상신호로부터 분리되는 수직 동기신호를 이용하여 제어펄스를 발생시키는 제어펄스 발생수단과, 비디오 테이프의 제어펄스 유/무에 따라 입력라인을 선택적으로 스위칭하여 제어펄스 검출수단의 출력신호와 제어펄스 발생수단의 출력신호중 어느 한 출력신호를 상기 기준신호 발생수단의 기준신호와 비교하여 캡스턴 모터의 위상 제어신호를 만들어 캡스턴 모터를 제어하는 위상 제어수단으로 구성함에 있다.The feature of the phase control circuit of the capstan motor according to the present invention for achieving the above object is the reference signal generating means for generating an arbitrary reference signal, and the control for detecting the capstan motor control pulse recorded on the video tape A phase control circuit for controlling a phase of a capstan motor by comparing a pulse detecting means and a detection signal of the control pulse detecting means with a reference signal of the reference signal generating means, wherein the vertical synchronization signal is separated from the video signal during videotape playback. Control pulse generating means for generating a control pulse by using a signal and an output signal of an output signal of the control pulse detecting means and an output signal of the control pulse generating means by selectively switching an input line according to whether or not the video tape has a control pulse. Phase control of the capstan motor by comparing with the reference signal of the reference signal generating means. It consists of a phase control means for generating a signal to control the capstan motor.
이하에서 본 고안에 따른 캡스턴 모터의 위상제어회로의 바람직한 하나의 실시예에 대하여 첨부 도면을 참고하여 상세히 설명하면 다음과 같다.Hereinafter, a preferred embodiment of a phase control circuit of a capstan motor according to the present invention will be described in detail with reference to the accompanying drawings.
제3도는 본 고안에 따른 캡스턴 모터의 위상제어회로의 블럭도로서 도면중 제1도와 동일한 참고 번호는 동일한 부품을 표시한다.3 is a block diagram of a phase control circuit of a capstan motor according to the present invention, the same reference numerals as in FIG. 1 denote the same parts.
제3도에 도시된 바와 같이, 캡스턴 모터의 위상을 비교하기 위해 임의의 기준신호를 발생시키기 위한 기준신호 발생수단(10)은 캡스턴 모터의 위상검출신호를 비교하기 위해 임의의 기준 주파수(3.58㎒)신호를 발생시키는 크리스탈 발진기(11)와 상기 기준 주파수신호를 일정한 주기 동안 카운트하여 출력신호(30㎐)를 만들어내는 주파수 카운터(12)로 구성함이 바람직하며, 비디오 테이프에 기록되어 있는 캡스턴 모터 제어펄스를 검출하기 위한 제어펄스 검출수단(20)은 비디오 테이프에 기록되어 있는 캡스턴 모터 제어펄스를 검출하기 위한 제어펄스 검출헤드(21)와 상기 제어펄스 검출헤드에서 픽업되는 미세한 제어펄스를 증폭해내기 위한 펄스 증폭기(22)로 구성함이 바람직하고, 상기 제어펄스 검출수단의 출력신호와 제어펄스 발생수단의 출력신호중 어느 한 출력신호를 상기 기준신호 발생수단의 기준신호와 비교하여 캡스턴 모터의 위상 제어신호를 만들어내는 위상 제어수단(30')은 비디오 테이프의 제어펄스 유/무에 따라 입력라인을 선택적으로 스위칭하기 위한 제1선택스위치(SW1)어 상기 제1선택 스위치의 스위칭 상태에 따라 제어펄스 검출수단의 출력신호나 제어펄스 발생수단의 출력신호를 구형파의 형태로 정형하기 위한 파형 정형기(31)와 상기 파형 정형기의 구형파 출력신호를 미분하여 다시 미분 펄스로 출력해내기 위한 제1미분기(32)와 상기 제1미분기의 미분펄스를 일정한 주기동안 안정한 상태로 만들기 위한 트래킹 단안정기(33)와 상기 트래킹 단안정기의 구형파 신호를 주파수 카운터(12)의 출력신호와 비교함으로써 위상차를 검출하여 에러 전압에 대한 직류값으로 캡스턴 모터를 제어하기 위한 위상 비교기(34)로 구성함이 바람직하며, 캡스턴 모터 제어펄스를 발생시키는 제어펄스 발생수단(50)은 비디오 테이프 재생시 영상신호로부터 분리된 수직 동기신호를 이용하여 1/2분주하는 1/2주파수 카운터(51)와 상기 1/2주파수 카운터의 출력신호를 위상 반전시키는 위상 반전기(52)와 상기 1/2주파수 카운터의 출력신호나 위상 반전기의 출력신호를 색신호의 유/무에 따라 선택적으로 스위칭하기 위한 제2선택스위치(SW2)와 상기 제2선택 스위치의 선택신호를 제어펄스의 형태로 미분하기 위한 제2미분기(53)로 구성함이 바람직하다.As shown in FIG. 3, the reference signal generating means 10 for generating an arbitrary reference signal for comparing the phases of the capstan motors has an arbitrary reference frequency (3.58 MHz) for comparing the phase detection signals of the capstan motors. A crystal oscillator 11 for generating a signal and a frequency counter 12 for counting the reference frequency signal for a predetermined period to produce an output signal (30 kHz), and a capstan motor recorded on a video tape. The control pulse detecting means 20 for detecting the control pulse amplifies the control pulse detecting head 21 for detecting the capstan motor control pulse recorded on the video tape and the fine control pulse picked up from the control pulse detecting head. It is preferable to comprise a pulse amplifier 22 for outputting, wherein an output signal of the control pulse detecting means and an output signal of the control pulse generating means The phase control means 30 ′ which generates a phase control signal of the capstan motor by comparing an output signal with the reference signal of the reference signal generating means selectively switches the input line according to whether or not the control pulse of the video tape is present. Waveform shaper 31 and the waveform for shaping the output signal of the control pulse detecting means or the output signal of the control pulse generating means in the form of a square wave according to the switching state of the first selection switch. A tracking monostable 33 and a tracking monostable for making the first differential 32 and the differential pulses of the first differential to be stable for a certain period for differentiating the square wave output signal of the shaper and outputting them again as differential pulses. By comparing the square wave signal of the signal with the output signal of the frequency counter 12, the phase difference is detected. It is preferable that the phase comparator 34 is configured, and the control pulse generating means 50 for generating the capstan motor control pulse is divided into 1/2 using a vertical synchronizing signal separated from the video signal during videotape playback. Phase inverter 52 for phase inverting the output signal of the 1/2 frequency counter and the 1/2 frequency counter 51 and the output signal of the 1/2 frequency counter or the output signal of the phase inverter According to the present invention, it is preferable to configure the second selection switch SW2 for selectively switching and the second differentiator 53 for differentiating the selection signal of the second selection switch in the form of a control pulse.
제4도는 본 고안에 다른 캡스턴 모터의 위상제어회로가 제3도와 같이 실시되는 상태에서의 각 부분의 동작파형도로서 (4a)는 기준신호 발생수단의 출력신호인 주파수 카운터의 출력신호 파형도이고 (4b)는 비디오 테이프 재생시 영상신호에서 분리된 수직동기신호 파형도이며 (4c)는 상기 수직동기신호를 1/2분주시켜 얻어낸 1/2주파수 카운터의 출력신호 파형도이고 (4d)는 색신호가 있을 경우 상기 1/2 주파수 카운터의 출력신호를 제2미분기를 통과시켜 얻어낸 제어펄스 파형도이며 (4e)는 1[V]가 틀어졌을 경우의 1/2 주파수 카운터의 출력신호 파형도이고 (4f)는 1[V]가 틀어졌을 경우의 1/2주파수 카운터의 출력신호를 위상 반전기를 통과시켜 얻어낸 출력신호 파형도이다.4 is an operation waveform diagram of each part in a state where a phase control circuit of a capstan motor according to the present invention is implemented as shown in FIG. 3, and (4a) is an output signal waveform diagram of a frequency counter which is an output signal of a reference signal generating means. 4b is a waveform diagram of a vertical synchronous signal separated from a video signal during videotape playback, and 4c is a waveform diagram of an output signal of a 1/2 frequency counter obtained by dividing the vertical synchronous signal by half, and 4d is a color signal. Is the control pulse waveform diagram obtained by passing the output signal of the 1/2 frequency counter through the second differentiator, (4e) is the waveform diagram of the output signal waveform of the 1/2 frequency counter when 1 [V] is turned off ( 4f) is an output signal waveform diagram obtained by passing an output signal of the 1/2 frequency counter through a phase inverter when 1 [V] is turned off.
이상에서와 같은 구성을 참고하여 본 고안에 따른 캡스턴 모터의 위상제어회로의 동작을 제3도의 블럭도 및 제4도의 동작 파형도에 의하여 설명하면 다음과 같다.The operation of the phase control circuit of the capstan motor according to the present invention with reference to the configuration as described above with reference to the block diagram of Figure 3 and the operation waveform diagram of Figure 4 as follows.
먼저 비디오 테이프 레코더에서 비디오 테이프 재생시 제어펄스 부분이 정상적인 상태인 경우를 보면 기존의 경우와 동일하게 제어펄스 검출수단(20)에서 검출되는 제어펄스를 기준신호 발생수단(10)에서 발생되는 임의 기준주파수(4a파형)와 비교함으로써 두 신호간의 위상차에 대한 에러 전압을 검출하여 캡스턴 모터(40)를 제어하게 된다. 이때 제1선택 스위치(SW1)는 논리 로우(L)단자에 접속되어 있게 되므로 제어펄스 발생수단(50)의 출력신호에 관계없이 제어펄스 검출수단(20)의 출력신호를 이용하여 캡스턴 모터(40)의 위상 제어신호를 만들어 낼 수 있게 된다.First, when the control pulse portion is normal when the video tape is reproduced in the video tape recorder, the control pulse detected by the control pulse detecting means 20 is randomly generated by the reference signal generating means 10 as in the conventional case. By comparing the frequency (4a waveform), the capstan motor 40 is controlled by detecting an error voltage for the phase difference between the two signals. At this time, since the first selection switch SW1 is connected to the logic low terminal L, the capstan motor 40 is used by using the output signal of the control pulse detecting means 20 regardless of the output signal of the control pulse generating means 50. It is possible to generate a phase control signal of.
다음으로 비디오 테이프 레코더에서 비디오 테이프 재생시 제어펄스 부분이 손상되어 있을 경우 제어 펄스의 유, 무를 판단하여 제어펄스가 검출되지 않는 상태이므로 제1선택 스위치(SW1)를 논리 하이(H)로 제어하게 된다. 이때 순간 순간 비디오 테이프에서 재생되는 영상신호로부터 분리된 수직 동기신호(4b파형)를 1/2주파수카운터(51)로 계산하여 임의의 주파수 신호(4c파형)를 만들어 내고 이것을 다시 제2미분기(53)를 통해 미분하여 제어펄스를 만들어냄으로써 원래의 제어펄스와 같은 파형의 주파수신호(4d파형)를 만들어낸다. 이것은 다시 위상 제어수단(30')으로 입력되어 제어펄스의 역할을 수행하여 위상 제어가 가능해진다. 예를 들면 상기 1/2주파수카운터(51)를 통해 1/2 카운트할 때 트리거 포인트가 기준신호 발생수단(10)의 출력신호(4a파형)에 대해 1[V]만큼 틀어질 경우에는 제1채널과 제2채널이 바뀌게 되어 색신호의 재생이 불가능해져서 무색신호 현상이 발생하게 되는데 그것을 감지하여 제2선택 스위치(SW2)를 논리 하이(H)로 제어함으로써 1/2주파수카운트신호를 위상반전기(52)를 통해 위상 반전시켜 원래의 위상을 다시 찾을 수 있게 된다.Next, if the control pulse part is damaged when the video tape recorder is playing the video tape recorder, the control pulse is not detected by determining the presence or absence of the control pulse, so that the first selection switch SW1 is controlled to be logical high (H). do. At this time, the vertical synchronization signal (4b waveform) separated from the video signal reproduced on the instantaneous instant video tape is calculated with the 1/2 frequency counter 51 to generate an arbitrary frequency signal (4c waveform), and this is again performed by the second differentiator (53). By differentiating through), a control pulse is generated to produce a frequency signal (4d waveform) with the same waveform as the original control pulse. This is again input to the phase control means 30 ′ to perform the role of a control pulse to enable phase control. For example, when the trigger point is shifted by 1 [V] with respect to the output signal (4a waveform) of the reference signal generating means 10 when the count is 1/2 through the 1/2 frequency counter 51, the first frequency is changed. As the channel and the second channel are changed, color signal reproduction is impossible and colorless signal phenomenon occurs. By detecting it and controlling the second selection switch SW2 to logic high (H), the 1/2 frequency count signal is reversed. The phase inversion through 52 allows the original phase to be found again.
이상에서와 같이 본 고안에 따른 캡스턴 모터의 위상제어회로에 의하면 제어펄스가 손상되었을 경우 영상신호로부터 수직 동기신호를 분리하여 제어펄스의 대용으로 사용함으로써 재생이 가능하게 하는 한편 손상된 제어펄스를 다시 기록할 수 있는 유용함이 있다.As described above, according to the phase control circuit of the capstan motor according to the present invention, when the control pulse is damaged, the vertical synchronization signal is separated from the video signal to be used as a substitute for the control pulse, thereby reproducing and recording the damaged control pulse again. There is usefulness that can be done.
Claims (3)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR2019950006846U KR0130267Y1 (en) | 1995-04-07 | 1995-04-07 | Phase control circuit of capstan motor |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR2019950006846U KR0130267Y1 (en) | 1995-04-07 | 1995-04-07 | Phase control circuit of capstan motor |
Publications (2)
Publication Number | Publication Date |
---|---|
KR960035742U KR960035742U (en) | 1996-11-21 |
KR0130267Y1 true KR0130267Y1 (en) | 1998-12-15 |
Family
ID=19410789
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR2019950006846U KR0130267Y1 (en) | 1995-04-07 | 1995-04-07 | Phase control circuit of capstan motor |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR0130267Y1 (en) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100291641B1 (en) * | 1998-07-10 | 2001-06-01 | 구자홍 | Phase control device and method of capstan motor and calculation method of regeneration time |
-
1995
- 1995-04-07 KR KR2019950006846U patent/KR0130267Y1/en not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR960035742U (en) | 1996-11-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR0130267Y1 (en) | Phase control circuit of capstan motor | |
US4618899A (en) | Record mode discrimination circuit | |
US4734757A (en) | Color burst phase detection system for use in a video disk player system | |
KR900001143B1 (en) | Auto-tracking apparatus of a magnetic recording reproducing apparatus | |
JPS5919260A (en) | Recording mode discriminating system | |
KR900000631B1 (en) | Continuous recording control circuit | |
JPS5830278Y2 (en) | Control signal recording device for magnetic recording and playback devices | |
JP2817644B2 (en) | Rotating head type magnetic recording / reproducing device | |
KR0134246Y1 (en) | Tracking apparatus for vcr | |
KR0183667B1 (en) | Head switching control circuit | |
JPS6390050A (en) | Magnetic recording and reproducing device | |
JP2501191B2 (en) | Playback device | |
KR0136702B1 (en) | Method and Device for Protecting Forced Vertical Synchronous Signal | |
JPH033001Y2 (en) | ||
JPH03160888A (en) | Control pulse rewrite circuit | |
JPH0329587A (en) | Magnetic recording and reproducing device vtr | |
JPH084333B2 (en) | Video recording / playback device | |
JPH01268277A (en) | Video signal processor | |
JPH0244559A (en) | Video recording and reproducing device | |
JPH01165279A (en) | Video signal processor | |
JPH0554355A (en) | Automatic tracking system | |
JPH02287952A (en) | Control signal generating device and signal separating device | |
JPH0312381B2 (en) | ||
JPH06131743A (en) | Magnetic recording / reproducing device | |
JPH02227854A (en) | Recording mode discriminating device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
UA0108 | Application for utility model registration |
Comment text: Application for Utility Model Registration Patent event code: UA01011R08D Patent event date: 19950407 |
|
A201 | Request for examination | ||
UA0201 | Request for examination |
Patent event date: 19951110 Patent event code: UA02012R01D Comment text: Request for Examination of Application Patent event date: 19950407 Patent event code: UA02011R01I Comment text: Application for Utility Model Registration |
|
UG1501 | Laying open of application | ||
E701 | Decision to grant or registration of patent right | ||
UE0701 | Decision of registration |
Patent event date: 19980723 Comment text: Decision to Grant Registration Patent event code: UE07011S01D |
|
REGI | Registration of establishment | ||
UR0701 | Registration of establishment |
Patent event date: 19980831 Patent event code: UR07011E01D Comment text: Registration of Establishment |
|
UR1002 | Payment of registration fee |
Start annual number: 1 End annual number: 3 Payment date: 19980831 |
|
UG1601 | Publication of registration | ||
UR1001 | Payment of annual fee |
Payment date: 20010727 Start annual number: 4 End annual number: 4 |
|
UR1001 | Payment of annual fee |
Payment date: 20020726 Start annual number: 5 End annual number: 5 |
|
UR1001 | Payment of annual fee |
Payment date: 20030730 Start annual number: 6 End annual number: 6 |
|
UR1001 | Payment of annual fee |
Payment date: 20040729 Start annual number: 7 End annual number: 7 |
|
FPAY | Annual fee payment |
Payment date: 20050727 Year of fee payment: 8 |
|
UR1001 | Payment of annual fee |
Payment date: 20050727 Start annual number: 8 End annual number: 8 |
|
LAPS | Lapse due to unpaid annual fee |