JPS6290021A - Schmitt trigger circuit - Google Patents
Schmitt trigger circuitInfo
- Publication number
- JPS6290021A JPS6290021A JP23021585A JP23021585A JPS6290021A JP S6290021 A JPS6290021 A JP S6290021A JP 23021585 A JP23021585 A JP 23021585A JP 23021585 A JP23021585 A JP 23021585A JP S6290021 A JPS6290021 A JP S6290021A
- Authority
- JP
- Japan
- Prior art keywords
- turned
- nmos
- voltage
- pmos
- input voltage
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Landscapes
- Manipulation Of Pulses (AREA)
Abstract
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明は半導体集積回路に関し、特に相補型MO8)ラ
ンジスタ(以下CMO8と記す)構造を有するシュミッ
トトリガ回路に関するものである。DETAILED DESCRIPTION OF THE INVENTION [Field of Industrial Application] The present invention relates to a semiconductor integrated circuit, and particularly to a Schmitt trigger circuit having a complementary MO8 transistor (hereinafter referred to as CMO8) structure.
一般にCMO8で構成されるシュミットトリガ回路は、
第3図に示すようにPチャンネル型MOSトランジスタ
(以下PMO8と記す)・3とNチャンネル型MO8)
ランジスタ(以下NMO8と記す)・4の直列回路とP
MO8・5とNMO8・6の直列回路を並列に配置し、
それぞれのドレイン端子Di、D2を接続し前記ドレイ
ン端子・D2に信号反転用インバータ・11を介して出
力端子・2が接、読される。前記インバータ・11の出
力はPMO8,5及びNMO8・6のゲートに逼冶弐ね
スヒらr培;墨者hス (舟punq、う及びNMO8
・4のそれぞれのゲートは入力端子・1に接続されてい
る。Generally, a Schmitt trigger circuit composed of CMO8 is
As shown in Figure 3, P-channel type MOS transistor (hereinafter referred to as PMO8) 3 and N-channel type MO8)
transistor (hereinafter referred to as NMO8), 4 series circuit and P
The series circuits of MO8.5 and NMO8.6 are arranged in parallel,
The respective drain terminals Di and D2 are connected, and the output terminal 2 is connected to the drain terminal D2 via an inverter 11 for signal inversion to be read. The output of the inverter 11 is connected to the gates of PMO8, 5 and NMO8, 6.
・Each gate of 4 is connected to input terminal ・1.
上述したシュミットトリガ回路は、入力端子・1に低レ
ベル(0ボルト)の入力電圧が入力すると、PMO8・
3がオンし、NMO8−4がオフとなるので接続点DI
、D2の電位は高レベルとなる。この高レベル電圧は、
インバータ・11で反転されて低レベルの出力電圧が出
力端子・2から出力されると共に、PMO8・5及びN
MO8・6のゲートに印加される。これにより、PMO
8・5がオンし、NMO8・6がオフして前記低レベル
の出力電圧を安定せしめる。そして入力電圧をOボルト
から徐々に増加させていくと、Dl。In the Schmitt trigger circuit described above, when a low level (0 volt) input voltage is input to input terminal 1, PMO 8.
3 turns on and NMO8-4 turns off, so the connection point DI
, D2 become high level. This high level voltage is
It is inverted by inverter 11 and a low level output voltage is output from output terminal 2, and PMO8.5 and N
Applied to the gates of MO8 and MO6. This allows PMO
8 and 5 are turned on, and NMOs 8 and 6 are turned off to stabilize the low level output voltage. Then, when the input voltage is gradually increased from O volts, Dl.
D2点の電位が低下し始める。さらに入力電圧が上昇し
DI、D2点の電位がインバータ・11のしきい値電圧
よりも低下すると出力電圧が高レベルに反転する。この
高レベル電圧がPMO8・5及びNMO8・6のゲート
に印加されるためPMO8・5がオフしNMO8・6が
オンして、DI。The potential at point D2 begins to decrease. When the input voltage further increases and the potential at points DI and D2 falls below the threshold voltage of the inverter 11, the output voltage is inverted to a high level. Since this high level voltage is applied to the gates of PMO8.5 and NMO8.6, PMO8.5 is turned off and NMO8.6 is turned on, causing DI.
D2点の電位が急激に低下し、前記高レベルの出力電圧
を安定せしめる。この時の入力電圧が上限しきい電圧・
VT+となる。The potential at point D2 drops rapidly to stabilize the high level output voltage. The input voltage at this time is the upper threshold voltage
It becomes VT+.
次にこの状態から入力電圧を減少させていくと、DI、
D2点の電位が上昇し始める。さらに入力電圧が低下し
Di、D2点の電位がインバータ・11のしきい値電圧
よりも上昇すると出力電圧が低レベルに反転する。この
低レベル電圧がPMO8・5及びNMO8・6のゲート
に印加されるためPMO8,sがオン、NMO8・6が
オフしてDI、D2点の電位が急激に上昇し前記低レベ
ルの出力電圧を安定せしめる。この時の入力電圧が下限
しきい値電圧・vT″となる。Next, when the input voltage is decreased from this state, DI,
The potential at point D2 begins to rise. When the input voltage further decreases and the potential at points Di and D2 rises above the threshold voltage of the inverter 11, the output voltage is inverted to a low level. Since this low level voltage is applied to the gates of PMO8.5 and NMO8.6, PMO8,s is turned on, NMO8.6 is turned off, and the potential at points DI and D2 rises rapidly, causing the low level output voltage to rise. Stabilize. The input voltage at this time becomes the lower limit threshold voltage vT''.
ここでVT″″ はPMO8・1のW/L、PMO8・
3のW/LとNMO8・2のW/Lによって決まる。一
方、VT″″&tPMO8,1のW/L、NMO8゜2
のW/LとNMO8・4のW/Lによって決まる。Wは
チャンネル幅、Lはチャンネル長テある。Here, VT″″ is W/L of PMO8・1, PMO8・
It is determined by the W/L of 3 and the W/L of NMO8.2. On the other hand, W/L of VT″″&tPMO8,1, NMO8゜2
It is determined by the W/L of NMO8.4 and the W/L of NMO8.4. W is the channel width and L is the channel length.
前記第3図に示すようなシュミットトリガ回路に2いて
、例えばヒステリシス幅ΔVT (:VT −VT )
を犬ぎくしてノイズマージンを大きくしたい時に、VT
+t[りfルjilllt、PMOS −1及ヒPrV
408−3のW/Lを犬ぎくし、NMO8−2のW/L
′fr:小さくすることになり、 Vy−を低くする場
合は、PMO8・1のW/Lを小さくり、NMO8・2
及びNMO8・4のW/Lを大きくすることになる。In a Schmitt trigger circuit as shown in FIG. 3, for example, the hysteresis width ΔVT (:VT - VT)
When you want to increase the noise margin by making the VT
+t
408-3's W/L is dog-gagged, NMO8-2's W/L
'fr: If you want to lower Vy-, reduce the W/L of PMO8.1 and NMO8.2.
And the W/L of NMO8.4 will be increased.
すなわち、PMO8・1とNMO8・2の〃がVT
とVT−の両方に関係して3り且つ、相反する条件を要
求するため、ある一定のトランジスタのサイズ内で所望
のしきい値電圧を実現するには極めて困難であった。In other words, PMO8.1 and NMO8.2 are VT
It has been extremely difficult to achieve a desired threshold voltage within a certain transistor size because three contradictory conditions are required in relation to both VT- and VT-.
本発明の目的は、CMO8構造を有する集積回路のシュ
ミットトリガ回路の上限しきい値電圧・VT+ 及び下
限しきい値電圧・VT″″ をそれぞれ別の条件によっ
て設定できる手段を備えたことにある。An object of the present invention is to provide means for setting the upper limit threshold voltage VT+ and the lower limit threshold voltage VT"" of a Schmitt trigger circuit of an integrated circuit having a CMO8 structure, respectively, according to different conditions.
本発明によれば、シュミットトリガ回路に2ける、上限
しきい値電圧を持つ第1入力回路と下限しきい値電圧を
持ち且つ、前記第1入力回路と共通の入力が与えられる
第2入力回路と、ソースとドレインとゲートを有してS
つ前記ソースが第1電源に接続されると共に前記ゲート
が前記第1入力回路の出力端子に接続されている第1導
゛EIL型の@IMO8)ランジスタと、ソースが第2
電源に接続されゲートが前記第2入力回路の出力端子に
接続されると共にドレインが前記第1MOSトランジス
タのドレインと共通接続された前記第1導vL屋と反対
の第2導゛成型の42M0Sトランジスタによって構成
され、前記共通接続された第2MOSトランジスタのド
レインから出力信号を得るシュミットトリガ回路を得る
ことができる。According to the present invention, a Schmitt trigger circuit includes a first input circuit having an upper threshold voltage and a second input circuit having a lower threshold voltage and receiving a common input with the first input circuit. and has a source, a drain, and a gate.
a first conductive EIL type @IMO8) transistor whose source is connected to a first power source and whose gate is connected to an output terminal of the first input circuit;
by a 42M0S transistor formed in a second conductor opposite to the first conductor, which is connected to a power supply, has a gate connected to the output terminal of the second input circuit, and has a drain commonly connected to the drain of the first MOS transistor. Accordingly, it is possible to obtain a Schmitt trigger circuit which obtains an output signal from the drains of the commonly connected second MOS transistors.
次に本発明について図面を参照して説明する。 Next, the present invention will be explained with reference to the drawings.
第1図は本発明の一実施例を示すCMO8構造を有する
集積回路のシュミットトリガ回路である。FIG. 1 shows a Schmitt trigger circuit of an integrated circuit having a CMO8 structure showing one embodiment of the present invention.
シュミットトリガ回路に8ける上限しきい値電圧、VT
を持つPMO8・3とNMO8・4の直列回路と下
限しきい値電圧・vT−を持つP flvl OS・5
とNMO8・の直列回路を並列に配置し、それぞれのゲ
ートは入力端子1に接続される。P M OS・7のゲ
ートはPMO8・3とN M OS・4の直列回路のド
レイン抱子・Dlに接続され、ソースは電源端子・9に
接続される。Upper threshold voltage at 8 for Schmitt trigger circuit, VT
A series circuit of PMO8.3 and NMO8.4 with a lower limit threshold voltage vT-.
and NMO8. are arranged in parallel, and each gate is connected to input terminal 1. The gate of PMOS.7 is connected to the drain holder Dl of the series circuit of PMO8.3 and NMOS.4, and the source is connected to the power supply terminal 9.
NMO8・8のゲートはP M 08・5とNMO8・
6の直列回路のドレイン端子・D2に接続され、ソース
は接地地子・10に接続され、ドレインはPMO8・7
のドレインと共通接続されさらに出力端子・2に接続さ
れる。The gate of NMO8.8 is P M 08.5 and NMO8.
It is connected to the drain terminal D2 of the series circuit of 6, the source is connected to the ground terminal 10, and the drain is connected to the PMO8 7
It is connected in common with the drains of , and further connected to output terminal 2.
次に本実施例の動作を説明する。Next, the operation of this embodiment will be explained.
第1図に8いて入力端子・1に低レベル(0ボルト)の
入力電圧が入力されると、PMO8・3とP M OS
・5がオンし%NMO8・4とNMO8・6がオフとな
るので、接続点DI、D2点の電位は共に高レベルとな
る。この高レベル電圧がPMO8・7とNMO8・8の
ゲートに印加されるので、PMO8・7がオフ、NMO
8・8がオン1.出力端子・2には低レベル電圧が出力
される。In Figure 1, when a low level (0 volt) input voltage is input to input terminal 1 at 8, PMO 8 and 3 and PMOS
-5 is turned on and %NMO8.4 and NMO8.6 are turned off, so the potentials at the connection points DI and D2 both become high level. This high level voltage is applied to the gates of PMO8/7 and NMO8/8, so PMO8/7 is turned off and NMO8/8 is turned off.
8.8 is on 1. A low level voltage is output to the output terminal 2.
そしてこの状態から入力電圧をOボルトから徐々に増加
させていき、入力・電圧がVr−まで上がるとPMO8
・5がオフし、N +’A OS・6がオンするため、
D2点の4位は低レベルに々る。この低レベル′岨圧が
N M O8・8のゲートに印加され。From this state, the input voltage is gradually increased from O volts, and when the input voltage rises to Vr-, PMO8
・5 turns off and N+'A OS・6 turns on, so
4th place with 2 D points is at a low level. This low level pressure is applied to the gate of NMO8.8.
NMO8・8はオフする。この時A1点の電位は高レベ
ルで、入力電圧がvT に達するまで高レベル電圧を
保持する。したがって入力電圧がVt−より高く、VT
より低い時PMO8・7゜NMO8・8は共にオフ
状態であり、トランジスタの寄生容量には電荷が充電さ
れることなく、出力電圧は低レベルを保持する。そして
入力電圧がVT” K達fるとPMO8−3ybxオフ
しNMOF3・4がオンするため、Dl点の電位は低レ
ベルになる。この低レベル電圧がPMO8・7のゲート
に印加され、PMO8・7がオンするので、出力電圧は
低レベルかな高レベルに反転する。NMO8.8 is turned off. At this time, the potential at point A1 is at a high level, and the high level voltage is maintained until the input voltage reaches vT. Therefore, the input voltage is higher than Vt-, and VT
When the voltage is lower, both PMO8 and 7°NMO8 and 8 are in an off state, and the parasitic capacitance of the transistor is not charged, and the output voltage is maintained at a low level. Then, when the input voltage reaches VT''K, PMO8-3ybx turns off and NMOF3.4 turns on, so the potential at point Dl becomes low level. This low level voltage is applied to the gates of PMO8.7, and PMO8. 7 is turned on, the output voltage is inverted from low level to high level.
次にこの状態から入力電圧を減少させていきVT+ ま
で下がると、PMO8・3がオフしN M OS・4が
オンするため、Dl点の゛4位は高レベルになる。この
高レベル’tlEがPMO8・7のゲートに印加され、
PMO8・7はオフする。Next, when the input voltage is decreased from this state to VT+, PMO8.3 is turned off and NMOS.4 is turned on, so that the Dl point "4" becomes a high level. This high level 'tlE is applied to the gates of PMO8 and 7,
PMO8 and PMO7 are turned off.
この402点の電位は低レベルで、入力電圧がV’r−
に下がるまで低レベル電圧を保持する。したがって入力
色土がVT+より低く、VT″″ より高い5寺、PM
O8・7、N M OS・8は共にオフ状態でh9、ト
ランジスタの寄生容量から電荷が放電されることなく、
出力電圧は高レベルを保持する。入力電圧がVT′″
まで下がるとPMOS’・5がオンし、NMO8・6が
オフするため、A2点の1位は高レベルになる。この高
レベル電圧がNMO8・8+7)ゲートに印加さnl、
NMO8・8がオンするので、出力゛電圧は高レベルか
ら低レベルに反転する。The potential at these 402 points is low level, and the input voltage is V'r-
The low level voltage is held until the voltage drops to . Therefore, the input colored soil is lower than VT+ and higher than VT″″, PM
Both O8・7 and NMOS・8 are in the off state at h9, and the charge is not discharged from the parasitic capacitance of the transistor.
The output voltage remains at a high level. Input voltage is VT'''
When the voltage drops to this level, PMOS'.5 is turned on and NMO8.6 is turned off, so that the first A2 point becomes a high level. This high level voltage is applied to the gate of NMO8・8+7)nl,
Since NMO8.8 is turned on, the output voltage is inverted from high level to low level.
ここでVT はPMO8・3(7)W/LとNMO8
・4のW/Lの比で決まる。一方VT−はPMO8・5
のW/LとNMO8・6のW/Lの比によって決まる。Here, VT is PMO8・3(7)W/L and NMO8
・Determined by the W/L ratio of 4. On the other hand, VT- has PMO8.5
It is determined by the ratio of W/L of NMO8.6 to W/L of NMO8.6.
以上説明したように本発明は、シュミットトリガ回路の
上限しきい値電圧及び下!恨しきい値電圧がそれぞれ別
の条件によって決まるため、所望するしきい値電圧を簡
単に設定でき、また、ノイズマージンを犬きくするため
にヒステリシス幅を広くすることも容易にできる。As explained above, the present invention can improve the upper limit threshold voltage and lower threshold voltage of a Schmitt trigger circuit. Since each threshold voltage is determined by different conditions, a desired threshold voltage can be easily set, and the hysteresis width can also be easily widened to increase the noise margin.
第1図は本発明のシェミットトリガ回路の実施例を示す
図、第2図は第1図のシスミツトトリガ回路のヒステリ
シス特性を示す図、第3図は従来のシェミットトリガ回
路を示す図である。
1・・・・・・入力端子、2・・・・−・出力端子、3
,5,7・・・・・・PチャンネルgMO8)ランジス
タ、4,6゜8・・・・・・Nチャンネル型MO8)ラ
ンジスタ、9・・・・・・電源端子、10・・・・・・
接地端子、11・・・・・・信号反転用インバータ。
代理人 弁理士 内 原 2 ′町
茅 IUIJ
$2 図
茅 3 図Fig. 1 is a diagram showing an embodiment of the Shemitt trigger circuit of the present invention, Fig. 2 is a diagram showing the hysteresis characteristics of the Schmitt trigger circuit of Fig. 1, and Fig. 3 is a diagram showing a conventional Shemitt trigger circuit. It is. 1...Input terminal, 2...--Output terminal, 3
, 5, 7...P channel gMO8) transistor, 4,6゜8...N channel type MO8) transistor, 9...power terminal, 10...・
Ground terminal, 11...Inverter for signal inversion. Agent Patent Attorney Uchihara 2 'Machi Kaya IUIJ $2 Figure Kaya 3 Figure
Claims (1)
値電圧を持ち且つ、前記第1入力回路の入力信号と共通
の入力が与えられる第2入力回路と、ソースとドレイン
とゲートを有しており前記ソースが第1電源に接続され
ると共に前記ゲートが前記第1入力回路の出力端子に接
続されている第1導電型の第1MOSトランジスタと、
ソースが第2電源に接続されゲートが前記第2入力回路
の出力端子に接続されると共にドレインが前記第1MO
Sトランジスタのドレインと共通接続された前記第1導
電型と反対の第2導電型の第2MOSトランジスタによ
って構成され、前記共通接続された第2MOSトランジ
スタのドレインから出力信号を得ることを特徴とするシ
ュミットトリガ回路。a first input circuit having a first threshold voltage; a second input circuit having a second threshold voltage and to which an input common to the input signal of the first input circuit is applied; and a source and a drain. a first MOS transistor of a first conductivity type, having a gate, the source being connected to a first power supply, and the gate being connected to an output terminal of the first input circuit;
A source is connected to a second power supply, a gate is connected to an output terminal of the second input circuit, and a drain is connected to the first MO input circuit.
A Schmitt device comprising a second MOS transistor of a second conductivity type opposite to the first conductivity type commonly connected to the drains of the S transistors, and an output signal is obtained from the drains of the commonly connected second MOS transistors. trigger circuit.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP23021585A JPS6290021A (en) | 1985-10-15 | 1985-10-15 | Schmitt trigger circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP23021585A JPS6290021A (en) | 1985-10-15 | 1985-10-15 | Schmitt trigger circuit |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS6290021A true JPS6290021A (en) | 1987-04-24 |
JPH0575205B2 JPH0575205B2 (en) | 1993-10-20 |
Family
ID=16904368
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP23021585A Granted JPS6290021A (en) | 1985-10-15 | 1985-10-15 | Schmitt trigger circuit |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6290021A (en) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0217719A (en) * | 1988-07-06 | 1990-01-22 | Toshiba Corp | Noise eliminating circuit |
US4958093A (en) * | 1989-05-25 | 1990-09-18 | International Business Machines Corporation | Voltage clamping circuits with high current capability |
US6008679A (en) * | 1995-10-16 | 1999-12-28 | Kabushiki Kaisha Toshiba | Semiconductor integrated circuit and semiconductor input system |
JP2010028244A (en) * | 2008-07-15 | 2010-02-04 | New Japan Radio Co Ltd | Hysteresis comparator circuit and delay circuit using the same |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS61244124A (en) * | 1985-04-22 | 1986-10-30 | エルエスアイ・ロジツク・コ−ポレイシヨン | Fast cmos output buffer |
-
1985
- 1985-10-15 JP JP23021585A patent/JPS6290021A/en active Granted
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS61244124A (en) * | 1985-04-22 | 1986-10-30 | エルエスアイ・ロジツク・コ−ポレイシヨン | Fast cmos output buffer |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0217719A (en) * | 1988-07-06 | 1990-01-22 | Toshiba Corp | Noise eliminating circuit |
US4958093A (en) * | 1989-05-25 | 1990-09-18 | International Business Machines Corporation | Voltage clamping circuits with high current capability |
US6008679A (en) * | 1995-10-16 | 1999-12-28 | Kabushiki Kaisha Toshiba | Semiconductor integrated circuit and semiconductor input system |
JP2010028244A (en) * | 2008-07-15 | 2010-02-04 | New Japan Radio Co Ltd | Hysteresis comparator circuit and delay circuit using the same |
Also Published As
Publication number | Publication date |
---|---|
JPH0575205B2 (en) | 1993-10-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0454135B1 (en) | MOS type input circuit | |
US4617529A (en) | Ring oscillator with delay element and potential pulling circuit | |
US4443715A (en) | Driver circuit | |
JPS63112893A (en) | Semiconductor integrated circuit | |
JP2567179B2 (en) | Level conversion circuit | |
EP0439149A1 (en) | Semiconductor digital circuits | |
JP2002076882A (en) | Semiconductor integrated circuit device | |
JPH05175811A (en) | Power-on reset circuit | |
JPH10173511A (en) | Voltage level shifting circuit | |
JPS6290021A (en) | Schmitt trigger circuit | |
JPH10154924A (en) | Cmos hysteresis circuit | |
US5159214A (en) | Bicmos logic circuit | |
US6104213A (en) | Domino logic circuit having a clocked precharge | |
US4740714A (en) | Enhancement-depletion CMOS circuit with fixed output | |
JP2001127615A (en) | Division level logic circuit | |
US4546276A (en) | Full output voltage driver circuit using bootstrap capacitor and controlled delay circuitry | |
SU1138940A1 (en) | Versions of device for matching voltage levels | |
JP4531278B2 (en) | Power-on reset circuit | |
JP2937349B2 (en) | Semiconductor integrated circuit | |
JPH0613866A (en) | Power-on reset circuit | |
JPH0666656B2 (en) | Schmitt trigger circuit | |
JP2541289B2 (en) | Output circuit | |
JPS61189017A (en) | Mis type semiconductor switch | |
KR100221611B1 (en) | Input circuit of semiconductor device | |
JPH04103215A (en) | Input circuit for semiconductor integrated circuit |