JPS62108282A - Image display unit - Google Patents
Image display unitInfo
- Publication number
- JPS62108282A JPS62108282A JP60248222A JP24822285A JPS62108282A JP S62108282 A JPS62108282 A JP S62108282A JP 60248222 A JP60248222 A JP 60248222A JP 24822285 A JP24822285 A JP 24822285A JP S62108282 A JPS62108282 A JP S62108282A
- Authority
- JP
- Japan
- Prior art keywords
- image display
- shift registers
- image
- image information
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Digital Computer Display Output (AREA)
- Controls And Circuits For Display Device (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。(57) [Summary] This bulletin contains application data before electronic filing, so abstract data is not recorded.
Description
【発明の詳細な説明】
産業上の利用分野
本発明は、コンピュータグラフィックスなどの画像情報
のデータ信号を、画像フレームメモリからシフトレジス
タを通じて順次にとり出し、受像管などの画像表示素子
の受像面に当該画像情報を表示させる画像表示装置に関
するものである。DETAILED DESCRIPTION OF THE INVENTION Field of Industrial Application The present invention is directed to sequentially extracting data signals of image information such as computer graphics from an image frame memory through a shift register, and transmitting the data signals to the image receiving surface of an image display element such as a picture tube. The present invention relates to an image display device that displays the image information.
従来の技術
第5図に示すように、受像管からなる画像表示素子1の
蛍光面2に水平m列、垂直n行の画素構成で文字や図形
などの画像情報を表示させることが一般に行なわれてい
る。この場合、第6図に示すように画像フレームメモリ
3に所定アドレスで記憶されている画像情報データ信号
を1個単位でとり出し、シフトレジスタ4にパラレルに
辱える一方、シフトレジスタ4から1つずつシリーズに
とり出したこのデータ信号をビデオアンプ5に与え、画
像表示素子1を1嘔動させて蛍光面2に当該画像情報を
表示させる。ただし、画像フレームメモリ3からシフト
レジスタ4へのデータ信号の転送ハ、ロードパルスによ
って行なわれ、シフトレジスタ4からのデータ信号のと
り出しは、第7図の(a)に示すクロックパルスに同期
して行なわれる。。BACKGROUND ART As shown in FIG. 5, image information such as characters and figures is generally displayed on a fluorescent screen 2 of an image display element 1 consisting of a picture tube with a pixel configuration of m horizontal columns and n vertical rows. ing. In this case, as shown in FIG. 6, the image information data signals stored in the image frame memory 3 at predetermined addresses are taken out one by one and applied to the shift register 4 in parallel. This data signal taken out in series is applied to the video amplifier 5, and the image display element 1 is moved once to display the image information on the fluorescent screen 2. However, the transfer of the data signal from the image frame memory 3 to the shift register 4 is performed by a load pulse, and the extraction of the data signal from the shift register 4 is synchronized with the clock pulse shown in FIG. 7(a). It is done. .
第7図の(b)はシフトレジスタ4の出力を模式的に示
したもので、データ信号はハイレベルおよびローレベル
のいずれかの状態をとる1、Dl はアビレフ1番地
のデータ信号を示す。FIG. 7(b) schematically shows the output of the shift register 4, where the data signal is 1, which takes either a high level or a low level state, and Dl indicates the data signal at the AbiLevu address 1.
発明が解決しようとする問題点
このように構成された画像表示装置の画像表示能力(画
素数mxn )は、シフトレジスタ4のデータ処理速度
に依存する。そして、画像情報の表示が今後ますます複
雑な図形をとり扱う傾向にあることから、必要とされる
画素数は今後飛躍的に増加するものと予想される。そこ
で、シフトレジスタの処理速度を高めるだめの工夫が種
々なされているのであるが、要求を十分に満たすまでに
は至っていない。Problems to be Solved by the Invention The image display capability (number of pixels mxn) of the image display device configured as described above depends on the data processing speed of the shift register 4. Since the display of image information tends to handle increasingly complex figures in the future, it is expected that the number of required pixels will increase dramatically in the future. Therefore, various efforts have been made to increase the processing speed of shift registers, but these have not yet fully met the requirements.
したがって、本発明の目的とするところは、従来のシフ
トレジスタを用いながら大画素数での画像表示が可能な
画像表示装置を提供することにある0
問題点を解決するだめの手段
本発明によると、画像フレームメモリからパラレルにと
り出した所定単位ごとの画像情報データ信号を複数のシ
フトレジスタに分配供給し、このシフトレジスタを相異
なる位相のクロックパルスでシフト動作させるとともに
、複数の前記シフトレジスタからシリーズにとり出した
信号を時系列的に合成して、画像表示1子駆動用信号を
得る。Therefore, an object of the present invention is to provide an image display device capable of displaying an image with a large number of pixels while using a conventional shift register. , distributes and supplies image information data signals in predetermined units taken out in parallel from the image frame memory to a plurality of shift registers, shifts these shift registers using clock pulses of different phases, and serially outputs data from the plurality of shift registers. The signals taken out are synthesized in time series to obtain a signal for driving one image display element.
作用
このような構成であるから、画像フレームメモリからの
信号とり出し処理が、複数のシフトレジスタによって分
担されることになり、それぞれのシフトレジスタの信号
処理速度がたとえ従来どおりであっても、大画素数での
画像表示が可能となる。Effect With this configuration, the signal retrieval process from the image frame memory is shared by multiple shift registers, and even if the signal processing speed of each shift register is the same as before, the processing speed will be significantly reduced. It becomes possible to display images using the number of pixels.
実施例
本発明の一実施例を第1図に示す。画像フレームメモリ
6の多数の信号出力端子は、第1および第2のシフトレ
ジスタ7.8に交互に接続されておす、画像フレームメ
モリ6から第1のシフトレジスタ7に奇数次の画像情報
データ信号り旨J。Embodiment An embodiment of the present invention is shown in FIG. A large number of signal output terminals of the image frame memory 6 are alternately connected to the first and second shift registers 7.8, so that odd-numbered image information data signals are transmitted from the image frame memory 6 to the first shift register 7. Riji J.
D5・・・・・・Dl−1が、そして、第2のシフトレ
ジスタ8には偶数次の画像情報データ信号D2.D4.
D6・・・・・・Dl がそれぞれ入力される。一方、
位相反転回路9に第2図の(a)に示すクロックパルス
が入力され、位相反転回路9から第2図の(b)に示す
位相反転されたクロックパルスがとり出される。そして
、この2種のクロックパルス(IL) 、 (b)が第
1および第2のシフトレジスタ7.8にそれぞれシフト
パルス信号として与えるのであり、このパルス信号の立
ち下がり部でトリガさせる。まだ、データ信号を安定に
転送させるために、パルス信号幅の後半の期間中にシフ
トさせる。D5 . . . Dl-1, and the second shift register 8 receives even-numbered image information data signals D2 . D4.
D6...Dl are respectively input. on the other hand,
The clock pulse shown in FIG. 2(a) is input to the phase inversion circuit 9, and the phase-inverted clock pulse shown in FIG. 2(b) is taken out from the phase inversion circuit 9. These two types of clock pulses (IL) and (b) are applied to the first and second shift registers 7.8 as shift pulse signals, respectively, and are triggered at the falling edge of these pulse signals. However, in order to stably transfer the data signal, the pulse signal width is shifted during the latter half of the period.
両ソフトレジスタ7.8の出力は、第2図の(C)。The outputs of both soft registers 7.8 are shown in FIG. 2(C).
f(1)にそれぞれ模式的に示すものとなり、これは画
像情報データ信号りの補数りとして、それぞれのNOR
ゲート回路9,1oの各一方の信号入力端子に与えられ
る。そして、第1のNORゲート回路9の他方の信号入
力端子には、第3図の(2L)に示すクロックパルスが
入力され、第2のNORゲート回路1oの他方の信号入
力端子には、第3図の(b)に示すクロックパルスが入
力される。この結果、第1のNORゲート回路9から第
3図の(6)に示す画像情報データ信号り、、D5・・
・・・・が、当該クロックパルスに対応してデユーティ
1/2でとり出され、第2のNORゲート回路10から
は第3図の(f)に示す画像情報データ信号D2.D4
・川・・が、当該クロックパルスに対応してデユーティ
1/2でとり出される。f(1), which is the complement of the image information data signal, and each NOR
The signal is applied to one signal input terminal of each of the gate circuits 9 and 1o. The clock pulse shown in (2L) in FIG. 3 is input to the other signal input terminal of the first NOR gate circuit 9, and the clock pulse shown in (2L) of FIG. 3 is input to the other signal input terminal of the second NOR gate circuit 1o. A clock pulse shown in FIG. 3(b) is input. As a result, the image information data signal shown in (6) of FIG. 3 is output from the first NOR gate circuit 9, D5...
... are taken out with a duty of 1/2 in response to the clock pulse, and the image information data signal D2. D4
・River... is taken out with a duty of 1/2 in response to the relevant clock pulse.
そして、両画像情報データ信号(6) 、 <f)は、
ORゲート回路11を曲じることによって時系列的に合
成され、第3図の(g)K示すような完全な画像情報デ
ータ信号が得られるのであり、このデータ信号(g)は
、元のクロックパルス(a)の半周期ごとに奇数次およ
び偶数次のデータ信号が交互に入り交じったものとなる
。And both image information data signals (6), <f) are
By bending the OR gate circuit 11, a complete image information data signal as shown in FIG. 3(g)K is obtained by chronologically synthesizing the data signal (g), Odd-order and even-order data signals are alternately intermingled every half period of the clock pulse (a).
本発明者らは、受像管の蛍光面にm=1664゜n=1
248の画素数で画像情報を表示させるのに、画像フレ
ームメモリ6として16にビットのものを128個用い
、第1および第2のシフトレジスタ7.8としてはそれ
ぞれ4ビツトのもの8個(縦続接続)を用いた。この場
合、ORゲート回路11から1=64の単位でデータ信
号をシリーズにとり出すことができ、190MHzのり
07クパルスを用いて1664X124Bドツトの大画
素構成での高解像度画像を、フレーム周波数60H2で
ちらつきなく表示させることができた。The present inventors have determined that m=1664°n=1 on the fluorescent screen of the picture tube.
To display image information with 248 pixels, 128 pieces of 16 bits are used as the image frame memory 6, and eight pieces of 4 bits each (cascaded) are used as the first and second shift registers 7.8. connection) was used. In this case, data signals can be taken out in series from the OR gate circuit 11 in units of 1 = 64, and high-resolution images with a large pixel configuration of 1664 x 124 B dots can be produced without flickering at a frame frequency of 60 H2 using 190 MHz pulses. I was able to display it.
なお、画像表示素子として、液晶形式のものなどを用い
得ることはいうまでもない。Note that it goes without saying that a liquid crystal type or the like can be used as the image display element.
本発明の他の実施例を第3図に示す。この場合、4列構
成された第1ないし第4のシフトレジスタ12.13,
14.15が用いられ、移相回路16から第4図の(&
)に示すクロックパルスと、これとは90度の移相差を
有する第4図の(C)のり07クバルスとがとり出され
、第1および第2の移相反転回路17.18から第4図
の(b) 、 (d)に示すクロックパルスがそれぞれ
とり出される。ロードパルスおよびクロックパルスが第
1ないし第4のシフトレジスタ12〜15に与えられる
と、画像フレームメモリ19からの画像情報データ信号
D1〜Diが、第1ないし第4のシフトレジスタ12〜
16に分配供給されていくのであり、第1ないし第4の
シフトレジスタ12〜16から、第4図の(+5)〜(
1L)に模式的に示す画像情報データ信号がとり出され
る。ただし、トリガはクロックパルスの立ち下がり部で
行なわせ、クロックパルスの最終1/4周期の期間中に
データ信号をシフトさせる。Another embodiment of the invention is shown in FIG. In this case, the first to fourth shift registers 12, 13,
14.15 is used, and from the phase shift circuit 16 (&
) and the clock pulse (C) shown in FIG. The clock pulses shown in (b) and (d) are respectively taken out. When the load pulse and the clock pulse are applied to the first to fourth shift registers 12 to 15, the image information data signals D1 to Di from the image frame memory 19 are transferred to the first to fourth shift registers 12 to 15.
16, and from the first to fourth shift registers 12 to 16, (+5) to (
An image information data signal schematically shown in 1L) is extracted. However, the trigger is performed at the falling edge of the clock pulse, and the data signal is shifted during the last 1/4 period of the clock pulse.
このため、第1ないし第4のNORゲート回路20〜2
3から?ir、4図の(1)〜は)に示すデータ信号が
、当該クロックパルスの1/4周期でとり出され、これ
らのデータ信号はORゲート回路24を通じることによ
って時系列的に合成されるのであり、ORゲート回路2
4から第4図の(m)に示す完全な画像情報データ信号
がとり出され、シフトレジスタの見掛は上のデータ処理
速度は従来の4倍に向上する。Therefore, the first to fourth NOR gate circuits 20 to 2
From 3? The data signals shown in (1) to () in FIG. , OR gate circuit 2
4, a complete image information data signal shown in FIG. 4(m) is taken out, and the apparent data processing speed of the shift register is increased four times that of the conventional one.
発明の効果
本発明は前述のように構成されるので、複数のシフトレ
ジスタを要するものの、シフトレジスタの見掛は上のデ
ータ処理速度を高め得るので、大画素数での高解像度画
像表示が可能となる。Effects of the Invention Since the present invention is configured as described above, although it requires a plurality of shift registers, the apparent data processing speed of the shift registers can be increased, so high resolution images can be displayed with a large number of pixels. becomes.
第1図は本発明を実施した画像表示装置の要部のブロッ
ク図、第2図の(8L)〜(g)は同装置の各部におけ
る信号波形図、第3図は本発明の他の実施例の要部のブ
ロック図、第4図の(a)〜fm)は同実施例における
各部の信号波形図、第5図は画像表示素子に表示される
画像情報の画素構成を説明するための図、第6図は従来
の画像表示装置のブロック図、第7図のfa) 、 (
b)は同装置の各部の信号波形図である。
6.19・・・・・・画像フレームメモIJ、7 、8
.12゜13.14.15・・・・・シフトレジスタ、
9 、17゜18・・・・・・位相反転回路。
代理人の氏名 弁理士 中 尾 敏 男 ほか1名第1
図
第2図
(3) Dr 02 1’J
D4第3図
第4図
〔d、)
(yyt2v、 D2 ρ、
D、 D。
第5図FIG. 1 is a block diagram of main parts of an image display device embodying the present invention, (8L) to (g) in FIG. 2 are signal waveform diagrams in each part of the device, and FIG. 3 is another embodiment of the present invention. A block diagram of the main parts of the example, (a) to fm) of FIG. 4 are signal waveform diagrams of each part in the same example, and FIG. Fig. 6 is a block diagram of a conventional image display device, and Fig. 7 fa), (
b) is a signal waveform diagram of each part of the device. 6.19...Image frame memo IJ, 7, 8
.. 12゜13.14.15・・・Shift register,
9, 17゜18... Phase inversion circuit. Name of agent: Patent attorney Toshio Nakao and 1 other person No. 1
Figure 2 (3) Dr 02 1'J
D4 Figure 3 Figure 4 [d,) (yyt2v, D2 ρ,
D, D. Figure 5
Claims (1)
ごとの画像情報データ信号を複数のシフトレジスタに分
配供給し、このシフトレジスタを相異なる位相のクロッ
クパルスでシフト動作させるとともに、複数の前記シフ
トレジスタからシリーズにとり出した信号を時系列的に
合成して、画像表示素子駆動用信号を得ることを特徴と
する画像表示装置。The image information data signals taken out in parallel from the image frame memory in predetermined units are distributed and supplied to a plurality of shift registers, and the shift registers are operated by clock pulses of different phases, and the data signals are read in series from the plurality of shift registers. An image display device characterized in that a signal for driving an image display element is obtained by chronologically synthesizing the output signals.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP60248222A JPS62108282A (en) | 1985-11-06 | 1985-11-06 | Image display unit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP60248222A JPS62108282A (en) | 1985-11-06 | 1985-11-06 | Image display unit |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS62108282A true JPS62108282A (en) | 1987-05-19 |
Family
ID=17174992
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP60248222A Pending JPS62108282A (en) | 1985-11-06 | 1985-11-06 | Image display unit |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS62108282A (en) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4908614A (en) * | 1987-03-11 | 1990-03-13 | Victor Company Of Japan, Ltd. | Image data output apparatus |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS57106275A (en) * | 1980-12-23 | 1982-07-02 | Ricoh Co Ltd | Method for compression of multilevel picture data |
-
1985
- 1985-11-06 JP JP60248222A patent/JPS62108282A/en active Pending
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS57106275A (en) * | 1980-12-23 | 1982-07-02 | Ricoh Co Ltd | Method for compression of multilevel picture data |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4908614A (en) * | 1987-03-11 | 1990-03-13 | Victor Company Of Japan, Ltd. | Image data output apparatus |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS62280799A (en) | Video interface method and device | |
KR920001931A (en) | Apparatus for coupling a video signal represented by an interlaced video to a non-interlaced video display means and a method for displaying the video signal by the means | |
JPH05297827A (en) | Liquid crystal display device | |
JP3156327B2 (en) | Liquid crystal display | |
JP3850034B2 (en) | Image display device with line number conversion means | |
JPS62108282A (en) | Image display unit | |
JP3015544B2 (en) | Liquid crystal display | |
JP2862332B2 (en) | LCD drive system | |
JPH0895529A (en) | Data control method for liquid crystal display device | |
JPH01174186A (en) | Liquid crystal drive circuit | |
JPH03280676A (en) | Drive circuit for liquid crystal display device | |
KR19980060002A (en) | Gate driver integrated circuit of liquid crystal display | |
JPS62143575A (en) | image display device | |
JPS6391692A (en) | Color image display device | |
JPH10253939A (en) | Liquid crystal display device | |
JPH05210086A (en) | Driving method for image display device | |
JPH07261705A (en) | Liquid crystal display device, driving method thereof, and driving circuit | |
JPH01218183A (en) | Image display device | |
JPS61213897A (en) | Image display unit | |
JPH0851584A (en) | Liquid crystal drive circuit | |
JPH01198793A (en) | dot matrix display device | |
JPS6078481A (en) | Character display | |
JP2001306034A (en) | Planar display device and its image display method | |
JPH02143298A (en) | Liquid crystal display device | |
JPH0445483A (en) | liquid crystal display device |