JPS59130300U - 半導体メモリのデ−タ内容保護装置 - Google Patents
半導体メモリのデ−タ内容保護装置Info
- Publication number
- JPS59130300U JPS59130300U JP2445583U JP2445583U JPS59130300U JP S59130300 U JPS59130300 U JP S59130300U JP 2445583 U JP2445583 U JP 2445583U JP 2445583 U JP2445583 U JP 2445583U JP S59130300 U JPS59130300 U JP S59130300U
- Authority
- JP
- Japan
- Prior art keywords
- semiconductor memory
- protection device
- microcomputer
- turned
- data content
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Power Sources (AREA)
- Static Random-Access Memory (AREA)
- Techniques For Improving Reliability Of Storages (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
第1図は従来の半導体メモリのデータ内容保護回路図、
第2図は本考案の半導体メモリのデータ内容保護回路図
、第3図は停電復帰時或いは電源投入時の電源電圧と、
リセット端子電圧の変化図である。 7・・・・・・半導体メモリ、9・・・・・・停電保護
回路、10・・・・・・マイクロコンピュータ、11・
・・・・・リセット回路、Tr6・・・・・・トランジ
スタ、R7・・曲抵抗、R8・・・・・・抵抗。 ゛
第2図は本考案の半導体メモリのデータ内容保護回路図
、第3図は停電復帰時或いは電源投入時の電源電圧と、
リセット端子電圧の変化図である。 7・・・・・・半導体メモリ、9・・・・・・停電保護
回路、10・・・・・・マイクロコンピュータ、11・
・・・・・リセット回路、Tr6・・・・・・トランジ
スタ、R7・・曲抵抗、R8・・・・・・抵抗。 ゛
Claims (1)
- 数値等をメモリし自己の動作・不動作を選択するチップ
イネーブル端子をもつ半導体メモリと、前記半導体メモ
リにデータを書き込んだり、データの読み出しを行うマ
イクロコンピュータと、停電時に前記半導体メモリに一
定電圧を供給する充電可能な電池と、停電時に前記半導
体メモリのデータを保護し停電時以外に前記電池を充電
する停電保護回路と、電源投入時に前記マイクロコンピ
ュータをリセットするリセット回路と、前記マイクロコ
ンピュータの出力電圧を分圧する抵抗と、前記抵抗によ
り分圧された電圧により0N−OFFし、ON時に前記
半導体メモリにライトモードの信号を与えるトランジス
タから成る半導体メモリ゛のデータ内容保護装置。
−
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2445583U JPS59130300U (ja) | 1983-02-22 | 1983-02-22 | 半導体メモリのデ−タ内容保護装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2445583U JPS59130300U (ja) | 1983-02-22 | 1983-02-22 | 半導体メモリのデ−タ内容保護装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS59130300U true JPS59130300U (ja) | 1984-09-01 |
Family
ID=30155495
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2445583U Pending JPS59130300U (ja) | 1983-02-22 | 1983-02-22 | 半導体メモリのデ−タ内容保護装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS59130300U (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2002042496A (ja) * | 2000-07-26 | 2002-02-08 | Matsushita Electric Ind Co Ltd | 強誘電体メモリ |
-
1983
- 1983-02-22 JP JP2445583U patent/JPS59130300U/ja active Pending
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2002042496A (ja) * | 2000-07-26 | 2002-02-08 | Matsushita Electric Ind Co Ltd | 強誘電体メモリ |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS59130300U (ja) | 半導体メモリのデ−タ内容保護装置 | |
JPS5984642U (ja) | 半導体メモリのデ−タ内容保護回路 | |
JPS60184133U (ja) | バツテリバツクアツプメモリ回路 | |
JPS6119858U (ja) | マイクロプロセツサの暴走保安装置 | |
JPS60103234U (ja) | 電子式キヤツシユレジスタの電源回路 | |
JPH0164748U (ja) | ||
JPS5828533U (ja) | 瞬時停電検知回路 | |
JPS6146621U (ja) | メモリバツクアツプ電源装置 | |
JPS5996609U (ja) | マイクロコンピユ−タ等のリセツト回路 | |
JPS6052568U (ja) | カ−ド式サ−ビス装置 | |
JPS6132751U (ja) | 電源バツクアツプ装置 | |
JPS58159700U (ja) | 記憶デ−タ保護回路 | |
JPS62175330U (ja) | ||
JPS5999300U (ja) | 半導体メモリのバツテリバツクアツプ装置 | |
JPS60144130U (ja) | 記憶装置用電源装置 | |
JPS58172339U (ja) | 電源装置 | |
JPS60158348U (ja) | 電源回路 | |
JPS59118330U (ja) | デイジタル回路のオ−トリセツト回路 | |
JPS6053073U (ja) | 消費電流量の記憶回路 | |
JPS5860399U (ja) | 半導体メモリの停電保護回路 | |
JPS6112126U (ja) | Cpuのリセツト回路 | |
JPS59174628U (ja) | 半導体記憶装置の補助電源装置 | |
JPS6085799U (ja) | 半導体装置 | |
JPS6133128U (ja) | リセツト回路 | |
JPS5980832U (ja) | システムリセツト回路 |