JPH1050734A - チップ型半導体 - Google Patents
チップ型半導体Info
- Publication number
- JPH1050734A JPH1050734A JP8202042A JP20204296A JPH1050734A JP H1050734 A JPH1050734 A JP H1050734A JP 8202042 A JP8202042 A JP 8202042A JP 20204296 A JP20204296 A JP 20204296A JP H1050734 A JPH1050734 A JP H1050734A
- Authority
- JP
- Japan
- Prior art keywords
- electrode
- emitting diode
- light emitting
- insulating substrate
- chip
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000004065 semiconductor Substances 0.000 title claims 4
- 239000000758 substrate Substances 0.000 claims abstract 7
- 239000000853 adhesive Substances 0.000 claims abstract 5
- 230000001070 adhesive effect Effects 0.000 claims 2
- 239000003795 chemical substances by application Substances 0.000 abstract 1
- 238000009413 insulation Methods 0.000 abstract 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L24/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L24/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/27—Manufacturing methods
- H01L2224/27011—Involving a permanent auxiliary member, i.e. a member which is left at least partly in the finished device, e.g. coating, dummy feature
- H01L2224/27013—Involving a permanent auxiliary member, i.e. a member which is left at least partly in the finished device, e.g. coating, dummy feature for holding or confining the layer connector, e.g. solder flow barrier
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/3205—Shape
- H01L2224/32057—Shape in side view
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32151—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/32221—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/32225—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/4805—Shape
- H01L2224/4809—Loop shape
- H01L2224/48091—Arched
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48225—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/48227—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/484—Connecting portions
- H01L2224/48463—Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond
- H01L2224/48465—Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond the other connecting portion not on the bonding area being a wedge bond, i.e. ball-to-wedge, regular stitch
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73251—Location after the connecting process on different surfaces
- H01L2224/73265—Layer and wire connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/83—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
- H01L2224/83009—Pre-treatment of the layer connector or the bonding area
- H01L2224/83051—Forming additional members, e.g. dam structures
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/83—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
- H01L2224/8338—Bonding interfaces outside the semiconductor or solid-state body
- H01L2224/83385—Shape, e.g. interlocking features
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/73—Means for bonding being of different types provided for in two or more of groups H01L24/10, H01L24/18, H01L24/26, H01L24/34, H01L24/42, H01L24/50, H01L24/63, H01L24/71
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/12—Passive devices, e.g. 2 terminal devices
- H01L2924/1204—Optical Diode
- H01L2924/12041—LED
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Led Device Packages (AREA)
- Die Bonding (AREA)
Abstract
装する際の加熱温度が高いために、チップ型発光ダイオ
ードが高温にさらされることになり、封止用の透光性樹
脂体に発生する内部応力やひずみ等による膨張に伴って
導電性接着剤が電極部から剥離するという問題に対し、
電極部に対する導電性接着剤の接着力を増すことによっ
て、上記課題を解決するものである。 【解決手段】 絶縁基板12の表面に一対の電極部13
a,13bを設け、一方の電極部13aの上に導電性接
着剤14を用いて発光ダイオード素子15をダイボンド
するチップ型発光ダイオード11において、前記電極部
13aに絶縁基板12の表面を露出させる切欠部19を
設け、該電極部13aの上に塗布した導電性接着剤14
の一部を切欠部19内に流し込んで絶縁基板12の露出
表面と接着させたことを特徴とする。
Description
子、フォトダイオード素子、フォトトランジスタ素子な
どの半導体素子を絶縁基板の表面に導電性接着剤を用い
てダイボンドするチップ型半導体に関するものである。
ド1は、図5に示したように、ガラスエポキシ樹脂基板
等からなる絶縁基板2と、絶縁基板2の上面にエッチン
グ等によりパターン形成された一対の電極部3a,3b
と、一方の電極部3a上に塗布した銀ペーストなどの導
電性接着剤4を介してダイボンドされた発光ダイオード
素子5と、この発光ダイオード素子5と他方の電極部3
bとをワイヤボンディングする金属細線6と、半導体素
子5及び金属細線6を封止するエポキシ樹脂等からなる
透光性樹脂体7とで構成されている。
らなるチップ型発光ダイオード1をプリント基板(図示
せず)に実装する際には、先ずプリント基板上に半田を
塗布し、その上に上記チップ型発光ダイオード1を載置
したのち、これをリフロー等に通して半田を溶融するこ
とでチップ型発光ダイオード1をプリント基板に固定し
ている。しかしながら、リフローを通す際の加熱温度が
高いために、チップ型発光ダイオード1が高温にさらさ
れることになり、透光性樹脂体7に発生する内部応力や
ひずみ等による膨張に伴って導電性接着剤4が電極部3
aから剥離するという問題があった。
接着剤の接着力を増すことによって、上記課題を解決す
るものである。
に、本発明に係るチップ型半導体は、絶縁基板の表面に
電極部を設け、該電極部の上に導電性接着剤を用いて半
導体素子をダイボンドするチップ型半導体において、前
記電極部に絶縁基板の表面を露出させる切欠部を設け、
該電極部の上に塗布した導電性接着剤の一部を切欠部内
に流し込んで絶縁基板の露出表面と接着させたことを特
徴とする。
に係るチップ型半導体の実施例を詳細に説明する。図1
乃至図3は、本発明に係るチップ型発光ダイオード11
の一実施例を示したものであり、ガラスエポキシ樹脂基
板等からなる絶縁基板12と、絶縁基板12の下面に形
成されたプリント基板用電極18と、絶縁基板12の上
面に形成された一対の電極部13a,13bと、一方の
電極部13aの上面に銀ペースト等の導電性接着剤14
によってダイボンドされた発光ダイオード素子15と、
この発光ダイオード素子15と他方の電極部13bとを
ワイヤボンディングした金属細線16と、発光ダイオー
ド素子15及び金属細線16を封止する透光性樹脂体1
7とからなる。なお、上記電極部13a,13bは、エ
ッチング等によりパターン形成された銅箔の表面に金メ
ッキを施こしたものである。
は、電極切欠部としての複数の小孔19が設けられてい
る。これらの小孔19は電極部13aを上下方向に貫通
して設けられており、図2に示したように、該小孔19
内において絶縁基板12の表面12aを露出させてい
る。従って、このような複数の小孔19が形成された電
極部13a上に発光ダイオード素子15をダイボンドす
る場合に、図3に示したように電極部13aの上面に導
電性接着剤14を塗布するとその一部が上記小孔19内
に流れ込んで小孔19内を満たし、また絶縁基板12の
露出表面12aとも接触する。次に電極部13aの上に
発光ダイオード素子15を載置した後、キュア炉に入れ
て導電性接着剤14を硬化することで発光ダイオード素
子15が電極部13aに固着する。この時、上記導電性
接着剤14は、電極部13aの表面に固着すると共に、
絶縁基板12の露出表面12aとも固着することにな
る。そして、導電性接着剤14の接着力が電極部13a
表面の金メッキよりも絶縁基板12との間の方が強いこ
とから、従来のように電極部13aの表面だけで発光ダ
イオード素子15を固着していた場合に比べて固着力が
強くなり、導電性接着剤14が電極部13aから剥離し
にくくなる。
イオード11を図示外のプリント基板上に実装する場
合、リフローを通す際にチップ型発光ダイオード11が
高温にさらされるが、上述のように導電性接着剤14が
電極部13aのみならず、小孔19を通して絶縁基板1
2の露出表面12aにも接着しているため、剥離が生じ
にくくなる。また、図3に示したように、この実施例で
は導電性接着剤14が絶縁基板12の露出表面12aの
みならず小孔19の内周壁19aにも接着するので、更
に接着力が大きくなって剥離しにくいものとなる。
個数などは上記実施例に限定されないこと勿論である。
また、本発明における電極切欠部は上記小孔19のみに
限定されるものではなく、例えば図4に示したように、
電極部13aの先端部分を十字形状に形成し、発光ダイ
オード素子15が載置される四隅に設けた切欠20のよ
うに、絶縁基板12の表面を露出するものであれば、い
かなる形状のものでも制限を受けない。更に、上記実施
例はチップ型発光ダイオード11を例にして説明した
が、チップ型フォトダイオード、チップ型フォトトラン
ジスタ、チップ型リフレクタなどのチップ型半導体にも
適用できるものである。
プ型半導体によれば、絶縁基板の表面に設けた電極部に
絶縁基板の表面を露出させる切欠部を設け、該電極部の
上に塗布した導電性接着剤の一部を切欠部内に流し込ん
で絶縁基板の露出表面と接着させるようにしたので、電
極部に半導体素子をダイボンドする際には導電性接着剤
が電極部の表面のみならず、絶縁基板の露出表面とも固
着することになるので、従来に比べて接着力が大きくな
り、リフロー等の高温加熱時にも導電性接着剤が電極部
から剥離することがなくなった。
て電極部の面積を実質的に減らすことができ、電極部の
表面に施していた金メッキの量をその分節約できること
で、結果的にチップ型半導体のコスト低減化が図れるこ
とになった。
斜視図である。
孔部分の断面図である。
平面図である。
る。
Claims (1)
- 【請求項1】 絶縁基板の表面に電極部を設け、該電極
部の上に導電性接着剤を用いて半導体素子をダイボンド
するチップ型半導体において、 前記電極部に絶縁基板の表面を露出させる切欠部を設
け、該電極部の上に塗布した導電性接着剤の一部を切欠
部内に流し込んで絶縁基板の露出表面と接着させたこと
を特徴とするチップ型半導体。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP8202042A JPH1050734A (ja) | 1996-07-31 | 1996-07-31 | チップ型半導体 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP8202042A JPH1050734A (ja) | 1996-07-31 | 1996-07-31 | チップ型半導体 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH1050734A true JPH1050734A (ja) | 1998-02-20 |
Family
ID=16450972
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP8202042A Pending JPH1050734A (ja) | 1996-07-31 | 1996-07-31 | チップ型半導体 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH1050734A (ja) |
Cited By (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7323704B2 (en) | 2003-09-24 | 2008-01-29 | Rohm Co., Ltd. | Chip type led |
WO2008120606A1 (ja) * | 2007-03-30 | 2008-10-09 | Rohm Co., Ltd. | 半導体発光装置 |
JP2011176065A (ja) * | 2010-02-24 | 2011-09-08 | Toyota Central R&D Labs Inc | 半導体モジュール |
US8115106B2 (en) * | 2007-11-26 | 2012-02-14 | Stanley Electric Co., Ltd. | Surface mount device |
JP2013153157A (ja) * | 2011-12-28 | 2013-08-08 | Nichia Chem Ind Ltd | 発光装置用パッケージ成形体 |
JP2013225690A (ja) * | 2013-07-01 | 2013-10-31 | Rohm Co Ltd | 半導体発光装置 |
JP2014029911A (ja) * | 2012-07-31 | 2014-02-13 | Nichia Chem Ind Ltd | 発光装置 |
CN103682067A (zh) * | 2012-09-10 | 2014-03-26 | 华新丽华股份有限公司 | 发光装置 |
JP2015185661A (ja) * | 2014-03-24 | 2015-10-22 | スタンレー電気株式会社 | 半導体装置 |
JP2017224868A (ja) * | 2012-05-09 | 2017-12-21 | ローム株式会社 | 半導体発光装置 |
JP2018022742A (ja) * | 2016-08-02 | 2018-02-08 | 日亜化学工業株式会社 | 発光装置 |
US10068821B2 (en) | 2012-07-18 | 2018-09-04 | Nichia Corporation | Semiconductor component support and semiconductor device |
US10297728B2 (en) | 2011-12-28 | 2019-05-21 | Nichia Corporation | Molded package for light emitting device |
US10305005B2 (en) | 2012-05-09 | 2019-05-28 | Rohm Co., Ltd. | Semiconductor light-emitting device |
-
1996
- 1996-07-31 JP JP8202042A patent/JPH1050734A/ja active Pending
Cited By (19)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7323704B2 (en) | 2003-09-24 | 2008-01-29 | Rohm Co., Ltd. | Chip type led |
WO2008120606A1 (ja) * | 2007-03-30 | 2008-10-09 | Rohm Co., Ltd. | 半導体発光装置 |
JP2008251936A (ja) * | 2007-03-30 | 2008-10-16 | Rohm Co Ltd | 半導体発光装置 |
US8089092B2 (en) | 2007-03-30 | 2012-01-03 | Rohm Co., Ltd. | Semiconductor light emitting device |
KR101148433B1 (ko) * | 2007-03-30 | 2012-05-25 | 로무 가부시키가이샤 | 반도체 발광 장치 |
TWI392120B (zh) * | 2007-03-30 | 2013-04-01 | Rohm Co Ltd | Semiconductor light emitting device |
US8115106B2 (en) * | 2007-11-26 | 2012-02-14 | Stanley Electric Co., Ltd. | Surface mount device |
JP2011176065A (ja) * | 2010-02-24 | 2011-09-08 | Toyota Central R&D Labs Inc | 半導体モジュール |
JP2013153157A (ja) * | 2011-12-28 | 2013-08-08 | Nichia Chem Ind Ltd | 発光装置用パッケージ成形体 |
US10297728B2 (en) | 2011-12-28 | 2019-05-21 | Nichia Corporation | Molded package for light emitting device |
JP2017224868A (ja) * | 2012-05-09 | 2017-12-21 | ローム株式会社 | 半導体発光装置 |
US10305005B2 (en) | 2012-05-09 | 2019-05-28 | Rohm Co., Ltd. | Semiconductor light-emitting device |
US10068821B2 (en) | 2012-07-18 | 2018-09-04 | Nichia Corporation | Semiconductor component support and semiconductor device |
JP2014029911A (ja) * | 2012-07-31 | 2014-02-13 | Nichia Chem Ind Ltd | 発光装置 |
CN103682067A (zh) * | 2012-09-10 | 2014-03-26 | 华新丽华股份有限公司 | 发光装置 |
JP2013225690A (ja) * | 2013-07-01 | 2013-10-31 | Rohm Co Ltd | 半導体発光装置 |
JP2015185661A (ja) * | 2014-03-24 | 2015-10-22 | スタンレー電気株式会社 | 半導体装置 |
JP2018022742A (ja) * | 2016-08-02 | 2018-02-08 | 日亜化学工業株式会社 | 発光装置 |
US10243125B2 (en) | 2016-08-02 | 2019-03-26 | Nichia Corporation | Light emitting device |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6700188B2 (en) | Low-pin-count chip package having concave die pad and/or connections pads | |
JP4926337B2 (ja) | 光源 | |
US6921980B2 (en) | Integrated semiconductor circuit including electronic component connected between different component connection portions | |
US20010049156A1 (en) | Low-pin-count chip package and manufacturing method thereof | |
JP3311914B2 (ja) | チップ型発光ダイオード | |
JP2003017518A (ja) | 混成集積回路装置の製造方法 | |
KR20050022336A (ko) | 반도체장치 | |
JP2005197479A (ja) | Led基板 | |
JPH1050734A (ja) | チップ型半導体 | |
JPH08204239A (ja) | 樹脂封止型発光装置 | |
KR19990083251A (ko) | 얇은리세스부및두꺼운평면부를갖는반도체칩용패키지및그의제조방법 | |
JPH09321173A (ja) | 半導体装置用パッケージ及び半導体装置とそれらの製造方法 | |
JPH09312355A (ja) | 半導体装置とその製造方法 | |
KR100658120B1 (ko) | 필름 기판을 사용한 반도체 장치 제조 방법 | |
JP2000082827A (ja) | 半導体装置およびその製造方法 | |
JPH11112036A (ja) | 面実装半導体装置 | |
JP2007027281A (ja) | 半導体装置 | |
JPH09129779A (ja) | 超微細電導極を有する半導体パッケージ | |
JP2002280479A (ja) | 表面実装型の半導体装置 | |
JP4409074B2 (ja) | 半導体装置 | |
JP3293202B2 (ja) | 半導体装置及びその製造方法 | |
JPH11176849A (ja) | 半導体装置の製造方法 | |
JP4608810B2 (ja) | 表面実装型の半導体装置 | |
JP2002076161A (ja) | 表面実装型の半導体装置 | |
JP2002033518A (ja) | 発光装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20031218 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20031224 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20040220 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20040528 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20040728 |
|
A911 | Transfer of reconsideration by examiner before appeal (zenchi) |
Free format text: JAPANESE INTERMEDIATE CODE: A911 Effective date: 20040924 |
|
A912 | Removal of reconsideration by examiner before appeal (zenchi) |
Free format text: JAPANESE INTERMEDIATE CODE: A912 Effective date: 20041015 |