[go: up one dir, main page]

JPH09135456A - ビデオ表示装置 - Google Patents

ビデオ表示装置

Info

Publication number
JPH09135456A
JPH09135456A JP8181401A JP18140196A JPH09135456A JP H09135456 A JPH09135456 A JP H09135456A JP 8181401 A JP8181401 A JP 8181401A JP 18140196 A JP18140196 A JP 18140196A JP H09135456 A JPH09135456 A JP H09135456A
Authority
JP
Japan
Prior art keywords
signal
analog
video signal
digital
phase
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP8181401A
Other languages
English (en)
Inventor
Edwards Steve
エドワーズ スティーヴ
Ngo Douk
ンゴ ドゥク
Naiebi Meadatsudo
ナイェビ メァダッド
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Electronics Inc
Original Assignee
Sony Electronics Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Electronics Inc filed Critical Sony Electronics Inc
Publication of JPH09135456A publication Critical patent/JPH09135456A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/222Studio circuitry; Studio devices; Studio equipment
    • H04N5/262Studio circuits, e.g. for mixing, switching-over, change of character of image, other special effects ; Cameras specially adapted for the electronic generation of special effects
    • H04N5/265Mixing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/10Mixing of images, i.e. displayed pixel being the result of an operation, e.g. adding, on the corresponding input pixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/18Timing circuits for raster scan displays
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/06Generation of synchronising signals
    • H04N5/067Arrangements or circuits at the transmitter end
    • H04N5/073Arrangements or circuits at the transmitter end for mutually locking plural sources of synchronising signals, e.g. studios or relay stations

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Processing Of Color Television Signals (AREA)
  • Color Television Systems (AREA)

Abstract

(57)【要約】 【課題】 本発明は、電圧制御発振器を含まず、位相制
御回路のノイズの影響を減らすことができるビデオ表示
装置を提供することを目的とする。 【解決手段】 本発明に係るビデオ表示装置は、アナロ
グ入力コンポジットビデオ信号とディジタル入力コンポ
ジットビデオ信号とを受信し、第1の位相、第2の位
相、第1の周波数及び第2の周波数を検出して、第2の
位相及び第2の周波数を第1の位相及び第1の周波数に
一致させる位相及び周波数補正手段と、アナログ入力コ
ンポジットビデオ信号、ディジタル入力コンポジットビ
デオ信号、1以上の制御信号を受信し、アナログ入力コ
ンポジットビデオ信号とディジタル入力コンポジットビ
デオ信号が所定の比率の出力コンポジットビデオ信号を
生成する混合手段を備える。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、ビデオ表示装置に
関し、例えば2つの入力ビデオ信号のコンポジット出力
ビデオ信号を発生する技術分野に関し、特に、アナログ
ビデオ信号とディジタル式に符号化された入力ビデオ信
号を直線的にコンポジットした出力ビデオ信号を発生さ
せる技術分野に関する。
【0002】
【従来の技術】ビデオ信号、特にコンポジットカラービ
デオ信号をディジタル信号に変換する技術は、よく知ら
れている。サンプリングパルスは、カラービデオバース
ト信号と同期して発生される。サンプリングパルスの周
波数は、バースト信号の周波数の倍数となっている。カ
ラービデオ信号の各サンプル値は、例えばパルスコード
モジュレーション(PCM)によってエンコード又はデ
ィジタル化される。ディジタル化されたビデオ信号(以
下、単にディジタルビデオ信号という)は、時間軸誤差
補正器の中や、ノイズ抑制器の中や、いろいろな特殊ビ
デオ効果の付加等に使われる。ディジタルビデオ信号
は、特に記録再生や特殊な伝送において有利である。
【0003】多くのビデオ伝送システムにおいて、色又
は色情報は、色情報で振幅変調された異なる位相の色副
搬送信号の特定の位相で表わされる。色副搬送信号の位
相は色情報を表すために使用されるので、カラービデオ
信号をディジタル化するときは、サンプリングパルスの
位相を正確に制御することが必要である。温度変化、電
気部品の経年変化等に起因する望ましくない位相シフト
は、色副搬送信号に対するサンプリングパルスの位相誤
差を生じ、最終的には、ディジタルビデオ信号から再生
されるビデオグラフィックス全体の色の歪みや干渉の原
因となる。
【0004】サンプリングパルスと色副搬送信号間の上
述した位相シフトを明らかにするためには、サンプリン
グ時のバースト信号の瞬時位相角を決定しなければなら
ない。バースト信号の位相角が所望の角度と異なると、
サンプリングパルスの位相をそれに応じて調整しなけれ
ばならない。バースト信号の位相角が所望の位相角と異
なると、変調色情報と信号間の位相差もまた異なってお
り、したがって、出力ビデオ信号には色歪みが生じる。
【0005】したがって、ビデオ伝送システムの動作に
おいては、バースト信号の位相を基準信号の位相と比較
できるように、コンポジットビデオ信号からバースト信
号を正しく分離することが重要である。
【0006】バースト信号を入力コンポジットビデオ信
号から分離する際に誤差が生ずると、2つの信号の位相
差を判定する際に誤差が生じ、出力ビデオ信号に誤差が
生ずる原因になる。
【0007】コンポジットカラービデオ信号は、水平同
期信号と、水平同期信号のバックポーチのペデスタルレ
ベルに重畳されたバースト信号と、ビデオ情報信号とを
含む。ビデオ情報信号には、色情報によって振幅変調さ
れた位相が異なる色副搬送波が含まれている。コンポジ
ットカラービデオ信号には、輝度及び色差情報が含まれ
ている。
【0008】分離回路は、入力ビデオ信号から、水平同
期信号とバースト信号を分離する。バースト信号の周波
数は3.58MHZであり、それは色副搬送波の周波数f
scと同じである。
【0009】コンポジットビデオ信号内では、成分の値
は、ブランク又はペデスタルレベルに対するそれぞれの
振幅によって決定される。したがって、コンポジットビ
デオ信号の成分の値を容易に判定できるように、ブラン
キングレベル又はペデスタルレベルが既知のレベルに保
持されることが不可欠である。従来、ブランキングレベ
ルに対する振幅を判定してコンポジットビデオ信号の成
分値を決定できるように、ブランキングレベルは、既知
のDCレベルに設定されていた。しかしながら、ブラン
キングレベルを特定の値に設定する場合、コンポジット
ビデオ信号の残りの成分が変化しないようにすることが
必要である。従来のビデオ表示装置では、ブランキング
レベルを既知の値に設定するために、コンポジットビデ
オ信号から色情報と輝度情報を分離し、次にコンポジッ
トビデオ信号のブランキングレベルを適切なレベルにハ
ードクランプするものであった。このような回路を、集
積回路で構成する場合、この集積回路に少なくとも2つ
のピンを追加すると共に、外付部品が必要となり、好ま
しくなかった。
【0010】ビデオ信号は、それぞれ独立した色差信号
Cと輝度信号Yに分離することができ、適正に構成され
たテレビジョン受像機、モニタ受像機等の表示装置は、
別個の色差信号Cと輝度信号Y入力できるようになって
いる。
【0011】コンポジットビデオ信号には、表示装置に
画像を表示するための情報が含まれている。コンポジッ
トビデオ信号の水平同期期間には、表示装置の1水平走
査線に対応する情報が含まれている。また、水平同期期
間には、水平同期パルス、バースト信号及びビデオ情報
信号が含まれている。多くのビデオ伝送システムでは、
色情報は、色情報によって振幅変調された色副搬送波信
号の特定の位相によって表される。位相ロックループ
(PLL)は、水平同期パルスを用いて表示装置を同期
させ、ビデオ情報を次の水平走査線上に表示する。バー
スト信号は、サンプリングパルスをカラー副搬送波信号
の位相と同期させるために利用される。
【0012】ビデオ画像又はフレームは、ビデオ表示装
置の画面(スクリーン)内に含まれる多数の水平走査線
から構成される。ビデオ表示装置では、ビデオ画像又は
フレームを表示するために、画面の上部から始まり、コ
ンポジットビデオ信号の情報を水平走査線毎に表示す
る。各水平走査線毎の情報は、コンポジットビデオ信号
の水平同期期間内に含まれている。ビデオ表示装置で
は、画像を画面に表示のための走査が、1つの水平同期
期間の終了後、次の水平走査線に移動し、コンポジット
ビデオ信号の次の水平同期期間内の情報を表示する。こ
の過程は、走査が表示画面の底部の水平走査線に達する
まで反復される。画面の底部の水平走査線上にビデオ情
報を表示した後、次のフレームの表示を開始するため
に、表示装置では、走査が画面の上部に自動的にリセッ
トされる。走査が画面の上部に自動的にリセットできる
ように、コンポジットビデオ信号には、各フレーム毎の
ビデオ情報の後に、垂直ブランキング(帰線)期間が含
まれている。この垂直ブランキング期間によって、走査
は画面の上部にリセットされ、次のフレームの水平走査
線上に情報の表示が開始される。したがって、フレーム
又はビデオ画像を構成するのに充分な多数の水平同期期
間がコンポジットビデオ信号には設けられている。
【0013】コンポジットビデオ信号の垂直ブランキン
グ期間中には、等価パルスの第1期間と、鋸歯状パルス
の期間と、等価パルスの第2期間とが含まれる。この垂
直ブランキング期間中に、ビデオ表示装置では、走査が
画面の上部に自動的にリセットされるので、次のフレー
ム用の情報の表示を容易に開始することができる。しか
し、ビデオ表示装置では、走査が自動的に表示画面の上
部にリセットできるには、ビデオ表示装置は、垂直ブラ
ンキング期間が通知されるか、又は検出できなければな
らない。鋸歯状パルスは、ビデオ表示装置内の局部垂直
発振器によって、垂直ブランキング期間中に、同期情報
に基づいて発生される。
【0014】垂直ブランキング期間中の等価パルス及び
鋸歯状パルスは、水平同期パルスの周波数の2倍の周波
数で発生される。水平同期パルス、等価パルス、鋸歯状
パルスを含むコンポジットビデオ信号から全ての同期パ
ルスを分離するために、同期分離回路が使用される。し
かし、同期分離回路は、同期パルスを、その振幅をコン
ポジットビデオ信号のブランキングレベルと比較するこ
とによって分離するので、水平同期パルス、等価パル
ス、鋸歯状パルスを区別する方法はない。同期分離回路
の出力は、各フレームの水平同期期間中にビデオ表示装
置をコンポジットビデオ信号と同相にロックするための
水平同期信号用の位相ロックループにおいて使用され
る。同期分離回路は、垂直ブランキング期間中に、等価
パルス及び鋸歯状パルスを水平同期パルスの周波数の2
倍の周波数で発生する。このように垂直ブランキング期
間中には水平周期の2倍の同期パルスが発生される。
【0015】図3に示すように、混合回路は、所定の比
率で2つの入力信号I1、I2を混合して、出力信号OUT
を形成する。2つの入力信号の混合は、入力信号の比率
を特定する制御信号CONTによって制御される。すなわ
ち、入力信号I1、I2が混合回路10に入力される。2
つの入力信号I1、I2の混合率を制御するための制御信
号CONTも、混合回路10に供給される。混合回路10
は、制御信号CONTによって指定された所定の比率で2つ
の入力信号I1、I2を混合して、入力信号I1、I2が混
合された出力信号OUT を出力する。このようにして、混
合回路10は、2つの入力信号I1、I2を混合して、単
一の出力信号OUT を出力する。
【0016】
【発明が解決しようとする課題】2つの入力信号I1
2のいずれか一方若しくは双方が、別の集積回路から
混合回路10に供給されると、出力信号OUT にノイズが
生じ、出力信号OUT のエラーとなったり、歪みが生ず
る。このノイズが発生する理由は、入力信号I1、I2
別の集積回路から供給されて混合されるとき、入力信号
1、I2の各レベルがそれぞれ異なるアース電位を基準
にしているからである。混合回路10は、独自の基準と
なるアース電位(以下、グランド信号という。)を有し
ている。入力信号I1、I2の各々に対応するグランド信
号は、混合回路10のグランド信号とは異なることがあ
る。したがって、入力信号I1、I2の各レベルは、独自
のグランド信号に対しては適正であるが、混合回路10
のグランド信号に対しては誤差を生じることがある。し
たがって、入力信号I1、I2が混合回路10によって混
合され、出力信号OUT が生成させるときには、各入力信
号のグランド信号が異なることにより、出力信号OUT に
ノイズ又は歪みが生じる。このノイズ又は歪みは、出力
信号OUT に悪影響を及ぼす。
【0017】
【課題を解決するための手段】本発明を適用したビデオ
/グラフィックスオーバーレイ回路は、アナログ入力コ
ンポジットビデオ信号と、ディジタル入力コンポジット
ビデオ信号とを受信し、単数又は複数の混合制御信号の
状態に応じて、それらの信号を直線的に結合された出力
コンポジットビデオ信号へとコンポジットする。2つの
コンポジットビデオ入力信号はそれぞれバッファ及び、
各信号のブランク、若しくはDCレベルが2ボルトに制
限されるクランプ回路へと容量結合される。次に、バッ
ファ&クランプ回路の出力が混合回路とバースト分離回
路とに送られる。混合回路は、単数又は複数の混合ー制
御信号によって制御された入力コンポジットビデオ信号
の直線的なコンポジットである出力コンポジットビデオ
信号を発生する。抽出されたバースト信号は次に、入力
コンポジットビデオ信号のバースト信号を同相にロック
するためにバースト信号位相ロックループへと供給され
る。バースト信号位相ロックループの帰還ループはディ
ジタルエンコーダ回路によって閉じられ、バースト信号
がアナログ入力コンポジットビデオ信号と同相にロック
されるまで、ディジタル入力コンポジット信号内でバー
スト信号の位相と周波数を変化させる。バーストロック
信号は、2つの入力信号のバースト信号が同相にロック
されたときに発生される。水平ロック信号は、2つの入
力信号の水平同期信号が同相にロックされたときに発生
される。白黒検出器回路は、アナログ入力コンポジット
ビデオ信号が白黒信号であるか、カラー信号であるかを
表示する信号を発生する。
【0018】
【発明の実施の形態】以下、本発明を適用したビデオ表
示装置及びビデオ表示方法の実施の形態について図面を
参照しながら説明する。
【0019】図1は、本発明を適用したビデオ表示装置
の回路構成を示すブロック図である。
【0020】入力端子20を介して入力されるアナログ
フォーマットの(以下、単にアナログという。)コンポ
ジットビデオ信号は、アナログ復調器22に供給され
る。アナログ復調器22の出力は、アナログコンポジッ
トビデオ信号CVInR として、ビデオ/グラフィックスオ
ーバーレイ回路40に供給される。入力端子24を介し
て入力されるディジタルフォーマットの(以下、単にデ
ィジタルという。)ビデオ信号は、ディジタル復調器2
6に入力される。ディジタル復調器26の出力は、ディ
ジタルオーバーレイ制御回路28に供給される。ディジ
タルオーバーレイ制御回路28のビデオ/グラフィック
スデータ出力は、ディジタルエンコーダ回路30に供給
される。ディジタルオーバーレイ制御回路28からの混
合制御信号MIXCONTは、ビデオ/グラフィックスオーバ
ーレイ回路40に供給される。電圧制御発振器(以下、
VCXOという。)32は、 システムクロック信号をデ
ィジタルオーバーレイ制御回路28、ディジタルエンコ
ーダ回路30に供給する。このVCXO32は、ビデオ
/グラフィックスオーバーレイ回路40からの制御信号
VCXOCONTによって制御される。ディジタルエンコーダ回
路30は、ディジタルオーバーレイ制御回路28から供
給されるビデオ/ グラフィックスデータをエンコード
して、アナログコンポジットビデオ信号CVInd 、あるい
は輝度信号Yと色差信号C(S-ビデオ信号)に変換す
る。そして、ディジタルエンコーダ回路30は、アナロ
グコンポジットビデオ信号CVInd 、あるいは色差信号C
と輝度信号Yを、ビデオ/グラフィックスオーバーレイ
回路40に供給する。ビデオ/グラフィックスオーバー
レイ回路40は、制御信号VReset、水平リセット信号HR
eset、位相制御信号VPWMをディジタルエンコーダ回路3
0に供給する。なお、ディジタルエンコーダ回路30及
びビデオ/グラフィックスオーバーレイ回路40は、そ
れぞれ集積回路から構成されている。
【0021】ビデオ/グラフィックスオーバーレイ回路
40は、アナログ復調器22から供給されるアナログコ
ンポジットビデオ信号CVInR と、ディジタルエンコーダ
回路30から供給されるアナログコンポジットビデオ信
号CVInd とを混合し、所定のフォーマットのコンポジッ
トビデオ信号CVout として出力する。この出力されたコ
ンポジットビデオ信号CVout は、例えばテレビジョン受
像器のような表示装置に供給される。また、ビデオ/グ
ラフィックスオーバーレイ回路40は、Y/Cフォーマ
ット(ディジタル)のビデオ信号を出力する。具体的に
は、ディジタルエンコーダ回路30から、Y/Cフォー
マットのビデオ信号が供給されると、ビデオ/グラフィ
ックスオーバーレイ回路40は、輝度信号Yと色差信号
Cをそのままディジタルフォーマットの信号Y/Coutとし
て出力する。
【0022】したがって、ディジタルビデオ信号は、デ
ィジタルビデオデータ、グラフィックスデータ、あるい
はその両方から成る。この実施例では、出力されるコン
ポジットビデオ信号CVout は、アナログビデオ信号のみ
の情報、グラフィックス付きアナログビデオ信号の情
報、ディジタルビデオ信号のみの情報、グラフィックス
付きディジタルビデオ信号の情報、又はグラフィックス
のみの情報を含む。出力ビデオ信号CVout の内容と混合
比率は、ディジタルオーバーレイ制御回路28から供給
される混合制御信号MIXCONT によって制御される。すな
わち、ディジタルエンコーダ回路30は、ディジタルビ
デオ信号及びグラフィックスデータをアナログコンポジ
ットビデオ信号に変換し、アナログコンポジットビデオ
信号CVIndとしてビデオ/グラフィックスオーバーレイ
回路40に供給する。ビデオ/グラフィックスオーバー
レイ回路40は、アナログ復調器22から供給されるア
ナログビデオ信号CVInR と、ディジタルエンコーダ回路
30でアナログ信号に変換されたディジタルコンポジッ
ト信号、すなわちアナログコンポジットビデオ信号CVIn
d とを、混合制御信号MIXCONT で特定される混合比率で
混合し、アナログビデオ信号の情報及びディジタルビデ
オ信号の情報の両方を含むコンポジットビデオ信号CVou
t を出力する。ここで、出力されるコンポジットビデオ
信号CVout の歪みを防止し、モニタ受像機等に表示され
るビデオグラフィックスの色が適正となるようにするた
めには、ディジタル信号として入力されたアナログコン
ポジット(以下、単にディジタル入力という。)ビデオ
信号CVInd の位相と、元々アナログ信号として入力され
たアナログコンポジット(以下、単に、アナログ入力と
いう。)ビデオ信号CVInR の位相とを合わせなければな
らない。したがって、本発明を適用したビデオ表示装置
では、後で説明するように、ディジタル入力ビデオ信号
CVInd のバースト信号の周波数及び位相を、アナログ入
力ビデオ信号CVInRのバースト信号の周波数及び位相に
ロックするため、ビデオ/グラフィックスオーバーレイ
回路40とディジタルエンコーダ回路30の双方に、位
相補正回路を使用している。
【0023】上述したように、純粋なアナログビデオ信
号だけが、ビデオ/グラフィックスオーバーレイ回路4
0から出力されるときは、アナログ入力ビデオ信号CVIn
R は、ビデオ/グラフィックスオーバーレイ回路40を
通過し、すなわちいかなる混合やエンコードもされず
に、コンポジットビデオ信号CVout として出力される。
一方、純粋なディジタル信号、純粋なグラフィックス信
号、又はディジタル信号とグラフィックス信号の混合信
号が、ビデオ/グラフィックスオーバーレイ回路40か
ら出力されるときは、ディジタルエンコーダ回路30か
ら供給されるディジタル入力ビデオ信号CVInd は、ビデ
オ/グラフィックスオーバーレイ回路40を通過し、す
なわち他の信号と混合されることなく、コンポジットビ
デオ信号CVout として出力される。また、コンポジット
ビデオ信号CVout が、混合制御信号MIXCONT によってア
ナログ入力ビデオ信号CVInR やディジタル入力ビデオ信
号CVInd の所定の部分を含むときは、アナログ入力ビデ
オ信号CVInR とディジタル入力ビデオ信号CVInd は、ビ
デオ/グラフィックスオーバーレイ回路40において合
成又は混合され、コンポジットビデオ信号CVout として
出力される。
【0024】混合制御信号MIXCONT は、3つの信号M
0、M1、αからなり、混合制御信号M0、M1は、コ
ンポジットビデオ信号CVout の内容を特定し、混合比α
は、コンポジットビデオ信号CVout に対するアナログ入
力ビデオ信号CVInR の比率を表している。なお、入力さ
れるディジタルビデオ信号とグラフィックス信号の合成
は、ディジタルオーバーレイ制御回路28によって行わ
れ、ビデオ/グラフィックスデータとしてディジタルエ
ンコーダ回路30に供給される。以下の表1は、出力さ
れるコンポジットビデオ信号CVout に対する信号M0、
M1、αの関係を示している。
【0025】
【表1】
【0026】表1に示すように、混合制御信号M0、M
1の両方が、論理的にロー(L)レベルのときは、コン
ポジットビデオ信号CVout は、α倍のアナログ入力ビデ
オ信号CVInR と、(1−α)倍のディジタル入力ビデオ
信号CVInd とを加算したものである。混合制御信号M0
が論理的にハイ(H)レベルで、混合制御信号M1が論
理的にローレベルのときは、コンポジットビデオ信号CV
out は、アナログ入力ビデオ信号CVInR だけからなる。
混合制御信号M0が論理的にローレベルで、混合制御信
号M1が論理的にハイレベルのときは、コンポジットビ
デオ信号CVoutは、ディジタル入力ビデオ信号CVInd だ
けからなる。
【0027】ここで、ビデオ/グラフィックスオーバー
レイ回路40の具体的な回路構成について図2を用いて
説明する。アナログ復調器22から出力されるアナログ
入力ビデオ信号CVInR は、バッファ&クランプ回路3
4、バーストゲート発生器38に供給される。ディジタ
ルエンコーダ回路30から出力されるディジタル入力ビ
デオ信号CVInd は、バッファ&クランプ回路36に供給
される。また、ディジタルエンコーダ回路30で分離さ
れた色差信号と輝度信号(以下、色差信号Cdenc、輝度
信号Ydenc という。)は、Y/Cスイッチ90に供給さ
れる。また、コンポジットビデオ信号CVout から分離さ
れた色差信号と輝度信号(以下、色差信号Col、輝度信
号Yolという。)も、Y/Cスイッチ90に供給され、
すなわちフィードバックされる。Y/Cスイッチ90
は、分離された輝度信号と色差信号を出力する。分離さ
れた輝度信号と色差信号が出力されると、Y/Cスイッ
チ90は、分離された色差信号Cdenc及び輝度信号Yden
c、又は分離された色差信号Col 及び輝度信号Yol を出
力する。
【0028】一方、混合制御回路82には、上述した混
合比α(以下、混合制御信号Vmixともいう。)、混合制
御信号M0、M1、及び水平ブランキング信号HBが供給
されている。すなわち、混合制御信号Vmixは、上述した
ように、入力される2つのアナログコンポジットビデオ
信号CVInd とディジタル入力ビデオ信号CVInd の混合比
を特定するものである。そして、混合制御回路82は、
混合制御信号Vmix、M0、M1の状態に基づいて、混合
回路80を制御する。
【0029】また、バーストゲート発生器38には、外
部バーストゲート信号EXTBGが供給されている。そし
て、バーストゲート発生器38は、バーストパルス信号
をY/Cスイッチ90、バッファ&クランプ回路34、
36、バースト分離回路44、46に供給し、これらの
回路に対してアナログ入力ビデオ信号CVInR 内のバース
ト信号の存在期間を通知する。アナログ入力ビデオ信号
CVInR とディジタル入力ビデオ信号CVInd とが互いに同
位相となるようにロックされると、このバーストパルス
信号は、ディジタル入力ビデオ信号CVInd 内のバースト
信号の存在期間を表すことになる。バーストゲート発生
器38は、アナログ入力ビデオ信号CVInRのみが供給さ
れているときは、アナログ入力ビデオ信号CVInR のバー
スト信号を検出して、バーストパルス信号を発生する。
一方、バーストゲート発生器38は、アナログ入力ビデ
オ信号CVInR が供給されないときは、外部バーストゲー
ト信号EXTBGを用いて、バーストパルス信号を発生し、
必要な回路に供給する。具体的には、この外部バースト
ゲート信号EXTBGは、混合制御信号M1が論理的にハイ
レベルのとき、自動的に選択され、出力されるコンポジ
ットビデオ信号CVoutは、ディジタル入力ビデオ信号CVI
nd のみを含むことになる。
【0030】バッファ&クランプ回路36の出力は、バ
ースト分離回路46、混合回路80に供給される。バッ
ファ&クランプ回路34の出力は、バースト分離回路4
4、ローパスフィルタ42、混合回路80に供給され
る。混合回路80は、コンポジットビデオ信号CVout を
出力する。
【0031】ローパスフィルタ42の出力は、アナログ
入力ビデオ信号CVInR から同期信号を分離する同期分離
回路48に供給される。同期分離回路48の出力は、垂
直リセット発生回路50、水平同期分離回路56に供給
される。垂直リセット発生回路50は、垂直リセット信
号VResetを出力する。この垂直リセット信号VResetは、
表示画面に次のフレームを表示するため、画面に画像を
表示するための走査を画面の上部に垂直にリセットする
時刻を示すものである。水平同期分離回路56は、水平
リセット信号HResetを水平位相検出回路58に供給す
る。この水平リセット信号HResetは、次の水平走査線上
に表示を行う時刻を示すものである。この水平位相検出
回路58には、ディジタルエンコーダ回路30からディ
ジタル水平同期パルス信号Dhsyncも供給されており、水
平位相検出回路58は、水平同期分離回路56から供給
される水平リセット信号HResetと、ディジタル水平同期
パルス信号Dhsyncとの位相差を検出する。この水平位相
検出回路58には水平ロック検出回路60が接続されて
おり、水平ロック検出回路60は、水平同期分離回路5
6からの水平リセット信号HResetとディジタル水平同期
パルス信号Dhsyncがロックしていることを示す水平ロッ
ク信号LockHを出力する。
【0032】水平位相検出回路58の出力は、チャージ
ポンプ62に供給される。チャージポンプ62の出力
は、制御信号として電圧制御発振器64に供給される。
電圧制御発振器64は、周波数が例えば27MHzであ
るクロック信号CLK27 を出力する。すなわち、水平同期
分離回路56、水平位相検出回路58、チャージポンプ
62、電圧制御発振器64は、アナログ入力ビデオ信号
CVInR とディジタル入力ビデオ信号CVInd の水平同期パ
ルス信号をロックする水平位相ロックループ52を構成
している。そして、電圧制御発振器64は、上述したよ
うに、基準となるクロック信号CLK27 を出力する。この
クロック信号CLK27 は、ディジタル入力ビデオ信号CVIn
d の水平同期パルスをロックするために利用される。す
なわち、水平位相ロックループ52は、ディジタル入力
ビデオ信号CVInd の周波数を、アナログ入力ビデオ信号
CVInR の周波数に一致させる。なお、電圧制御発振器6
4をこのビデオ/グラフィックスオーバーレイ回路40
の外部に設けて、上述した方法によって、クロック信号
CLK27 を発生するようにしてもよい。このとき、チャー
ジポンプ62の出力は、制御信号HPCAP として、外部の
電圧制御発振器に供給される。
【0033】バースト分離回路44は、アナログ入力ビ
デオ信号CVInR からバースト信号分離して、Burst0をバ
ースト位相検出回路66、白黒検出回路70に供給す
る。一方、バースト分離回路46は、ディジタル入力ビ
デオ信号CVInd からバースト信号分離して、Burst1をバ
ースト位相検出回路66に供給する。バースト位相検出
回路66は、アナログ入力ビデオ信号CVInR のバースト
信号Burst0と、ディジタル入力ビデオ信号CVInd のバー
スト信号Burst1との位相差を検出する。このバースト位
相検出回路66は、バーストロック検出回路68が接続
されており、バーストロック検出回路68は、バースト
信号Burst0とバースト信号Burst1がロックしていること
を示すバーストロック信号LockC を出力する。
【0034】白黒検出回路70は、バースト分離回路4
4からのバースト信号Burst0の有無に基づいて、すなわ
ちアナログ入力ビデオ信号CVInR にバースト信号が存在
するか否かを判定することによって、アナログ入力ビデ
オ信号CVInR がカラービデオ信号であること示す信号BW
Detを出力する。したがって、信号BWDetが出力されない
ときには、アナログ入力ビデオ信号CVInR はモノクロの
ビデオ信号である。
【0035】バースト位相検出回路66の出力は、チャ
ージポンプ72に供給される。チャージポンプ72の出
力は、パルス幅変調回路74に供給される。パルス幅変
調回路74の出力は、位相制御信号SCO として、ディジ
タルエンコーダ回路30に供給される。これらのバース
ト位相検出回路66、チャージポンプ72、パルス幅変
調回路74は、バースト信号をロックするための位相ロ
ックループ54の一部を構成している。すなわち、ディ
ジタルエンコーダ回路30には、ディジタルエンコーダ
回路30によって発生されたディジタル入力ビデオ信号
CVInd の位相を制御するための数値制御発振器(図示せ
ず)を内蔵しており、バースト位相検出回路66〜パル
ス幅変調回路74及び数値制御発振器は、バースト信号
位相ロックループ54を構成している。そして、このバ
ースト信号位相ロックループ54は、ディジタル入力ビ
デオ信号CVInd をアナログ入力ビデオ信号CVInR にロッ
クするために、ディジタル入力ビデオ信号CVInd のバー
スト信号の位相を調整する。
【0036】ビデオ/グラフィックスオーバーレイ回路
40は、アナログ入力ビデオ信号CVInR とディジタル入
力ビデオ信号CVInd を混合して、所定のフォーマットの
コンポジットビデオ信号CVout を出力する。具体的に
は、混合制御回路82は、供給される混合制御信号Vmi
x、M0、M1に基づいて、上述した表1で示すよう
に、混合回路80を制御し、混合回路80は、この制御
のもとに、アナログ入力ビデオ信号CVInR とディジタル
入力ビデオ信号CVInd を混合する。そして、混合回路8
0は、得られるコンポジットビデオ信号CVout を、テレ
ビジョン受像機やモニタ受像機のようなビデオ表示機器
に出力する。あるいは、ビデオ/グラフィックスオーバ
ーレイ回路40は、分離された色差信号Cと輝度信号Y
を出力する。
【0037】バーストゲート発生器38は、アナログ入
力ビデオ信号CVInR 内にバースト信号が存在する期間を
表すパルス状のバーストパルス信号を発生する。具体的
には、バーストゲート発生器38は、水平同期信号の終
端を検出し、水平同期信号の終端でバーストパルス信号
の発生を開始する。バーストゲート発生器38は、例え
ば電荷蓄積素子と、この電荷蓄積素子を充電する素子と
からなるタイミング回路を内蔵しており、このタイミン
グ回路は、バーストパルス信号の継続期間を制御する。
すなわち、バーストパルス信号が起動されると、充電素
子は、電荷蓄積素子の充電を開始し、電荷蓄積素子の電
圧が所定の閾値に等しくなると、タイミング回路は、バ
ーストパルス信号の出力を停止する。そして、バースト
パルス信号は、アナログ入力ビデオ信号CVInR のバース
ト信号が存在する期間出力される。バーストゲート発生
器38は、このようにして得られたコンポジットビデオ
信号内のバースト信号が存在する期間を表すバーストパ
ルス信号を、バッファ&クランプ回路34、36に供給
する。ここで、水平同期パルスの先端を表す固定値を得
るため、またバーストゲート発生器38内で特定の閾値
を得るために、アナログ入力ビデオ信号CVInR を例えば
2.5ボルトでクランプする。バーストゲート発生器3
8が発生するバーストパルス信号の継続期間は、例えば
3.5μsである。このように、バーストゲート発生器
38は、バーストパルス信号を発生するためにアナログ
入力ビデオ信号CVInR を利用している。しかし、アナロ
グ入力ビデオ信号CVInR とディジタル入力ビデオ信号CV
Ind が同相にロックされている場合は、バースト信号
は、両方の入力コンポジットビデオ信号内に同時に存在
する。
【0038】バッファ&クランプ回路34、36は、ア
ナログ入力ビデオ信号CVInR 、ディジタル入力ビデオ信
号CVInd のブランキングレベル又はDCレベルをそれぞ
れ、信号の他の成分を変更することなく、既知の値にク
ランプする。コンポジットビデオ信号CVInR、CVIndの成
分の値は、ブランキングレベルに対するそれらの振幅値
である。すなわち、バッファ&クランプ回路34、36
は、ブランキングレベル又はペデスタルレベルが既知の
DCレベルに設定されたアナログ入力ビデオ信号CVInR
とディジタル入力ビデオ信号CVInd を出力する。クラン
プするためのDCレベルは、2ボルトが好ましい。バッ
ファ&クランプ回路34、36は、バーストゲート発生
器38から供給されるバーストゲート信号に基づいて、
バースト期間中、バースト信号の内容を変えることな
く、アナログ入力ビデオ信号CVInR、ディジタル入力ビ
デオ信号CVInd を適切なレベルにソフトクランプする。
バースト期間中、出力信号のDCレベルは、比較回路に
よって適切なレベルと比較される。バースト周期中、出
力されるコンポジットビデオ信号CVInR、CVIndのDCレ
ベルが適切なレベル以下であるときは、バッファ&クラ
ンプ回路34、36は、内蔵する充電回路によって、D
Cレベルを上げる。バースト周期中に、出力されるコン
ポジットビデオ信号CVInR、CVIndのDCレベルが適切な
レベルより高いときは、バッファ&クランプ回路34、
36は、充電回路によってDCレベルを低下する。非バ
ースト期間中、すなわちコンポジットビデオ信号CVIn
R、CVIndにバースト信号が存在しない期間は、バッファ
&クランプ回路34、36は、充電回路の動作を停止
し、コンポジットビデオ信号CVInR、CVIndのDCレベル
を一定レベルに保持する。バッファ&クランプ回路3
4、36は、このようにしてクランプしたアナログ入力
ビデオ信号CVInR 、ディジタル入力ビデオ信号CVInd を
それぞれバースト分離回路44、46に供給する。
【0039】また、このバースト分離回路44、46に
は、上述したように、バーストゲート発生器38から、
コンポジットビデオ信号のバースト信号が存在する期間
を表すバーストパルス信号が供給されている。そして、
バースト分離回路44、46は、バースト期間中、すな
わちバーストパルス信号が供給されているときに、アナ
ログ入力ビデオ信号CVInR 、ディジタル入力ビデオ信号
CVInd からバースト信号を抽出し、方形波信号に変換す
る。具体的には、バースト分離回路44、46は、それ
ぞれ比較器を内蔵しており、入力されるコンポジットビ
デオ信号を一定レベルの基準電圧と比較する。そして、
バースト分離回路44、46は、バースト期間中におい
て、バースト信号が基準電圧よりも高いレベルにあると
きは、一定のハイレベルの信号を出力する。一方、バー
スト分離回路44、46は、バースト周期中において、
バースト信号が基準電圧よりも低いレベルにあるとき
は、一定のローレベルの信号を出力する。非バースト期
間中は、バースト分離回路44、46は、DCレベルが
一定の信号を出力する。
【0040】混合回路80は、アナログ入力ビデオ信号
CVInR とディジタル入力ビデオ信号CVInd を、混合制御
信号Vmix、M0、M1によって特定される所定の比率で
混合して、コンポジットビデオ信号CVout を出力する。
ここで、混合制御信号Vmixは、上述したように混合比α
に対応し、入力信号の比率を特定する。上述した表1
は、混合制御信号Vmix、M0、M1と、コンポジットビ
デオ信号CVout の内容との関係を示している。この実施
例では、混合回路80は、コンポジットビデオ信号CVou
t のノイズ影響を除去するために、コモンモードノイズ
の除去機能を有している。具体的には、アナログ入力ビ
デオ信号CVInR とディジタル入力ビデオ信号CVInd が、
アースレベル(アース電位)が互いに異なる別の集積回
路から供給されることがあり、コンポジットビデオ信号
CVInR、CVInd、及びそれらの基準となるアース電位(以
下、グランド信号という。)が全て混合回路80に入力
される。混合回路80は、標準型のギルバートセルを備
え、このギルバートセルは、アナログ入力ビデオ信号CV
InR とディジタル入力ビデオ信号CVInd を所定の比率で
混合すると共に、各入力信号のグランド信号をギルバー
トセルに入力することによって、各入力信号のグランド
信号が異なることに起因するコンポジットビデオ信号CV
out のコモンモードノイズを除去する。すなわち、ギル
バートセルに、アナログ入力ビデオ信号CVInR 及びディ
ジタル入力ビデオ信号CVInd を差動信号として入力する
ことにより、ギルバートセルは、入力信号が所定の比率
で混合された差動信号を出力する。そして、この差動信
号は、シングルエンドの信号に変換され、バッファを介
し、コンポジットビデオ信号CVout として出力される。
【0041】アナログ入力ビデオ信号CVInR とディジタ
ル入力ビデオ信号CVInd を混合してコンポジットビデオ
信号CVout 生成する際に、コンポジットビデオ信号CVou
t に基づいた画像が正しく表示されるためには、アナロ
グ入力ビデオ信号CVInR とディジタル入力ビデオ信号CV
Ind の位相及び周波数が一致していることが必要であ
る。この位相及び周波数を一致させるための自動位相補
正回路は、上述したバースト信号位相ロックループ54
と、ディジタルエンコーダ回路30内の対応する回路と
によって構成されている。この自動位相補正回路は、ア
ナログ入力ビデオ信号CVInR とディジタル入力ビデオ信
号CVInd を混合してコンポジットビデオ信号CVout を生
成する際に、数値制御発振器を用いて、アナログ入力ビ
デオ信号CVInR とディジタル入力ビデオ信号CVInd のバ
ースト信号の周波数をロックする。このとき、ディジタ
ル入力ビデオ信号CVInd の位相及び周波数が、アナログ
入力ビデオ信号CVInR の位相及び周波数に一致するよう
に調整される。具体的には、バースト位相検出回路66
は、ディジタル入力ビデオ信号CVInd におけるバースト
信号の周波数及び位相を、アナログ入力ビデオ信号CVIn
R におけるバースト信号の周波数及び位相と比較して、
各バースト信号間の周波数及び位相の差を検出する。こ
の差は、ディジタル入力ビデオ信号CVInd のバースト信
号の周波数及び位相を補正するために用いられる。バー
スト位相検出回路66は、位相差に応じた信号を、数値
制御発振器を構成するパルス幅変調回路74を制御する
ためにチャージポンプ72に供給する。
【0042】自動位相制御回路は、アナログ入力ビデオ
信号CVInR とディジタル入力ビデオ信号CVInd を同相に
ロックするためにバースト信号を使用するので、バース
ト信号が存在しないコンポジットビデオ信号の残り期
間、ホールドモードになる。したがって、チャージポン
プ72は、チャージポンプ制御信号UP、DOWNに従って、
非動作期間チャージポンプ用のコンデンサの電圧を適切
なレベルに保持するエラーレギュレータ回路を備えてい
る。これにより、チャージポンプ用のコンデンサの電圧
レベルは、チャージポンプに内蔵された電流源が非動作
になる前の値から所定の範囲以内でしか変化しない。チ
ャージポンプ制御信号UP、DOWNのいずれか一方が、所定
の期間だけ論理的にハイレベルを維持して、チャージポ
ンプ72がホールドモードにあることが示されると、チ
ャージポンプ72内の電流源は、一時的に非動作にな
る。したがって、保持期間中は、チャージポンプ72
は、所定の閾値を超えてチャージポンプ用のコンデンサ
が充電又は放電することを防止することができ、チャー
ジポンプ72は、非動作期間又は保持期間中に、チャー
ジポンプ用のコンデンサの充電電圧を適切なレベルに保
持することができる。
【0043】さらに、チャージポンプ72は、アナログ
入力ビデオ信号CVInR とディジタル入力ビデオ信号CVIn
d のバースト信号間の位相ロックを維持する回路を備え
ている。上述したように、チャージポンプチャージポン
プ72は、単数又は複数の制御信号に応じて、電荷蓄積
素子、例えばコンデンサを適切な電圧レベルまで充電及
び放電する。電荷蓄積素子に蓄積された電圧レベルは、
2つのコンポジットビデオ信号CVInR、CVInd間の位相ロ
ック状態を確立し、維持するために、バースト信号位相
ロックループ54で使用される。2つの信号間に位相ロ
ック状態が確立すると、バースト位相検出回路66は、
この位相ロック状態を検出し、バースト位相検出回路6
6から出力される制御信号が非動作状態になる。一旦位
相ロック状態が確立されると、また単数又は複数の制御
信号の全てが非動作状態にある別の期間中に、チャージ
ポンプ72は、電荷蓄積素子の電圧レベルを一定に保つ
ために、電荷蓄積素子との間の充電及び放電経路を高イ
ンピーダンスとすることにより、電荷蓄積素子からの蓄
積電荷の漏れを防止することができ、電荷蓄積素子の電
圧レベルの低下率を最小限に抑えることができる。した
がって、単数又は複数の制御信号が全て非動作にあると
きに、電荷蓄積素子の電圧レベルを一定に維持すること
ができる。
【0044】Y/Cスイッチ90は、電流モードスイッ
チを用いて、分離された色差信号Col 及び分離された輝
度信号Yol と、分離された色差信号Cdenc 及び分離され
た輝度信号Ydenc とを切り換え選択して、出力する。入
力される信号Col、Yol、Cdenc、Ydencは、ブランキング
レベルが所定の一定レベルにクランプされた信号であ
る。ここで、ブランキングレベルは、2ボルトにクラン
プされていることが望ましい。Y/Cスイッチ90は、
入力信号Col、Yolの組と、入力信号Cdenc、Ydencの組と
のいずれか一方を、出力信号Y/C OUTとして出力する。
具体的には、Y/Cスイッチ90には、ビデオ表示装置
から入力ビデオ信号のどちらの組を出力するかを指示す
る制御信号が供給されており、Y/Cスイッチ90は、
バックツウバック(back-to-back)ダイドードから構成
される絶縁回路を用いて、2つの入力ビデオ信号のうち
の出力されない信号を出力信号から絶縁する。
【0045】バッファ&クランプ回路34からのクラン
プされたアナログ入力ビデオ信号CVInR は、ローパスフ
ィルタ42に供給されて、濾波される。ローパスフィル
タ42の出力は、同期分離回路48に供給される。同期
分離回路48は、クランプされたアナログ入力ビデオ信
号CVInR から同期パルスを分離する。同期パルスには、
水平同期パルス、等価パルス、鋸歯状パルスが含まれ
る。同期分離回路48からの同期パルスは、垂直リセッ
ト発生回路50に供給され、この垂直リセット発生回路
50は、アナログ入力ビデオ信号CVInR に鋸歯状パルス
が存在する期間動作状態となる垂直リセットパルスを発
生する。同期分離回路48は、水平同期パルス、等価パ
ルス、鋸歯状パルスを含む出力信号を充電回路に供給
し、この充電回路は、同期分離回路48の出力がローレ
ベルのときに充電し、同期分離回路48の出力がハイレ
ベルのときに放電する。鋸歯状パルスは、等価パルスよ
りも長い期間ローレベルとなっている。したがって、コ
ンデンサへの充電は、等化パルスの期間よりも鋸歯状パ
ルスの期間が長く行われる。コンデンサの充電電圧は、
等価パルスがローレベルの間には閾値に達せず、鋸歯状
パルスがローレベルの間には閾値に達する。第1の鋸歯
状パルスの期間中、コンデンサの充電電圧は上限の閾値
に上昇して、垂直リセット発生回路50は、垂直リセッ
トパルスを生成する。下限の閾値は、鋸歯状パルスがハ
イレベルである間はコンデンサの電圧がこの下限の閾値
以下に低下せず、次の等価パルスの期間中には下限の閾
値以下に低下するようなレベルに設定されている。した
がって、鋸歯状パルスの後の最初の等価パルスの期間
中、コンデンサの充電電圧は下限の閾値以下に低下し
て、垂直リセット発生回路50は、垂直リセットパルス
の出力を停止する。
【0046】水平同期分離回路56には、同期分離回路
48から水平同期パルス、等価パルス、鋸歯状パルスを
含む同期パルスが供給されており、水平同期分離回路5
6は、各水平同期パルス及び各垂直同期パルスを示す出
力信号を発生する。垂直同期パルスは、等価パルスと、
水平同期パルスの周波数の2倍の周波数を有する鋸歯状
パルスとを含んでいる。具体的には、水平同期分離回路
56は、コンデンサと、このコンデンサを充電する電流
源と、このコンデンサに蓄積された電荷を放電するため
のトランジスタと、コンデンサの充電電圧を閾値と比較
する比較器と、比較器の出力に応じて出力信号を生成す
る出力回路とを備える。トランジスタは同期分離回路4
8の出力信号によって制御される。そして、比較器は、
コンデンサの電圧を所定の閾値と比較して、コンデンサ
の充電電圧が閾値以上であるときに、出力回路を動作さ
せる信号を出力する。すなわち、コンデンサの充電電圧
は、コンデンサの容量、電流源の電流値、及び充電時間
に依存し、コンデンサの容量と電流源の電流値は、コン
デンサの電圧を閾値以上に上昇させるのに必要な時間が
水平同期パルスの周期より短く、垂直同期パルスの間の
時間よりも長くなるように設定されている。出力回路
は、同期パルスを表すパルス信号を発生する。出力回路
は、コンデンサの電圧が所定の閾値以上であるときに、
パルス信号を出力する。したがって、水平同期分離回路
56は、パルス信号を水平同期パルス毎に、また他の垂
直同期パルス毎に出力する。水平同期分離回路56のパ
ルス信号は、水平同期パルスを同相にロックするため
に、水平パルス検出回路58に供給される。
【0047】水平ロック検出回路60は、水平同期分離
回路56からのパルス信号と、ディジタル水平同期パル
ス信号Dhsyncが同相にロックされることを示す信号を出
力する。水平ロック検出回路60は、ビデオシステムに
よって発生されたサンプリングパルスが入力コンポジッ
トビデオ信号の水平同期信号にロックされたことをを判
定するために、チャージポンプ62からの一対の制御信
号を検出する。すなわち、チャージポンプ62は、水平
位相ロックループ52の一部を構成している。水平位相
ロックループ52内の水平位相検出回路58は、サンプ
リングパルスと入力コンポジットビデオ信号の水平同期
パルスとの位相差に応じて、チャージポンプ制御信号U
P、DOWNを生成する。チャージポンプ62は、このチャ
ージポンプ制御信号に応じて、サンプリングパルスを入
力コンポジットビデオ信号と同相にロックするためにサ
ンプリングパルスの周波数を増減する出力信号を発生す
る。サンプリングパルスが入力コンポジットビデオ信号
と同相にロックされると、チャージポンプ制御信号UP、
DOWNは非動作状態になる。水平ロック検出回路60は、
サンプリングパルスが入力コンポジットビデオ信号と同
相にロックされると動作状態になり、サンプリングパル
スが入力コンポジットビデオ信号と同相にロックされな
いと非動作状態になる出力信号を発生する。
【0048】バーストロック検出回路68は、バースト
信号Burst0、Burst1が同相にロックされていることを示
すバーストロック信号LockC を発生する。具体的には、
バーストロック検出回路68は、バースト信号位相ロッ
クループ54内のチャージポンプ62に供給されるチャ
ージポンプ制御信号UP、DOWNを検出して、バースト信号
Burst0、Burst1が同相にロックされているかを判定し、
2つのバースト信号が同相にロックされている場合に動
作状態となり、2つのバースト信号が同相にロックされ
ない場合に非動作状態となるバーストロック信号LockC
を出力する。このチャージポンプ制御信号UP、DOWNは、
2つのバースト信号Burst0、Burst1の位相差に応じて、
バースト信号位相ロックループ54内の水平位相検出回
路58によって発生される。チャージポンプ72は、チ
ャージポンプ制御信号UP、DOWNに応じて、別の信号と同
相にロックするために2つの入力信号のうちの一方の周
波数を増減する信号を発生する。一旦、2つの入力信号
が共に同相にロックされると、チャージポンプ制御信号
UP、DOWNは、非動作状態になる。チャージポンプ制御信
号UP、DOWNが所定の期間だけ非動作状態になって、2つ
の信号が同相にロックされると、バーストロック検出回
路68は、論理的にハイレベルのバーストロック信号Lo
ckC を出力し、チャージポンプ制御信号UP、DOWNが再度
動作状態になるまで、バーストロック信号LockC のハイ
レベルを維持する。
【0049】白黒検出回路70は、アナログ入力ビデオ
信号CVInR がカラービデオ信号であるか、モノクロ白黒
ビデオ信号であるかを示す信号BWDet を出力する。具体
的には、白黒検出回路70は、アナログ入力ビデオ信号
CVInR から分離されたバースト信号Burst0を検出するこ
とにより、アナログ入力ビデオ信号CVInR がカラービデ
オ信号かモノクロビデオ信号かを判定する。そして、白
黒検出回路70は、色情報が含まれている場合には動作
状態となり、白黒情報が含まれている場合は非動作状態
となる信号BWDet を発生する。分離されたバースト信号
Burst0は、色情報が含まれている場合はバースト期間中
に第1の閾値を中心に振動した信号であり、白黒情報が
含まれている場合は一定レベルの信号である。所定の期
間だけバースト信号が第1の閾値を中心に振動すると、
出力信号は、動作状態となり、バースト期間中にバース
ト信号が一定レベルに保持されるまで動作状態を維持す
る。バースト信号が第1の閾値以上になると、電流源か
ら電流が第1のコンデンサに供給される。電流源は、バ
ースト周期中に第1のコンデンサを充電する。この充電
中の第1のコンデンサの電圧を第1のレベルとすると、
検出回路は、第1のレベルが第2の閾値以上になったか
を判定し、第1のレベルが第2の閾値以上になったとき
に、第2のコンデンサに充電が開始される。この充電中
の第2のコンデンサの電圧を第2のレベルとすると、第
2レベルが第3の閾値以上になると、出力信号は、動作
状態になり、コンポジットビデオ信号がカラービデオ情
報を含むことを示す。第2レベルが第4の閾値以下にな
ると、出力信号は、非動作状態になり、コンポジットビ
デオ信号が白黒ビデオ情報を含むことを示す。
【0050】本発明を適用したビデオ/グラフィックス
オーバーレイ回路40は、2つのコンポジットビデオ信
号CVInR、CVIndを、混合制御信号Vmix、M0、M1の状
態に応じて線形的に混合し、コンポジットビデオ信号CV
out を出力する。2つのコンポジットビデオ信号CVIn
R、CVIndは、結合コンデンサを介して、バッファ&クラ
ンプ回路34、36に供給され、クランプ回路34、3
6は、ブランキングレベル又はDCレベルを2ボルトに
クランプする。このクランプされたコンポジットビデオ
信号CVInR、CVIndは、混合回路80、バースト分離回路
44、46に供給され、混合回路80は、混合制御信号
Vmix、M0、M1に基づいて、コンポジットビデオ信号
CVInR、CVIndを線形的に混合し、コンポジットビデオ信
号CVout を出力する。バースト分離回路44、46は、
アナログ入力ビデオ信号CVInR 、ディジタル入力ビデオ
信号CVInd からバースト信号をそれぞれ分離する。抽出
されたバースト信号Burst0、Burst1は、アナログ入力ビ
デオ信号CVInR 及びディジタル入力ビデオ信号CVInd の
バースト信号を同相にロックするためにバースト信号位
相ロックループ54に供給される。バースト信号位相ロ
ックループ54のフィードバックループは、ディジタル
エンコーダ回路30を介して閉ループとされ、アナログ
入力ビデオ信号CVInR にロックされるまで、ディジタル
入力ビデオ信号CVInd 内のバースト信号の位相及び周波
数を変化させる。ディジタル入力ビデオ信号CVInd がア
ナログ入力ビデオ信号CVInR にロックされると、バース
ト信号ロック検出回路68は、バーストロック信号Lock
Cを出力する。
【0051】水平位相ロックループ52は、水平同期分
離回路56からの同期信号と、ディジタル入力ビデオ信
号CVInd との位相差を検出する。ディジタル入力ビデオ
信号CVInd の周波数は、ディジタルエンコーダ回路30
を介して、2つの同期信号が同相にロックされるまで調
整される。ディジタル水平同期パルス信号Dhsyncが水平
同期分離回路56からの同期信号にロックされると、水
平ロック検出回路60は、信号LockHを出力する。
【0052】本発明は、上述の実施例に限定されるもの
ではない。また、本発明の趣旨と特許請求の範囲から逸
脱することなく、様々な変更が可能であることは明らか
である。
【図面の簡単な説明】
【図1】本発明を適用したビデオ表示装置の要部の構成
を示すブロック図である。
【図2】本発明を適用したビデオ/グラフィックスオー
バーレイ回路の構成を示すブロック図である。
【図3】混合回路を示す図である。
【符号の説明】
34 バッファ&クランプ回路、36 バッファ&クラ
ンプ回路、38 バーストゲート発生器、40 ビデオ
/グラフィックスオーバーレイ回路、44 バースト分
離回路、46 バースト分離回路、50 垂直リセット
発生回路、52水平位相ロックループ、56 水平同期
分離回路、58 水平位相検出回路、60 水平ロック
検出回路、66 バースト位相検出回路、68 バース
トロック検出回路、
フロントページの続き (72)発明者 ドゥク ンゴ アメリカ合衆国 カリフォルニア州 95127 サンホゼ カイル ストリート 754 (72)発明者 メァダッド ナイェビ アメリカ合衆国 カリフォルニア州 94303 パロアルト モレノ アヴェニュ ー 727

Claims (28)

    【特許請求の範囲】
  1. 【請求項1】 第1の位相及び第1の周波数を有するア
    ナログ入力コンポジット信号と第2の位相及び第2の周
    波数を有するディジタル入力のコンポジット信号を受信
    するビデオ表示装置において、 アナログ入力コンポジットビデオ信号とディジタル入力
    コンポジットビデオ信号とを受信し、上記第1の位相、
    第2の位相、第1の周波数及び第2の周波数を検出し
    て、第2の位相及び第2の周波数を第1の位相及び第1
    の周波数に一致させる位相及び周波数補正手段と、 上記アナログ入力コンポジットビデオ信号、ディジタル
    入力コンポジットビデオ信号、1以上の制御信号を受信
    し、アナログ入力コンポジットビデオ信号とディジタル
    入力コンポジットビデオ信号が所定の比率の出力コンポ
    ジットビデオ信号を生成する混合手段と、 を備え、 上記位相及び周波数補正手段は、アナログ入力コンポジ
    ットビデオ信号を主信号とし、ディジタル入力コンポジ
    ットビデオ信号を従信号として、第2の位相及び第2の
    周波数のみを第1の位相及び周波数に調整する、 ことを特徴とするビデオ表示装置。
  2. 【請求項2】 上記混合回路は、アナログ入力コンポジ
    ットビデオ信号と対応するグランド信号受信して、差動
    アナログ信号を生成すると共に、ディジタル入力コンポ
    ジットビデオ信号と対応するグランド信号を受信して、
    差動ディジタル信号を生成する、 ことを特徴とする請求項1記載のビデオ表示装置。
  3. 【請求項3】 上記アナログ入力コンポジットビデオ信
    号を受信する同期出力手段を備え、 上記アナログ入力コンポジットビデオ信号が水平同期パ
    ルスと垂直同期パルスを含み、該垂直同期パルスが等価
    パルスと鋸歯状パルスを含み、上記同期出力手段は、全
    ての水平同期パルス及び全ての別の垂直同期パルスを表
    す同期信号を発生する、 ことを特徴とする請求項2に記載のビデオ表示装置。
  4. 【請求項4】 上記同期出力手段に接続され、アナログ
    入力コンポジットビデオ信号内に鋸歯状パルスが存在す
    ることを表す垂直リセットパルスを発生する垂直リセッ
    トパルス発生手段を備える、 ことを特徴とする請求項3記載のビデオ表示装置。
  5. 【請求項5】 アナログ入力コンポジットビデオ信号及
    びディジタル入力コンポジットビデオ信号を受信し、ア
    ナログ及びディジタル入力コンポジットビデオ信号のD
    Cレベルを所定の値でクランプするクランプ手段を備え
    る、 ことを特徴とする請求項4記載のビデオ表示装置。
  6. 【請求項6】 上記クランプ手段に接続され、アナログ
    入力コンポジットビデオ信号からアナログバースト信号
    を分離するアナログバース分離手段を備える、 ことを特徴とする請求項5記載のビデオ表示装置。
  7. 【請求項7】 上記クランプ手段に接続され、ディジタ
    ル入力コンポジットビデオ信号からディジタルバースト
    信号を分離するディジタルバース分離手段を備える、 ことを特徴とする請求項6記載のビデオ表示装置。
  8. 【請求項8】 上記アナログ及びディジタルパースト分
    離手段に接続され、アナログ入力コンポジットビデオ信
    号を受信し、アナログ入力コンポジットビデオ信号にア
    ナログバースト信号が存在する期間を表すバーストパル
    ス信号を発生するバーストパルス発生手段を備える、 ことを特徴とする請求項7記載のビデオ表示装置。
  9. 【請求項9】 ビデオ入力信号を受信し、出力コンポジ
    ットビデオ信号を発生するビデオ表示装置において、 第1の位相及び第1の周波数を有するアナログ入力ビデ
    オ信号を受信するアナログ入力ビデオ受信手段と、 第2の位相及び第2の周波数を有するディジタル入力ビ
    デオ信号を受信するディジタル入力ビデオ受信手段と、 第1の位相及び第1の周波数を表す第1の信号と、第2
    の位相及び第2の周波数を表す第2の信号とを受信し、
    第1の信号と第2信号の第1の差を検出し、第1の差を
    検出し、第1の差を表す制御出力信号を発生する位相及
    び周波数検出手段と、 上記制御出力信号を受信し、該制御出力信号の大きさに
    応じて第2の位相及び第2の周波数を調整する補正手段
    と、 上記アナログ入力ビデオ受信手段及びディジタル入力ビ
    デオ受信手段に接続され、アナロググランド信号及びデ
    ィジタルグランド信号を受信し、アナログ入力ビデオ信
    号とアナロググランド信号間の第2の差を表すアナログ
    差動信号と、ディジタル入力ビデオ信号とディジタルグ
    ランド信号間の第3の差を表すディジタル差動信号とを
    発生し、アナログ差動信号とディジタル差動信号を所定
    の比率で混合して、出力ビデオ信号を生成する混合手段
    と、 を備えることを特徴とするビデオ表示装置。
  10. 【請求項10】 上記アナログ入力ビデオ受信手段に接
    続され、アナログ入力ビデオ信号のDCレベルを所定の
    値にクランプし、DCレベルが所定の値にクランプされ
    たアナログ入力ビデオ信号を表すアナログクランプ出力
    信号を発生するアナログクランピング手段を備える、 ことを特徴とする請求項9記載のビデオ表示装置。
  11. 【請求項11】 上記ディジタル入力ビデオ受信手段に
    接続され、ディジタル入力ビデオ信号のDCレベルを所
    定の値にクランプし、DCレベルが所定の値にクランプ
    されたディジタル入力ビデオ信号を表すディジタルクラ
    ンピング出力信号を発生するディジタルクランピング手
    段を備える、 ことを特徴とする請求項9記載のビデオ表示装置。
  12. 【請求項12】 上記アナログクランピング手段に接続
    され、アナログ入力ビデオ信号からアナログバースト信
    号のみを表すアナログバースト出力信号を生成するアナ
    ログバースト分離手段を備える、 ことを特徴とする請求項11記載のビデオ表示装置。
  13. 【請求項13】 上記ディジタルクランピング手段に接
    続され、ディジタル入力ビデオ信号からディジタルバー
    スト信号のみを表すディジタルバースト出力信号を発生
    するディジタルバースト分離手段を備える、 ことを特徴とする請求項11記載のビデオ表示装置。
  14. 【請求項14】 アナログバースト信号が第の1信号で
    あり、ディジタルバースト信号が第2の信号であり、ア
    ナログバースト信号及びディジタルバースト信号が位相
    及び周波数検出手段に供給され、第1の差が検出され
    る、 ことを特徴とする請求項13記載のビデオ表示装置。
  15. 【請求項15】 アナログ入力ビデオ受信手段とアナロ
    グ及びディジタルバースト分離手段に接続され、アナロ
    グ入力ビデオ信号にアナログバースト信号が存在する期
    間を表すバーストパルス信号を発生するバーストパルス
    発生手段を備える、 ことを特徴とする請求項14記載のビデオ表示装置。
  16. 【請求項16】 上記アナログ入力ビデオ受信手段に接
    続された同期出力手段を備え、 上記アナログ入力コンポジットビデオ信号が水平同期パ
    ルスと垂直同期パルスを含み、該垂直同期パルスが等価
    パルスと鋸歯状パルスを含み、上記同期出力手段は、全
    ての水平同期パルス及び全ての別の垂直同期パルスを表
    す同期信号を発生する、 ことを特徴とする請求項15記載のビデオ表示装置。
  17. 【請求項17】 上記同期出力手段に接続され、アナロ
    グ入力コンポジットビデオ信号内に鋸歯状パルスが存在
    することを表す垂直リセットパルスを発生する垂直リセ
    ットパルス発生手段を備える、 ことを特徴とする請求項16記載のビデオ表示装置。
  18. 【請求項18】 アナログビデオ信号の位相及び周波数
    にロックするようにエンコードされたディジタルコンポ
    ジットビデオ信号の位相及び周波数を調整する方法にお
    いて、 アナロググランド信号と、第1の位相及び第1の周波数
    を有するアナログビデオ信号とを受信するステップと、 ディジタルグランド信号と、第2の位相及び第2の周波
    数を有するディジタルビデオ信号とを受信するステップ
    と、 第1の位相、第1の周波数、第2の位相及び第2の周波
    数を検出するステップと、 第1の位相と第2の位相の第1の差と、第1の周波数と
    第2の周波数の第2の差とを検出するステップと、 第1及び第2の差を除去するためにエンコードされたデ
    ィジタルコンポジットビデオ信号を調整するステップ
    と、 アナログビデオ信号とアナロググランド信号のアナログ
    差を表すアナログ差動信号を発生するステップと、 ディジタルビデオ信号とディジタルグランド信号のディ
    ジタル差を表すディジタル差動信号を発生するステップ
    と、 所定の比率のアナログ差動信号とディジタル差動信号を
    含む出力ビデオ信号を発生するステップと、 を有することを特徴とする方法。
  19. 【請求項19】 アナログビデオ信号及びディジタルビ
    デオ信号のDCレベルを所定の値にクランプするステッ
    プを有する、 ことを特徴とする請求項18に記載の方法。
  20. 【請求項20】 アナログビデオ信号にアナログバース
    ト信号が存在する期間を表すバーストパルス信号を発生
    するステップを有する、 ことを特徴とする請求項18に記載の方法。
  21. 【請求項21】 アナログビデオ信号からアナログバー
    スト信号を分離すると共に、ディジタルビデオ信号から
    ディジタルバースト信号を分離するステップを有する、 ことを特徴とする請求項20に記載の方法。
  22. 【請求項22】 アナログビデオ信号内の全ての水平同
    期パルスと、全ての他の垂直同期パルスとを表す同期出
    力信号を発生するステップを有し、 垂直同期パルスは、アナログビデオ信号の垂直のブラン
    キング期間内に含まれる等価パルスと、鋸歯状パルスと
    を含む、 ことを特徴とする請求項20に記載の方法。
  23. 【請求項23】 アナログビデオ信号内に鋸歯状パルス
    が存在することを表す垂直リセットパルスを発生するス
    テップを有する、 ことを特徴とする請求項22に記載の方法。
  24. 【請求項24】 エンコードされたディジタルコンポジ
    ットビデオ信号の位相及び周波数を調整し、アナログビ
    デオ信号の位相及び周波数にロックして出力ビデオ信号
    を発生する方法において、 アナロググランド信号と、第1の位相及び第1の周波数
    を有するアナログビデオ信号とを受信するステップと、 ディジタルアース基準信号と、第1の位相及び第1の周
    波数を有するディジタルビデオ信号とを受信するステッ
    プと、 アナログビデオ信号のDCレベルを所定の値にクランプ
    するステップと、 ディジタルビデオ信号のDCレベルを所定の値にクラン
    プするステップと、 第1の位相、第1の周波数、第2の位相及び第2の周波
    数を検出するステップと、 第1の位相と第2の位相の第1の差と、第1の周波数と
    第2の周波数の第2の差とを検出するステップと、 第1及び第2の差を除去するために、エンコードされた
    ディジタルコンポジットビデオ信号を調整するステップ
    と、 アナログビデオ信号とアナロググランド信号のアナログ
    差を表すアナログ差動信号を発生するステップと、 ディジタルビデオ信号とディジタルグランド信号のディ
    ジタル差を表すディジタル差動信号を発生するステップ
    と、 所定の比率のアナログ差動信号とディジタル差動信号を
    含む出力ビデオ信号を発生するステップと、 を有することを特徴とする方法。
  25. 【請求項25】 アナログバースト信号がアナログビデ
    オ信号内に存在する期間を表すバーストパルス信号を発
    生するステップを有する、 ことを特徴とする請求項24に記載の方法。
  26. 【請求項26】 アナログビデオ信号からアナログバー
    スト信号を分離すると共に、ディジタルビデオ信号から
    ディジタルバースト信号を分離するステップを有する、 ことを特徴とする請求項25に記載の方法。
  27. 【請求項27】 アナログビデオ信号内の全ての水平同
    期パルスと、全ての他の垂直同期パルスとを表す同期出
    力信号を発生するステップを有し、 垂直同期パルスが、アナログビデオ信号の垂直のブラン
    キング周期内に含まれる等価パルスと、鋸歯状パルスと
    を含む、 ことを特徴とする請求項26に記載の方法。
  28. 【請求項28】 アナログビデオ信号内に鋸歯状パルス
    が存在することを表す垂直リセットパルスを発生するス
    テップを有する、 ことを特徴とする請求項27に記載の方法。
JP8181401A 1995-06-21 1996-06-21 ビデオ表示装置 Pending JPH09135456A (ja)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US37095P 1995-06-21 1995-06-21
US60/000370 1996-01-11
US08/585105 1996-01-11
US08/585,105 US5815212A (en) 1995-06-21 1996-01-11 Video overlay circuit for synchronizing and combining analog and digital signals

Publications (1)

Publication Number Publication Date
JPH09135456A true JPH09135456A (ja) 1997-05-20

Family

ID=26667534

Family Applications (1)

Application Number Title Priority Date Filing Date
JP8181401A Pending JPH09135456A (ja) 1995-06-21 1996-06-21 ビデオ表示装置

Country Status (2)

Country Link
US (2) US5815212A (ja)
JP (1) JPH09135456A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006074890A (ja) * 2004-09-01 2006-03-16 Sanyo Electric Co Ltd チャージポンプ回路

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6014176A (en) * 1995-06-21 2000-01-11 Sony Corporation Automatic phase control apparatus for phase locking the chroma burst of analog and digital video data using a numerically controlled oscillator
US5844621A (en) * 1995-06-21 1998-12-01 Sony Corporation Burst gate pulse generator
US20020024603A1 (en) * 1996-10-02 2002-02-28 Nikon Corporation Image processing apparatus, method and recording medium for controlling same
DE19822101A1 (de) * 1998-05-16 1999-11-18 Philips Patentverwaltung Video-Mischer
US6519711B1 (en) * 1999-09-29 2003-02-11 Agere Systems, Inc. Method and apparatus for controlling a clocked circuit having a register for storing a bit received from an input terminal and an output terminal connected to clock terminal of the clocked circuit
US7177598B2 (en) * 2000-11-15 2007-02-13 Wi-Lan, Inc. Method and system for reducing channel interference in a frame-synchronized wireless communication system
JP3702783B2 (ja) * 2000-12-14 2005-10-05 株式会社日立製作所 ビデオ信号処理装置
US7071994B2 (en) * 2001-01-04 2006-07-04 Telisar Corporation System and method for nondisruptively embedding an OFDM modulated data signal into a composite video signal
US6525837B1 (en) 2001-06-29 2003-02-25 Lexmark International, Inc. Printer assembly and method for determining the position of a printer component
CN102497491B (zh) * 2011-11-23 2013-08-07 华亚微电子(上海)有限公司 一种分量视频信号输入系统
TWI705666B (zh) * 2015-06-15 2020-09-21 日商新力股份有限公司 傳送裝置、接收裝置、通信系統

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CA1161565A (en) * 1980-06-20 1984-01-31 Yoichiro Sako Method of error correction
CA1170776A (en) * 1980-07-18 1984-07-10 Yoichiro Sako Method of error correction of blocks of data
JPH0680491B2 (ja) * 1983-12-30 1994-10-12 ソニー株式会社 有限体の演算回路
JPH0746862B2 (ja) * 1985-11-30 1995-05-17 ソニー株式会社 駒落とし圧縮符号化及び復号化方法
JP2597987B2 (ja) * 1986-02-08 1997-04-09 ソニー株式会社 ブロツク化伝送信号のデコード装置
JPH0271693A (ja) * 1988-09-06 1990-03-12 Sony Corp 輝度/クロマ分離回路
US5185711A (en) * 1989-12-08 1993-02-09 Sony Corporation Apparatus for dividing elements of a finite galois field and decoding error correction codes
JPH04181884A (ja) * 1990-11-16 1992-06-29 Sony Corp 映像信号記録装置
TW335241U (en) * 1992-11-30 1998-06-21 Thomson Consumer Electronics A video display system
JPH06189194A (ja) * 1992-12-17 1994-07-08 Pioneer Electron Corp 映像合成装置
US5541666A (en) * 1994-07-06 1996-07-30 General Instrument Method and apparatus for overlaying digitally generated graphics over an analog video signal
JPH08256291A (ja) * 1994-12-19 1996-10-01 Samsung Electron Co Ltd 映像重畳装置
CN1150870A (zh) * 1995-04-21 1997-05-28 索尼公司 相位同步方法及电路

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006074890A (ja) * 2004-09-01 2006-03-16 Sanyo Electric Co Ltd チャージポンプ回路
JP4511288B2 (ja) * 2004-09-01 2010-07-28 三洋電機株式会社 チャージポンプ回路

Also Published As

Publication number Publication date
US5815212A (en) 1998-09-29
US5907367A (en) 1999-05-25

Similar Documents

Publication Publication Date Title
US6014176A (en) Automatic phase control apparatus for phase locking the chroma burst of analog and digital video data using a numerically controlled oscillator
US4847678A (en) Dual mode gen-lock system which automatically locks to color burst or to sync information
US5347365A (en) Device for receiving closed captioned broadcasts
JPH09135456A (ja) ビデオ表示装置
EP0297847B1 (en) Television synchronising apparatus
US4454544A (en) TV Privacy system using gray sync
JPH03238973A (ja) 映像重合せ制御回路
JPS6169267A (ja) テレビジヨン受像機の水平発振器用の位相ロツク・ループ装置
EP0063961B1 (en) Dual-standard secam/pal color tv receiver with automatic control of operating mode
US4468687A (en) Television synchronizing signal reproducing apparatus
JPH0965343A (ja) 放送方式自動判別装置
US5719532A (en) Horizontal lock detector
US7456903B2 (en) Video signal processing circuit
CA1317670C (en) Television synchronizing arrangement
US4506297A (en) Integrated circuit for television receivers comprising a sonic separator with a clamping circuit
JP3511821B2 (ja) 映像信号処理回路
JP2785446B2 (ja) マルチデコーダー回路
KR0165763B1 (ko) 자막위치 정보 검출장치
JP3524817B2 (ja) バーストゲートパルスタイミング補正回路
JP2000106636A (ja) 水平周波数選択の制御装置
KR960010225Y1 (ko) 외부 동기회로
JPH05219522A (ja) Yc分離回路
JPH0832049B2 (ja) ディジタルテレビジョン信号のコンポーネント入力処理装置
JPS61262392A (ja) ビデオ信号サンプル回路
JPH0414541B2 (ja)

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20050708

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20050712

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20051012

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20051017

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20060112

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20060221