[go: up one dir, main page]

JPH05341019A - 半導体集積論理回路 - Google Patents

半導体集積論理回路

Info

Publication number
JPH05341019A
JPH05341019A JP4153762A JP15376292A JPH05341019A JP H05341019 A JPH05341019 A JP H05341019A JP 4153762 A JP4153762 A JP 4153762A JP 15376292 A JP15376292 A JP 15376292A JP H05341019 A JPH05341019 A JP H05341019A
Authority
JP
Japan
Prior art keywords
circuit
logic circuit
signal
output
operation mode
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP4153762A
Other languages
English (en)
Other versions
JP3304399B2 (ja
Inventor
Tadahiko Ogawa
忠彦 小川
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP15376292A priority Critical patent/JP3304399B2/ja
Priority to US08/075,798 priority patent/US5406567A/en
Priority to EP93109481A priority patent/EP0574026A3/en
Publication of JPH05341019A publication Critical patent/JPH05341019A/ja
Application granted granted Critical
Publication of JP3304399B2 publication Critical patent/JP3304399B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/3181Functional testing
    • G01R31/3185Reconfiguring for testing, e.g. LSSD, partitioning
    • G01R31/318505Test of Modular systems, e.g. Wafers, MCM's
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/31701Arrangements for setting the Unit Under Test [UUT] in a test mode

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Tests Of Electronic Circuits (AREA)
  • Semiconductor Integrated Circuits (AREA)

Abstract

(57)【要約】 【目的】 テスト動作モードから通常動作モードに戻っ
たときに前回の通常動作状態の回路動作から連続したラ
ンダム論理回路の内部回路の回路動作が得られる。 【構成】 ラッチ回路121、123はモード設定信号
に基づきテスト動作モードが有効の場合にはそれぞれモ
ード切換直前の入力信号を保持し、ランダム論理回路1
50の内部回路の動作状態を保持する。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、半導体集積論理回路の
オフライン試験回路に利用する。特に、半導体集積論理
回路の内部に埋込まれた機能マクロ回路、たとえばAL
U(Arithmetic & Logic Uni
t)やRAM(Random Access Memo
ry)などのオフラインテスト回路に関するものであ
る。
【0002】
【従来の技術】図3は従来例の半導体集積論理回路のブ
ロック構成図である。
【0003】従来、半導体集積論理回路は、同一の半導
体基板上にランダム論理回路とともに機能マクロ回路が
埋め込まれこの機能マクロ回路のテストを行う場合にテ
ストベクトル生成の労力低減のために、一般に図3に示
すようにランダム論理回路に対して機能マクロ回路を独
立にテストするオフライン(offline)のテスト
回路が付加されてきた。
【0004】すなわち、テストモード設定用外部入力ピ
ン103に与える信号を制御することにより通常動作モ
ード(半導体集積論理回路チップの実装時におけるモー
ド)、またはテスト動作モードにすることができる。た
とえば与える信号を「L」にすることにより通常動作モ
ードにし、または「H」にすることによりテスト動作モ
ードにして機能マクロ回路140を独立にテストするこ
とができる。
【0005】次に、各動作モードにおける回路動作につ
いて説明する。
【0006】通常動作モードでは、外部入力ピン10
1、103に与えられた信号はランダム論理回路150
に入力されるとともにランダム論理回路150の出力信
号は外部出力ピン191から出力されることができ、ま
た、選択回路132を介して選択的に外部出力ピン19
3から出力されることができる。
【0007】さらに、機能マクロ回路140の出力信号
はバッファ回路128を介してランダム論理回路150
に入力され、ランダム論理回路150の出力信号は選択
回路131を介して選択的に機能マクロ回路140に入
力される。
【0008】上述のように、ランダム論理回路150と
機能マクロ回路140との間で信号のやり取りを行うこ
とができる。
【0009】一方、テスト動作モードでは、外部入力ピ
ン103に与えられた信号はバッファ回路114、12
2を経由し選択回路131を介して選択的に機能マクロ
回路140に入力され、さらに機能マクロ回路140の
出力信号はバッファ回路124を経由し選択回路132
を介して選択的に外部出力ピン193から出力されるこ
とができる。
【0010】上述のように、テスト動作モードでは、ラ
ンダム論理回路150とは独立して、しかも機能マクロ
回路140を外部入力ピン103および外部出力ピン1
93により半導体回路チップ外部から直接にテストする
ことができ、かつテスト専用に使用される外部ピンはテ
ストモード設定用信号を入力するためのテストモード設
定用外部入力ピン103だけとなる。
【0011】このように、テストモード設定用信号を制
御することにより、テスト動作モードでは機能マクロ回
路140のみをテストするテストベクトルを考慮し、通
常動作モードでは機能マクロ回路140をテストするこ
とは考慮する必要がなく、ランダム論理回路150のみ
をテストできるテストベクトルを考慮すればよいので、
ランダム論理回路150の規模が大きくなった場合に、
またその論理が複雑になった場合などにランダム論理回
路150を介して機能マクロ回路140をテストする必
要がないことによりテストベクトル生成の労力を軽減で
きる。
【0012】
【発明が解決しようとする課題】しかし、このような従
来例の半導体集積論理回路では、テスト動作モードにお
いて、外部入力ピン103に信号を与えることにより、
半導体集積回路チップ外部よりランダム論理回路150
を介せず直接に機能マクロ回路140をアクセスするこ
とかできるが、それとともにバッファ回路114、12
7を介してランダム論理回路150にも信号が入力され
るのでテスト動作モード中もランダム論理回路150の
内部回路は動作する要因となる。
【0013】また、機能マクロ回路140の出力信号も
テスト動作モード中はバッファ回路128を介してラン
ダム論理回路150に入力されるので、ランダム論理回
路150の内部回路がテスト動作モード中に動作する要
因となる。これらの要因により次のような問題点が生じ
る。 テスト動作モードが終了して通常動作モードに戻っ
た直後のランダム論理回路150の内部状態は、上記の
テスト動作モードになる直前の通常動作モードにおける
ランダム論理回路150の内部状態と異なる。
【0014】したがって、通常動作モードにおけるテス
ト中に、テスト動作モードを行うと連続して通常動作モ
ードのテストができなくなり、テスト動作モードが終了
するごとに回路初期化を行い、初めから通常動作モード
のテストを行わなければならなくなる。 ランダム論理回路150が外部双方向ピンを介して
信号のやり取りを行い、かつ外部双方向ピンの入出力属
性を切換えるための信号をランダム論理回路150が制
御している場合に、テスト動作モード中はこの外部双方
向ピンの入出力属性は予測できなくなる。したがって、
テスト動作モード中はこの外部双方向ピンに接続される
LSI(大規模集積回路)テスタのドライバとコンパレ
ータとの切換えも不可能となるので、LSIテスタと半
導体回路チップの外部双方向ピンの入出力属性とに不一
致が生じ半導体回路チップ自体を破壊する可能性があ
る。 テスト動作モード中にランダム論理回路150が予
測できない回路動作をした結果として、それに接続する
出力インタフェース用のバッファ回路181が同時に同
信号を出力した場合に、供給電源に多大な電流が同時に
流れることがある。この大電流によりノイズが発生して
供給電源の電圧レベルが変動してテスト動作モード中の
機能マクロ回路のテストに影響を与える、すなわち誤動
作をする危険がある。
【0015】本発明は上記の問題点を解決するもので、
テスト動作モードから通常動作モードに戻ったときに前
回の通常動作状態の回路動作から連続したランダム論理
回路の内部回路の動作状態が得られ、テスタと半導体回
路チップの外部入出力属性との不一致により半導体チッ
プ自体を破壊することがなく、かつ出力インタフェース
用のバッファ回路の出力同時動作による機能マクロ回路
のテスト中の誤動作を防止できる半導体集積論理回路を
提供することを目的とする。
【0016】
【課題を解決するための手段】本発明は、オフラインテ
スト単位としての機能マクロ回路と、複数の外部入力ピ
ンと、複数の外部出力ピンと、上記複数の外部入力ピン
からの信号を入力しこの複数の外部出力ピンから出力信
号を出力するランダム論理回路と、オフラインテストの
モード設定信号を入力するテスト動作モード設定用入力
ピンと、上記複数の内の一つの外部入力ピンからの出力
信号を上記ランダム論理回路に与える第一の供給手段
と、上記機能マクロ回路の出力信号を上記ランダム論理
回路に与える第二の供給手段と、上記モード設定信号に
基づき上記複数の内の一つの外部入力ピンと上記ランダ
ム論理回路との出力信号を選択して上記機能マクロ回路
に出力する第一の選択回路と、上記モード設定信号に基
づき上記機能マクロ回路と上記ランダム論理回路との出
力信号を選択して上記複数の内の一つの外部出力ピンに
出力する第二の選択回路とを備えた半導体集積論理回路
において、上記第一の供給手段および上記第二の供給手
段は上記モード設定信号に基づきテスト動作モードが有
効の場合に上記ランダム論理回路の内部回路の動作状態
をそれぞれモード切換直前の状態に保持する手段を含む
ことを特徴とする。
【0017】また、本発明は、上記保持する手段は、上
記モード設定信号に基づきテスト動作モードが有効の場
合にそれぞれモード切換直前の入力信号を保持するラッ
チ回路を含むことができる。
【0018】さらに、本発明は、上記第一の供給手段の
保持する手段は、は上記複数の内の一つの外部入力ピン
と上記テスト動作モード設定用入力ピンとの出力信号の
論理和を上記ランダム論理回路に与える第一の2入力オ
アゲートを含み、上記第二の供給手段の保持する手段
は、上記機能マクロ回路と上記モード設定用入力ピンと
の出力信号の論理和を上記ランダム論理回路に与える第
二の2入力オアゲートを含むことができる。
【0019】
【作用】第一の供給手段および第二の供給手段の保持す
る手段は、モード設定信号に基づきテスト動作モードが
有効の場合にランダム論理回路の内部回路の動作状態を
モード切換直前の状態に保持する。
【0020】以上によりテスト動作モードから通常動作
モードに戻ったときに前回の通常動作状態の回路動作か
ら連続したランダム論理回路の内部回路の回路動作が得
られ、テスタと半導体回路チップの外部入出力属性との
不一致により半導体チップ自体を破壊することがなく、
かつ出力インタフェース用のバッファ回路の出力同時動
作による機能マクロ回路のテスト中の誤動作を防止でき
る。
【0021】
【実施例】本発明の実施例について図面を参照して説明
する。図1は本発明一実施例半導体集積論理回路のブロ
ック構成図である。
【0022】図1において、半導体集積論理回路は、オ
フラインテスト単位としての機能マクロ回路140と、
複数の外部入力ピン101、103と、外部入力ピン1
01、103にそれぞれ接続された入力インタフェース
用のバッファ回路111、114と、バッファ回路11
4に接続されたバッファ回路122と、複数の外部出力
ピン191、193と、外部出力ピン191、193に
接続された出力インタフェース用のバッファ回路18
1、184と、外部入力ピン101、103からの信号
を入力しバッファ回路181、184を介して外部出力
ピン191、193から出力信号を出力するランダム論
理回路150と、オフラインテストのモード設定信号を
入力するテスト動作モード設定用入力ピンとして外部入
力ピン104と、外部入力ピン104に接続された入力
インタフェース用のバッフア回路115と、上記複数の
内の一つの外部入力ピン103の出力信号をバッファ回
路114を介して入力しランダム論理回路150に与え
る第一の供給手段と、機能マクロ回路140の出力信号
をランダム論理回路150に与える第二の供給手段と、
外部入力ピン103の出力信号をバッファ回路114、
122を介して入力しまたランダム論理回路150の出
力信号を入力し、上記モード設定信号に基づき通常動作
モードが有効の場合にランダム論理回路150の出力信
号を選択して機能マクロ回路140に出力し、テスト動
作モードが有効の場合に外部入力ピン103の出力信号
を選択して機能マクロ回路140に出力する第一の選択
回路として選択回路131と、機能マクロ回路140の
出力信号をバッファ回路124を介して入力しまたラン
ダム論理回路150の出力信号を入力し、上記モード設
定信号に基づき通常動作モードが有効の場合にランダム
論理回路150の出力信号を選択してバッファ回路18
4を介して外部出力ピン193に出力し、テスト動作モ
ードが有効の場合に機能マクロ回路140の出力信号を
外部出力ピン193に出力する第二の選択回路として選
択回路132と、ランダム論理回路150に入力インタ
フェース用のバッファ回路112およびイネーブル制御
付入力インタフェース用のバッファ回路113を介して
接続された外部双方向ピン102と、ランダム論理回路
150に入力インタフェース用のバッファ回路183お
よびイネーブル制御付出力インタフェース用のバッファ
回路182を介して接続された外部双方向ピン192と
を備える。
【0023】ここで本発明の特徴とするところは、上記
第一の供給手段および上記第二の供給手段は上記モード
設定信号に基づきテスト動作モードが有効の場合にラン
ダム論理回路150の内部回路の動作状態をモード切換
直前の状態に保持する手段を含むことにある。
【0024】また、上記保持する手段は、上記モード設
定信号に基づきテスト動作モードが有効の場合にそれぞ
れモード切換直前の入力信号を保持するラッチ回路12
1、123を含む。
【0025】このような構成の半導体集積論理回路の動
作について説明する。
【0026】図1において、外部入力ピン104にテス
ト動作モード設定用信号を入力することにより、たとえ
ば、「L」で通常動作モードに、「H」でテスト動作モ
ードにモード設定することができる。
【0027】まず、テスト動作モード設定用の外部入力
ピン104に「L」の信号を入力すると通常動作モード
となり、ランダム論理回路150は、外部入力ピン10
1に与えられた信号を入力し、外部出力ピン191に出
力する。
【0028】また、外部双方向ピン102、192は、
ランダム論理回路150が出力する入出力属性制御信号
に応答して、外部入力ピンまたは外部出力ピンとなり、
各々、ランダム論理回路150に対して信号入力または
信号出力を行う。
【0029】さらに、通常動作モードでは、テスト動作
モード設定用信号を「L」にすることにより、ラッチ回
路121、123はスルー状態となるために、ラッチ回
路121は外部入力ピン103に与えられた信号をラン
ダム論理回路150に出力し、ラッチ回路123は機能
マクロ回路140の出力信号をランダム論理回路150
に出力する。選択回路131は、ランダム論理回路15
0の出力信号を選択的に機能マクロ回路140に出力
し、選択回路132は、入力した信号を選択的に外部出
力ピン193へ出力する。
【0030】上述の通常動作モードからテスト動作モー
ド設定用信号を「H」にすることにより、今度はテスト
動作モードに切換える。このときにラッチ回路121、
123は、ラッチ状態となり、直前の通常動作モードの
最終状態における入力信号をラッチし、このテスト動作
モード中は、そのラッチした信号をランダム論理回路1
50へ出力し続ける。
【0031】また、外部入力ピン101および外部双方
向ピン102、192の内入力属性状態にある外部ピン
は、直前の通常動作モードにおける最終の信号値をテス
ト動作モード中入力し続けることにより、ランダム論理
回路150内部回路も直前の通常動作モードの最終状態
を保持し続けることができる。テスト動作モード中は、
選択回路131は外部入力ピン103に入力された信号
を選択的に機能マクロ回路140に出力するとともに、
選択回路132は機能マクロ回路140の出力信号を選
択的に外部出力ピン193から出力し、独立に機能マク
ロ回路140を半導体チップ外部より直接テストするこ
とができる。
【0032】さらに、今度は、テスト動作モードからテ
スト動作モード設定用信号を「L」にすることにより通
常動作モードに切換えると、ラッチ回路121、123
はまたスルー状態となるが、通常動作モードになる直前
るで、1サイクル前の通常動作モードの最終信号をラッ
チしているので、ランダム論理回路150の内部状態も
1サイクル前の通常動作モードの最終状態をほじしてお
り、引続き連続した通常動作モードでのテストを実行す
ることができる。
【0033】図2は本発明他の実施例半導体集積論理回
路のブロック構成図である。
【0034】図2において、上述の実施例のラッチ回路
121、123に相当する保持回路として2入力オアゲ
ート125、126を使用する。
【0035】上述の実施例と同様にテスト動作モード設
定用信号が「L」で通常動作モードに、また「H」でテ
スト動作モードに切換えることができる。したがって、
通常動作モードでは、2入力オアゲード125、126
は、外部入力ピン103に与えられた信号および機能マ
クロ回路140の出力信号をランダム論理回路150に
出力する。
【0036】一方、テスト動作モード中は、各2入力オ
アゲート125、126は、外部入力ピン103に与え
られた信号および機能マクロ回路140の出力信号に関
係なく「H」の信号を出力するので、テスト動作モード
中にランダム論理回路150は内部回路状態を保持する
ことになり、上述の実施例と同様の効果を得られる。上
述のように、半導体集積論理回路上に埋込まれた機能マ
クロ回路を外部より直接テストするための外部ピンと内
部ランダム論理回路のアクセス用外部ピンとを共用する
場合に、機能マクロ回路テスト状態では、内部ランダム
論理回路に入力するすべての信号を直前の通常動作状態
の信号値に保持しておくことができ、その結果機能マク
ロ回路テスト中はランダム論理回路の内部回路状態も直
前の通常動作中のランダム論理回路の内部回路状態を保
持することができるので次に通常動作モードに切換えた
場合に、前回の通常状態の回路動作から連続したランダ
ム論理回路の回路動作を実現できる。
【0037】さらに、機能マクロ回路のテスト中は、ラ
ンダム論理回路の内部回路を状態保持しているので、ラ
ンダム論理回路により制御される外部双方向ピンの入出
力属性切換えも保持しており、外部テスタのコンパレー
タドライバ設定との不一致も起こらず、半導体チップ自
体を破壊する危険はなくなる。同様にランダム論理回路
の内部回路を状態保持しているので、ランダム論理回路
の出力信号も保持されており、その出力信号が入力され
る出力インタフェース用のバッファ回路が同時に同信号
を出力することもなく、出力同時動作による供給電源の
電圧レベルにノイズが発生し、そのために機能ツクロ回
路のテスト中に誤動作を起こす危険性もなくなる。
【0038】
【発明の効果】以上説明したように、本発明は、テスト
動作モードから通常動作モードに戻ったときに前回の通
常動作状態の回路動作から連続したランダム論理回路の
内部回路の回路動作が得られ、テスタと半導体回路チッ
プの外部入出力属性との不一致により半導体チップ自体
を破壊することがなく、かつ出力インタフェース用のバ
ッファ回路の出力同時動作による機能マクロ回路のテス
ト中の誤動作を防止できる優れた効果がある。
【図面の簡単な説明】
【図1】本発明一実施例半導体集積論理回路のブロック
構成図。
【図2】本発明他の実施例半導体集積論理回路のブロッ
ク構成図。
【図3】従来例の半導体集積論理回路のブロック構成
図。
【符号の説明】
101 外部入力ピン 102、192 外部双方向ピン 103 通常動作モードテスト動作モード共用の外部入
力ピン 104 テスト動作モード設定用の外部入力ピン 111、112、114、115、183 入力インタ
フェース用のバッファ回路 113、182 イネーブル制御付出力インタフェース
用のバッファ回路 121、123 ラッチ回路 122、124、127、128 バッファ回路 125、126 2入力オアゲート 131、132 選択回路 140 機能マクロ回路 150 ランダム論理回路 181、184 出力インタフェース用のバッファ回路 191 外部出力ピン 193 通常動作モードテスト動作モード共用の外部出
力ピン

Claims (3)

    【特許請求の範囲】
  1. 【請求項1】 オフラインテスト単位としての機能マク
    ロ回路と、複数の外部入力ピンと、複数の外部出力ピン
    と、上記複数の外部入力ピンからの信号を入力しこの複
    数の外部出力ピンから出力信号を出力するランダム論理
    回路と、オフラインテストのモード設定信号を入力する
    テスト動作モード設定用入力ピンと、上記複数の内の一
    つの外部入力ピンからの出力信号を上記ランダム論理回
    路に与える第一の供給手段と、上記機能マクロ回路の出
    力信号を上記ランダム論理回路に与える第二の供給手段
    と、上記モード設定信号に基づき上記複数の内の一つの
    外部入力ピンと上記ランダム論理回路との出力信号を選
    択して上記機能マクロ回路に出力する第一の選択回路
    と、上記モード設定信号に基づき上記機能マクロ回路と
    上記ランダム論理回路との出力信号を選択して上記複数
    の内の一つの外部出力ピンに出力する第二の選択回路と
    を備えた半導体集積論理回路において、 上記第一の供給手段および上記第二の供給手段は上記モ
    ード設定信号に基づきテスト動作モードが有効の場合に
    上記ランダム論理回路の内部回路の動作状態をモード切
    換直前の状態に保持する手段を含むことを特徴とする半
    導体集積論理回路。
  2. 【請求項2】 上記保持する手段は、上記モード設定信
    号に基づきテスト動作モードが有効の場合にそれぞれモ
    ード切換直前の入力信号を保持するラッチ回路を含む請
    求項1記載の半導体集積論理回路。
  3. 【請求項3】 上記第一の供給手段の保持する手段は、
    は上記複数の内の一つの外部入力ピンと上記モード設定
    用入力ピンとの出力信号の論理和を上記ランダム論理回
    路に与える第一の2入力オアゲートを含み、上記第二の
    供給手段の保持する手段は、上記機能マクロ回路と上記
    テスト動作モード設定用入力ピンとの出力信号の論理和
    を上記ランダム論理回路に与える第二の2入力オアゲー
    トを含む請求項1記載の半導体集積論理回路。
JP15376292A 1992-06-12 1992-06-12 半導体集積論理回路 Expired - Fee Related JP3304399B2 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP15376292A JP3304399B2 (ja) 1992-06-12 1992-06-12 半導体集積論理回路
US08/075,798 US5406567A (en) 1992-06-12 1993-06-14 Off-line test circuit of a semiconnector integrated logic circuit
EP93109481A EP0574026A3 (en) 1992-06-12 1993-06-14 Semiconductor integrated logic circuit with a test mode

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP15376292A JP3304399B2 (ja) 1992-06-12 1992-06-12 半導体集積論理回路

Publications (2)

Publication Number Publication Date
JPH05341019A true JPH05341019A (ja) 1993-12-24
JP3304399B2 JP3304399B2 (ja) 2002-07-22

Family

ID=15569581

Family Applications (1)

Application Number Title Priority Date Filing Date
JP15376292A Expired - Fee Related JP3304399B2 (ja) 1992-06-12 1992-06-12 半導体集積論理回路

Country Status (3)

Country Link
US (1) US5406567A (ja)
EP (1) EP0574026A3 (ja)
JP (1) JP3304399B2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09171060A (ja) * 1995-12-21 1997-06-30 Nec Corp 半導体集積回路

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5729553A (en) * 1994-08-29 1998-03-17 Matsushita Electric Industrial Co., Ltd. Semiconductor integrated circuit with a testable block
US5619461A (en) * 1995-07-28 1997-04-08 Micron Quantum Devices, Inc. Memory system having internal state monitoring circuit
US5740182A (en) * 1996-07-01 1998-04-14 Sun Microsystems, Inc. Method and apparatus for testing a circuit with reduced test pattern constraints
KR100207511B1 (ko) * 1996-10-18 1999-07-15 윤종용 다수개의 테스트 모드 설정 방법 및 그에 따른 장치
WO1999015909A1 (en) * 1997-09-22 1999-04-01 Duet Technologies, Inc. Method for building a testing infrastructure for a system on a semiconductor chip
US6362015B1 (en) * 1998-10-30 2002-03-26 Texas Instruments Incorporated Process of making an integrated circuit using parallel scan paths
JP3145976B2 (ja) * 1998-01-05 2001-03-12 日本電気アイシーマイコンシステム株式会社 半導体集積回路
US6272657B1 (en) * 1999-10-19 2001-08-07 Atmel Corporation Apparatus and method for progammable parametric toggle testing of digital CMOS pads
JP2002368114A (ja) * 2001-06-12 2002-12-20 Mitsubishi Electric Corp スキャンパス内蔵の半導体集積回路
JP2004355362A (ja) * 2003-05-29 2004-12-16 Nec Electronics Corp マイクロコンピュータおよびその初期設定方法
US8255707B2 (en) * 2008-03-06 2012-08-28 Fujitsu Limited System and method for providing a one-step testing architecture

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4602210A (en) * 1984-12-28 1986-07-22 General Electric Company Multiplexed-access scan testable integrated circuit
US4860290A (en) * 1987-06-02 1989-08-22 Texas Instruments Incorporated Logic circuit having individually testable logic modules
NL8800374A (nl) * 1988-02-16 1989-09-18 Philips Nv Geintegreerde monolithische schakeling met een testbus.
WO1990013043A1 (en) * 1989-04-18 1990-11-01 Vlsi Technology, Inc. Method for automatic isolation of functional blocks within integrated circuits
US5115435A (en) * 1989-10-19 1992-05-19 Ncr Corporation Method and apparatus for bus executed boundary scanning
US5226047A (en) * 1990-10-03 1993-07-06 Chips And Technologies, Inc. In-circuit emulation of a microprocessor mounted on a circuit board
US5166937A (en) * 1990-12-26 1992-11-24 Ag Communication System Corporation Arrangement for testing digital circuit devices having tri-state outputs
US5260948A (en) * 1991-03-13 1993-11-09 Ncr Corporation Bidirectional boundary-scan circuit
US5198758A (en) * 1991-09-23 1993-03-30 Digital Equipment Corp. Method and apparatus for complete functional testing of a complex signal path of a semiconductor chip

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09171060A (ja) * 1995-12-21 1997-06-30 Nec Corp 半導体集積回路

Also Published As

Publication number Publication date
US5406567A (en) 1995-04-11
EP0574026A2 (en) 1993-12-15
JP3304399B2 (ja) 2002-07-22
EP0574026A3 (en) 1996-12-18

Similar Documents

Publication Publication Date Title
US11519959B2 (en) Reduced signaling interface circuit
US9599668B2 (en) Addressable tap domain selection circuit, interface select and instruction circuitry
US5781558A (en) Diagnostic memory access
US5210759A (en) Data processing system having scan testing using set latches for selectively observing test data
JP4361681B2 (ja) Asic用試験回路
JPH05341019A (ja) 半導体集積論理回路
JPH0465350B2 (ja)
US6622273B1 (en) Scan latch circuit
US7571402B2 (en) Scan chain modification for reduced leakage
JPH08278840A (ja) 3状態バス用キーパ回路及びこれを含む集積回路
JPH10197603A (ja) 半導体集積回路および半導体集積回路の検査方法
JPH0719217B2 (ja) 情報処理装置
US20060168490A1 (en) Apparatus and method of controlling test modes of a scannable latch in a test scan chain
KR100207511B1 (ko) 다수개의 테스트 모드 설정 방법 및 그에 따른 장치
KR930005648B1 (ko) 입력절환장치
US6205566B1 (en) Semiconductor integrated circuit, method for designing the same, and storage medium where design program for semiconductor integrated circuit is stored
JP3016379B2 (ja) 半導体集積回路
JP2699355B2 (ja) 集積回路
JPH05151017A (ja) マイクロコンピユータ
JPH0277938A (ja) Lsi論理回路装置
JPH0694800A (ja) テスト回路
JPH05232188A (ja) 半導体集積回路の試験回路
JPS62192676A (ja) 半導体集積回路装置
JPH0325382A (ja) 半導体集積回路
JPS63291300A (ja) Ram自動検査回路

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees