JPH05232149A - Peak holding circuit - Google Patents
Peak holding circuitInfo
- Publication number
- JPH05232149A JPH05232149A JP3334192A JP3334192A JPH05232149A JP H05232149 A JPH05232149 A JP H05232149A JP 3334192 A JP3334192 A JP 3334192A JP 3334192 A JP3334192 A JP 3334192A JP H05232149 A JPH05232149 A JP H05232149A
- Authority
- JP
- Japan
- Prior art keywords
- input terminal
- holding capacitor
- channel mos
- terminal
- peak hold
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Measurement Of Current Or Voltage (AREA)
Abstract
Description
【0001】[0001]
【産業上の利用分野】本発明は、ピークホールド回路に
関し、特に、半導体集積回路に適したピークホールド回
路に関する。BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a peak hold circuit, and more particularly to a peak hold circuit suitable for semiconductor integrated circuits.
【0002】[0002]
【従来の技術】従来のピークホールド回路は、図4に示
すように、非反転入力端子が入力端子1に、反転入力端
子が保持コンデンサ5にそれぞれ接続された演算増幅器
2と、ゲートが演算増幅器2の出力に、ソースが保持コ
ンデンサ5に、ドレインが定電圧源9に接続されたNチ
ャンネルMOSトランジスタ4と、他方の端子が接地さ
れた保持コンデンサ5と、保持コンデンサ5と並列に接
続された抵抗6とを有する。8は電源端子、3はピーク
ホールド回路出力端子である。入力端子1の電圧が保持
コンデンサ5の電圧より低いと、演算増幅器2の出力電
圧が低くなり、NチャンネルMOSトランジスタ4は
“オフ”し、保持コンデンサ5の電圧は保持される。入
力端子1の電圧が保持コンデンサ5の電圧より高いと、
演算増幅器2の出力電圧が高くなり、NチャンネルMO
Sトランジスタ4は“オン”し、保持コンデンサ5に充
電電流が流れ、保持コンデンサ5の電圧が入力端子1の
電圧に等しくなるまで充電が続く。保持コンデンサ5と
並列に接続された抵抗6は放電時定数を決める抵抗であ
る。2. Description of the Related Art In a conventional peak hold circuit, as shown in FIG. 4, an operational amplifier 2 having a non-inverting input terminal connected to an input terminal 1 and an inverting input terminal connected to a holding capacitor 5, and an operational amplifier having a gate. An N-channel MOS transistor 4 whose source is connected to the holding capacitor 5 and whose drain is connected to the constant voltage source 9, the holding capacitor 5 whose other terminal is grounded, and the holding capacitor 5 are connected in parallel to the output of 2. And a resistor 6. Reference numeral 8 is a power supply terminal, and 3 is a peak hold circuit output terminal. When the voltage of the input terminal 1 is lower than the voltage of the holding capacitor 5, the output voltage of the operational amplifier 2 becomes low, the N-channel MOS transistor 4 turns "off", and the voltage of the holding capacitor 5 is held. If the voltage of the input terminal 1 is higher than the voltage of the holding capacitor 5,
The output voltage of the operational amplifier 2 becomes high and the N channel MO
The S transistor 4 is turned “on”, a charging current flows through the holding capacitor 5, and charging continues until the voltage of the holding capacitor 5 becomes equal to the voltage of the input terminal 1. The resistor 6 connected in parallel with the holding capacitor 5 is a resistor that determines the discharge time constant.
【0003】[0003]
【発明が解決しようとする課題】従来のピークホールド
回路は、入力信号よりも大きな雑音が入るとトランジス
タ4の“オン”抵抗で決まる充電電流が流れ、図5の破
線で示すように雑音のピークレベルを保持してしまう。
これは、信号のピークレベルを保持する妨げとなるの
で、対策として例えば図6のようにトランジスタ4のソ
ースと端子3の間に抵抗61を接続すると、雑音のピー
クレベルを保持する問題は改善されるが、集積回路内の
抵抗を使うとそのばらつきが代表例として±20%と大
きく、充電電流の精度の要求を満足できない場合があ
る。抵抗61を外付けの抵抗にすると、精度が上がる
が、端子を一つ増やす必要があり、ピークホールド回路
を多数持つ場合には端子数の増加が特に問題になる。In the conventional peak hold circuit, when a noise larger than the input signal is input, a charging current determined by the "on" resistance of the transistor 4 flows, and the peak noise is generated as shown by the broken line in FIG. Holds the level.
This hinders holding the peak level of the signal. Therefore, if a resistor 61 is connected between the source of the transistor 4 and the terminal 3 as shown in FIG. 6, for example, the problem of holding the peak level of noise is improved. However, when the resistance in the integrated circuit is used, the variation is large as ± 20% as a typical example, and the demand for the accuracy of the charging current may not be satisfied. If the resistor 61 is an external resistor, the accuracy will be improved, but it is necessary to increase the number of terminals by one, and if there are many peak hold circuits, the increase in the number of terminals becomes a particular problem.
【0004】本発明は従来の上記実情に鑑みてなされた
ものであり、従って本発明の目的は、従来の技術に内在
する上記課題を解決することを可能とした新規なピーク
ホールド回路を提供することにある。The present invention has been made in view of the above-mentioned conventional circumstances, and therefore an object of the present invention is to provide a novel peak hold circuit capable of solving the above problems inherent in the conventional art. Especially.
【0005】[0005]
【課題を解決するための手段】上記目的を達成する為
に、本発明に係るピークホールド回路は、入力端子と、
保持コンデンサと、前記入力端子に非反転入力端子が接
続され前記保持コンデンサに反転入力端子が接続された
演算増幅器と、この演算増幅器の出力で制御され前記保
持コンデンサに出力端子が接続されたスイッチを有する
ピークホールド回路において、前記スイッチの入力端子
に接続された定流源を備えて構成される。In order to achieve the above object, a peak hold circuit according to the present invention comprises an input terminal,
A holding capacitor; an operational amplifier having a non-inverting input terminal connected to the input terminal and an inverting input terminal connected to the holding capacitor; and a switch controlled by the output of the operational amplifier and having an output terminal connected to the holding capacitor. The peak hold circuit has a constant current source connected to the input terminal of the switch.
【0006】[0006]
【実施例】次に本発明をその好ましい一実施例について
図面を参照して具体的に説明する。BEST MODE FOR CARRYING OUT THE INVENTION The present invention will now be described in detail with reference to the accompanying drawings with reference to the accompanying drawings.
【0007】図1は本発明によるピークホールド半導体
集積回路の第1の実施例を示す回路構成図である。FIG. 1 is a circuit configuration diagram showing a first embodiment of a peak hold semiconductor integrated circuit according to the present invention.
【0008】図1を参照するに、入力端子1は、演算増
幅器2の非反転入力端子に、演算増幅器2の出力端子は
NチャンネルMOSトランジスタ4のゲートに、反転入
力端子はNチャンネルMOSトランジスタ4のソースと
ピークホールド回路出力端子3にそれぞれ接続されてい
る。NチャンネルMOSトランジスタ4のドレインは定
電流源7の出力端子に、定電流源7の入力端子は電源端
子8に、電源端子8には外部電源9が、ピークホールド
回路出力端子3に他端が接地された保持コンデンサ5と
放電用抵抗6が、それぞれ接続されている。Referring to FIG. 1, the input terminal 1 is the non-inverting input terminal of the operational amplifier 2, the output terminal of the operational amplifier 2 is the gate of the N-channel MOS transistor 4, and the inverting input terminal is the N-channel MOS transistor 4. And the peak hold circuit output terminal 3 are respectively connected. The drain of the N-channel MOS transistor 4 is the output terminal of the constant current source 7, the input terminal of the constant current source 7 is the power supply terminal 8, the power supply terminal 8 is the external power supply 9, and the peak hold circuit output terminal 3 has the other end. The holding capacitor 5 and the discharging resistor 6 which are grounded are connected to each other.
【0009】次に図1に示した回路の動作について図5
の波形図に基づいて説明する。Next, the operation of the circuit shown in FIG. 1 will be described with reference to FIG.
A description will be given based on the waveform diagram of.
【0010】入力端子1の入力電圧が保持コンデンサ5
の電圧より高くなると、演算増幅器2の出力電圧が高く
なり、トランジスタ4が“オン”し、定電流源7の電流
が保持コンデンサ5に流れる。保持コンデンサ5の電圧
即ちピークホールド回路出力電圧は、定電流源7の電流
をI、保持コンデンサ5の容量をCとおくと、dV/d
T=I/Cの傾きで上昇する。信号と雑音の継続時間を
それぞれT1、T2とおき、T1《T2の場合、信号と
雑音によるピークホールド回路出力電圧をそれぞれV
1、V2とおくと、V1》V2なので、信号と比較して
短時間の雑音が入っても、図5の破線で示すように、出
力電圧はわずかしか上昇しないので、雑音が入ってもピ
ークレベルを保持する妨げにならない。The input voltage of the input terminal 1 is the holding capacitor 5
When the voltage becomes higher than the voltage of 1, the output voltage of the operational amplifier 2 becomes higher, the transistor 4 turns on, and the current of the constant current source 7 flows into the holding capacitor 5. If the current of the constant current source 7 is I and the capacity of the holding capacitor 5 is C, the voltage of the holding capacitor 5, that is, the output voltage of the peak hold circuit is dV / d.
It rises with a slope of T = I / C. The durations of the signal and noise are set to T1 and T2, respectively, and when T1 << T2, the output voltage of the peak hold circuit due to the signal and noise is respectively V
1, V2 is V1 >> V2. Therefore, even if noise is input for a short time as compared with the signal, the output voltage rises only slightly as shown by the broken line in FIG. Does not interfere with holding the level.
【0011】図2は、図1の定電流源7のかわりに、P
チャンネルMOSトランジスタ21及び22からなるカ
レントミラーと定電流源23を使った場合の本発明によ
る第2の実施例を示す回路構成図であり、この第2の実
施例の動作は図1と同じである。図1と図2の回路で
は、定電流源を集積回路の内部に持っているので、充電
電流の精度の要求が厳しい場合には、トリミング等を使
って、抵抗のばらつきによる定電流のばらつきを補正す
る必要がある。In FIG. 2, instead of the constant current source 7 of FIG.
It is a circuit block diagram which shows the 2nd Example by this invention when the current mirror which consists of channel MOS transistors 21 and 22, and the constant current source 23 is used, and the operation | movement of this 2nd Example is the same as that of FIG. is there. Since the circuits of FIGS. 1 and 2 have a constant current source inside the integrated circuit, when the accuracy of the charging current is strict, trimming or the like is used to reduce the variation of the constant current due to the variation of the resistance. It needs to be corrected.
【0012】図3は本発明の第3の実施例を示す回路構
成図である。FIG. 3 is a circuit configuration diagram showing a third embodiment of the present invention.
【0013】図3を参照するに、入力端子1は演算増幅
器2の非反転入力端子に、演算増幅器2の出力端子はN
チャンネルMOSトランジスタ31のゲートに、反転入
力端子はPチャンネルMOSトランジスタ33のドレイ
ンとピークホールド回路出力端子3にそれぞれ接続され
ている。NチャンネルMOSトランジスタ31のドレイ
ンは抵抗32の一端とPチャンネルMOSトランジスタ
33のゲートに、PチャンネルMOSトランジスタ33
のソースはPチャンネルMOSトランジスタ34のドレ
インに、それぞれ接続されている。演算増幅器36の反
転入力端子に定電圧源37が、非反転入力端子に外付け
抵抗用端子38とPチャンネルMOSトランジスタ35
のドレインが、出力端子にPチャンネルMOSトランジ
スタ34及び35のゲートが、それぞれ接続されてい
る。外付け抵抗用端子38に接地された外付け抵抗39
が、電源端子8に抵抗32の他端とPチャンネルMOS
トランジスタ34及び35のソースと外部電源9が、そ
れぞれ接続されている。ピークホールド回路出力端子3
に他端が接地された保持コンデンサ5と放電用抵抗6
が、それぞれ接続されている。Referring to FIG. 3, the input terminal 1 is the non-inverting input terminal of the operational amplifier 2 and the output terminal of the operational amplifier 2 is N.
The inverting input terminal is connected to the gate of the channel MOS transistor 31 and to the drain of the P-channel MOS transistor 33 and the peak hold circuit output terminal 3, respectively. The drain of the N-channel MOS transistor 31 is connected to one end of the resistor 32 and the gate of the P-channel MOS transistor 33.
Are connected to the drains of the P-channel MOS transistors 34, respectively. The inverting input terminal of the operational amplifier 36 is the constant voltage source 37, and the non-inverting input terminal is the external resistor terminal 38 and the P-channel MOS transistor 35.
Of the P-channel MOS transistors 34 and 35 is connected to the output terminal thereof. External resistor 39 grounded to external resistor terminal 38
However, the other end of the resistor 32 and the P channel MOS are connected to the power supply terminal 8.
The sources of the transistors 34 and 35 are connected to the external power supply 9, respectively. Peak hold circuit output terminal 3
Holding capacitor 5 and discharge resistor 6 whose other end is grounded
Are connected to each other.
【0014】次に図3に示した回路の動作について説明
する。定電圧源37の電圧をV、外付け抵抗39の抵抗
値をRとおき、PチャンネルMOSトランジスタ34及
び35を同じ形状のトランジスタとすると、保持コンデ
ンサに流れる電流は、V/Rとなる。定電圧源の電圧
は、ばらつきを小さくすることができ、外付け抵抗39
も集積回路内の抵抗よりも精度がよいので、定電流のば
らつきを小さくでき、従って充電電流の精度を高くする
ことができる。さらに、ピークホールド回路が多数あっ
ても、カレントミラー回路の出力の数を増やすことによ
り、一つの外付け抵抗で済ますことができるので、ピン
数は増加しない。またこの第3の実施例では、トランジ
スタ31で演算増幅器2の信号を反転して保持コンデン
サ5への充電電流を制御するトランジスタ33をPチャ
ンネルMOSトランジスタにすることにより、基板バイ
アス効果によるしきい値電圧VTの増加を防ぎ、ピーク
ホールド回路のダイナミックレンジを広げている。Next, the operation of the circuit shown in FIG. 3 will be described. If the voltage of the constant voltage source 37 is V and the resistance value of the external resistor 39 is R, and the P-channel MOS transistors 34 and 35 are transistors of the same shape, the current flowing through the holding capacitor is V / R. Variations in the voltage of the constant voltage source can be reduced, and the external resistor 39
Since it is more accurate than the resistance in the integrated circuit, it is possible to reduce the variation in the constant current, and thus to improve the accuracy of the charging current. Further, even if there are many peak hold circuits, one external resistor can be used by increasing the number of outputs of the current mirror circuit, so the number of pins does not increase. Further, in the third embodiment, the transistor 33 which inverts the signal of the operational amplifier 2 by the transistor 31 to control the charging current to the holding capacitor 5 is a P-channel MOS transistor, so that the threshold value due to the substrate bias effect is obtained. The increase of the voltage VT is prevented and the dynamic range of the peak hold circuit is widened.
【0015】[0015]
【発明の効果】以上説明したように、本発明によれば、
保持コンデンサの充電を定電流源で行うことにより信号
に対して短時間の雑音が入っても、雑音によるピークホ
ールド回路出力の変化が小さく、従って雑音による影響
の小さなピークホールド回路を実現することができる。As described above, according to the present invention,
By charging the holding capacitor with a constant current source, even if short-term noise is introduced to the signal, the change in the peak hold circuit output due to noise is small, and thus a peak hold circuit that is less affected by noise can be realized. it can.
【図1】本発明に係るピークホールド回路の第1の実施
例を示す回路構成図である。FIG. 1 is a circuit configuration diagram showing a first embodiment of a peak hold circuit according to the present invention.
【図2】本発明に係るピークホールド回路の第2の実施
例を示す回路構成図である。FIG. 2 is a circuit configuration diagram showing a second embodiment of a peak hold circuit according to the present invention.
【図3】本発明に係るピークホールド回路の第3の実施
例を示す回路構成図である。FIG. 3 is a circuit configuration diagram showing a third embodiment of a peak hold circuit according to the present invention.
【図4】従来におけるピークホールド回路の第1の例を
示す回路図である。FIG. 4 is a circuit diagram showing a first example of a conventional peak hold circuit.
【図5】ピークホールド回路の入出力波形図である。FIG. 5 is an input / output waveform diagram of the peak hold circuit.
【図6】従来におけるピークホールド回路の第2の例を
示す回路図である。FIG. 6 is a circuit diagram showing a second example of a conventional peak hold circuit.
1…入力端子 2、36…演算増幅器 3…ピークホールド回路出力端子 4、31…NチャンネルMOSトランジスタ 5…保持コンデンサ 6…放電用抵抗 7、23…定電流源 8…電源端子 9…外部電源 21、22、33〜35…PチャンネルMOSトランジ
スタ 37…定電圧源 38…外付け抵抗端子 39…外付け抵抗DESCRIPTION OF SYMBOLS 1 ... Input terminal 2, 36 ... Operational amplifier 3 ... Peak hold circuit output terminal 4, 31 ... N-channel MOS transistor 5 ... Holding capacitor 6 ... Discharge resistor 7, 23 ... Constant current source 8 ... Power supply terminal 9 ... External power supply 21 , 22, 33 to 35 ... P-channel MOS transistor 37 ... Constant voltage source 38 ... External resistance terminal 39 ... External resistance
Claims (2)
力端子に非反転入力端子が接続され前記保持コンデンサ
に反転入力端子が接続された演算増幅器と、前記演算増
幅器の出力で制御され前記保持コンデンサに出力端子が
接続されたスイッチを有するピークホールド回路におい
て、前記スイッチの入力端子に定電流源を接続したこと
を特徴とするピークホールド回路。1. An input terminal, a holding capacitor, an operational amplifier having a non-inverting input terminal connected to the input terminal and an inverting input terminal connected to the holding capacitor, and the holding capacitor controlled by the output of the operational amplifier. A peak-hold circuit having a switch having an output terminal connected to the output terminal, wherein a constant current source is connected to an input terminal of the switch.
ー回路と、該カレントミラー回路と接地間に接続された
第2の定電流源とを用いたことを更に特徴とする請求項
1に記載のピークホールド回路。2. The constant current source is replaced by a current mirror circuit, and a second constant current source connected between the current mirror circuit and ground is used. Peak hold circuit.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP3334192A JPH05232149A (en) | 1992-02-20 | 1992-02-20 | Peak holding circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP3334192A JPH05232149A (en) | 1992-02-20 | 1992-02-20 | Peak holding circuit |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH05232149A true JPH05232149A (en) | 1993-09-07 |
Family
ID=12383868
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP3334192A Pending JPH05232149A (en) | 1992-02-20 | 1992-02-20 | Peak holding circuit |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH05232149A (en) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2007255909A (en) * | 2006-03-20 | 2007-10-04 | Nec Electronics Corp | Peak detection circuit |
JP2008125018A (en) * | 2006-11-15 | 2008-05-29 | New Japan Radio Co Ltd | Surround control circuit |
JP2009250628A (en) * | 2008-04-01 | 2009-10-29 | Mitsubishi Electric Corp | Peak hold circuit |
-
1992
- 1992-02-20 JP JP3334192A patent/JPH05232149A/en active Pending
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2007255909A (en) * | 2006-03-20 | 2007-10-04 | Nec Electronics Corp | Peak detection circuit |
JP2008125018A (en) * | 2006-11-15 | 2008-05-29 | New Japan Radio Co Ltd | Surround control circuit |
JP2009250628A (en) * | 2008-04-01 | 2009-10-29 | Mitsubishi Electric Corp | Peak hold circuit |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4853654A (en) | MOS semiconductor circuit | |
US7312509B2 (en) | Digital temperature sensing device using temperature depending characteristic of contact resistance | |
US4346310A (en) | Voltage booster circuit | |
KR900000993B1 (en) | Comparator Circuit with Improved Output Characteristics | |
KR960010390B1 (en) | Switching constant current source circuit | |
US5367491A (en) | Apparatus for automatically initiating a stress mode of a semiconductor memory device | |
US5362995A (en) | Voltage comparing circuit | |
JP2000077992A (en) | Analog switch | |
EP0069444A2 (en) | Trigger pulse generator | |
US5905452A (en) | Current source cell apparatus for digital/analog converter | |
US20030052717A1 (en) | Track and hold circuit | |
US5136293A (en) | Differential current source type d/a converter | |
US10666244B2 (en) | Comparator and oscillation circuit | |
JPH05232149A (en) | Peak holding circuit | |
JPH0677804A (en) | Output circuit | |
KR20030072527A (en) | Generator of dc-dc converter | |
US4217505A (en) | Monostable multivibrator | |
US11493390B2 (en) | Temperature sensing circuit | |
EP0499645A1 (en) | Differential amplifying circuit of operational amplifier | |
KR930005938Y1 (en) | Sample and hold circuit for communication | |
JPH0522148A (en) | Constant current switch circuit and d/a conversion circuit using same circuit | |
KR100218354B1 (en) | Differential amplifier | |
JPH0669770A (en) | Delay circuit | |
JPS58210714A (en) | comparator | |
JPH0669769A (en) | Comparator |