[go: up one dir, main page]

JPH02129697A - デジタル音声信号発生装置 - Google Patents

デジタル音声信号発生装置

Info

Publication number
JPH02129697A
JPH02129697A JP63282797A JP28279788A JPH02129697A JP H02129697 A JPH02129697 A JP H02129697A JP 63282797 A JP63282797 A JP 63282797A JP 28279788 A JP28279788 A JP 28279788A JP H02129697 A JPH02129697 A JP H02129697A
Authority
JP
Japan
Prior art keywords
signal
supplied
amplitude
output
control data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP63282797A
Other languages
English (en)
Inventor
Takeshi Kutaragi
久多良木 健
Makoto Furuhashi
古橋 真
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP63282797A priority Critical patent/JPH02129697A/ja
Publication of JPH02129697A publication Critical patent/JPH02129697A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Electrophonic Musical Instruments (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】
A 産業上の利用分野 本発明は、電子楽器等に好適な、デジタル音声信号発生
装置に関する。 発明の詳細な説明 以下の順序で本発明を説明する。 A 産業上の利用分野 B 発明の概要 C従来の技術 D 発明が解決しようとする課題 B 発明の概要 本発明は、デジタル音声信号が振幅制御手段を介して出
力されるデジタル音声信号発生装置において、振幅制御
手段による振幅増大処理期間を基準最終値の374を境
に2分し、前及び後の処理期間の振幅増大率を4対1に
設定することにより、指数的振幅増大特性を折線で良好
に近似することができて、信号処理演算を簡単化するこ
とができるようにしたものである。 C従来の技術 従来、電子楽器の音源またはゲーム機の効果音の音源と
して、例えば方形波信号をそれぞれ分周比及びデニーテ
ィ比が異なる複数のプリセット分周器に供給し、各分周
器から出力される個々の音源信号(いわゆるボイス)を
適宜のレベルで合成するものがあった。原発振波形とし
ては、3角波、正弦波等も用いられる。 また、楽器によっては、例えばピアノやドラムのように
、全発音期間がアタック、デイケイ、サスティン及びI
J IJ−スの4区間に分けられ、各区間で信号の振幅
(レベル)が特有の変化状態を呈するものがあり、これ
に対応するため、各ボイスの信号レベルが同様に変化す
るように、いわゆるADSR制御が行なわれる。 一方、電子楽器用の音源として、正弦波信号を低周波数
の正弦波信号で周波政変m (FM)した、いわゆるF
M音源が知られており、変調度を時間の函数として、少
ない音源で多種多様の音声信号(本明細書ではオーディ
オ信号を意味する)を得ることができる。 なお、効果音の音源としてノイズが用いられることがあ
る。 D 発明が解決しようとする課題 前述のようないわゆる電子音源を用いて、現実の各種楽
器の音を再現するためには、極めて複雑な信号処理が必
要であり、回路規模が大きくなるという問題があった。 近時、この問題を解消するために、現実の各種楽器の音
をデジタル録音して、これをメモリ(ROM )に書き
込んでおき、このメモリから所要の楽器の信号を読み出
すようにした、いわゆるサンプラ音源が賞月されるよう
になった。 このサンプラ音源では、メモリの容量を節約するために
、デジタル音声信号はデータ圧縮されてメモリに書き込
まれ、メモリから読み出された圧縮デジタル信号は伸長
処理されて原デジタル音声信号に復する。 また、各楽器毎に特定の高さ(ピッチ)の音の信号だけ
をメモリに書き込んでおき、メモリから読み出した信号
をピッチ変換処理して、所望の高さの音の信号を得るよ
うにしている。 更に、フォルマントと呼ばれる、各楽器に特有な発音初
期の信号波形はそのままメモリに書き込まれるが、基本
周期の繰返し波形となる部分はその1周期分だけ書き込
まれ、繰返して読み出される。 これらの信号処理は、当然にデジタル処理であるが、簡
単のために、本明細書ではそれぞれアナログ信号処理機
能で表現する。 ところで、前述のアタック区間では、楽器音のレベルが
次の(1)式で示されるように指数的に上昇することが
多い。 y=Ao−Bo−exp (−kt)   ””(1)
ここにAo、 Bo、 kはそれぞれ正の定数である。 ところが、上述のようなサンプラ音源で、(1)式で示
されるような指数的レベル上昇特性を実現することは、
各サンプル値へのデジタル乗算及び加算によって可能で
ある。 しかしながら、この場合、前サンプルへの乗数yI を
現サンプルへの乗数y1.1 に更新するためには、 yt、+=y++K (T−yt)   ・・・・・・
(2)で示されるように、3回のデジタル演算が必要で
あり、信号処理が複雑化するという問題が生ずる。 また、直線的レベル上昇特性の場合、信号処理は簡単で
あるが、所望の特性とはかなり異なったものとなるとい
う問題が生ずる。 かかる点に鑑み、本発明の目的は、簡単な演算で、所望
の特性との近似度が良好な振幅増大特性を有するデジタ
ル音声信号発生装置を提供するところにある。 E 課題を解決するための手段 本発明は、デジタル音声信号を振幅制御手段を介して出
力するようにしたデジタル音声信号発生装置において、
振幅制御手段による振幅増大処理を初期値から基準最終
値の374までの第1の処理期間と、この第1の処理期
間に続く基準最終値までの第2の処理期間とに区分する
と共に、第1及び第2の処理期間のそれぞれの振幅増大
率を4対1に設定して行なうようにしたデジタル音声信
号発生装置である。 F 作用 かかる構成によれば、簡単な演算処理で、所望の指数的
特性と良好に近似した振幅増大特性が得られる。 G 実施例 以下、第1図〜第5図を参照しながら、本発明によるデ
ジタル音声信号発生装置の一実施例について説明する。 G1 実施例の全体の構成 本発明の一実施例の全体の構成を第5図に示す。 第5図において、(1)は外部に設けられた音源ROM
であって、前述のようにデジタル録音された、例えば1
6ビツトの各種楽器の多様なデータが準瞬時圧縮されて
、例えば4ビツトにビット・レート低減(BRRエンコ
ード)され、ブロック化されて格納される。 (10)はデジタル信号処理装置(DSP)を全体とし
て示し、信号処理部(11)及びレジスタRAM(12
)が含まれる。ROM (t)の各種音源データのうち
の所望のデータが、CP U(13)に制御されて、信
号処理部(11)を経由して外部RAM(14)に転送
される。この外II RA M(14)は例えば64k
Bの8遣を有し、音源データの他に、CP U (13
)のプログラムも書き込まれ、それぞれ時分割で用いら
れる。 同様に各種制御データ等が格納されたレジスタRAM(
12)も信号処理部(11)及びCP U(13)の双
方からそれぞれ時分割で用いられる。 外部RAM(14)から読み出された音源データは、信
号処理部(11)において、前述のBRRエンコードと
逆のBRRデコード処理により、もとの音源データに復
した後、必要に応じて、さきに述べたようなADSR処
理、ピッチ変換等の各種処理を施される。処理後のデジ
タル音声信号は、D−A変換器(2)を介して、スピー
カ(3)に供給される。 G2実施例の要部の構成 本発明の一実施例の要部の構成を第1図及び第2図に示
す。 本実施例では”A、”B・・・・#Hの8ボイスをそれ
ぞれ左及び右の2チヤンネルに合成して出力するように
なされており、各ボイス及び各チャンネルのデジタル音
声信号はそれぞれ時分割で演算処理されるが、説明の便
宜上、第1図及び第2図では各ボイス毎及び各チャンネ
ル毎にそれぞれ同じ構成の仮想的ハードウェアを設けで
ある。 第1図において、(2OA)、 (20B)・・・・(
20)1)  はそれぞれボイス11A、  ボイスI
IB・・・・ボイスIIHに対する信号処理部であって
、外部RAM(14)の端子(15)に供給される音源
選択データSRC,〜hによって音源データ格納部(1
4V)から読み出された所望の音源データがそれぞれ供
給される。 信号処理部(2OA)  に供給された音源データは、
スイッチS1mを介して、BRRデコーダ(21)に供
給されて、前述のようにデータ伸長され、バッファRA
M(22)を介して、ピッチ変換回路(23)に供給さ
れる。スイッチSlaには、端子(31a)及び(32
a)  を介して、レジスタRAM(12)(第5図参
照)から制御データKON (キーオン)及びKOF(
キーオフ)が供給されて、その開閉が制御される。また
、ピッチ変換回路(23)には、演算パラメータ等の制
御回路(24)及び端子(33a)  を経て、レジス
タRAM(12)からピッチ制御データP(H)。 P (L)  が供給されると共に、制御回路(24)
には、端子(34a) 及びスイッチ32aを経て、例
えばボイスILHのような他のボイスの信号が供給され
る。 スイッチ32aには、端子(35a) を介して、レジ
スタRAM(12)から制御データFMON(FMオン
)が供給されて、その接続状態が制御される。 ピッチ変換回路(23)の出力が乗算器(26)に供給
されると共に、レジスタRA M(12)からの制御デ
ータENV(エンベロープ制御)及びA[]SR(AD
SR制御)が、それぞれ端子(36a> 及び(37a
) 、制御回路(27)及び(28)と切換スイッチ3
3mとを経て乗算器(26)に供給される。スイッチS
31の接続状態は制御データADSRの最上位ピットに
よって制御される。 なお、効果音源としてノイズを用いる場合、図示は省略
するが、例えばM系列のノイズ発生器の出力がピッチ変
換回路(23)の出力と切り換えられて乗算器(26)
に供給される。 乗算器(26)の出力が第2及び第3の乗算器(29j
7)及び<29r)  に共通に供給されると共に、レ
ジスタRAM(12)からの制御データLVL (左音
量)及びRVL (右音量)が、それぞれ端子(38a
)及び(39a) を介して、乗算器(291)及び(
29r)  に供給される。 乗算器(26)の出力の瞬時値0UTXが、端子(41
a)を経て、レジスタRAM(12)に供給されると共
に、信号処理部(20B)  の端子(34b)  に
供給される。スイッチS3aの出力の波高値ENVXが
、端子(42a)  を経て、レジスタRA M(12
)に供給される。 また、破線で示すように、信号処理部(2OA)  の
端子(41a)  の出力を、信号処理部(20B) 
 の端子(36b)  に供給することもできる。 レジスタRA M(12)上の各制御データのマツプを
次の第1表及び第2表に示す。 第1表 第2表 第1表の制御データは各ボイス毎に用意される。 第2表の制御データは8ボイスに共通に用意される。ア
ドレスOD以下の制御データは以下に説明する第2図に
関するものである。なお、各レジスタはそれぞれ8ビツ
トである6 第2図において、(50L)  及び(50R)  は
それぞれ左チャンネル及び右チャンネルの信号処理部で
あって、第1図の信号処理部(2OA)  の第2の乗
算器(291)  の出力が、端子TL、を経て、左チ
ヤンネル信号処理部(50L) の主加算器(51ml
)に直接に供給されると共に、スイッチ34aを介して
、副加算器(51el)に供給され、第3の乗算器(2
9r) の出力が、端子TR,を経て、右チヤンネル信
号処理部(50R)  の主加算器(51mr)に直接
に供給されると共に、スイッチSlaを介して、副加算
器(516r)に供給される。 以下同様に、ボイスw B 、a Hの信号処理部(2
0B)〜(20)1)  の各出力が左及び右チャンネ
ルの信号処理a’1s(50L)  及び(50R> 
 の各加算器(51mj2)、 (51el)及び(5
1mr)、 (51er)  に供給される。 両信号処理部(50L)、 (50R)の同じボイスに
対応するスイッチS 4111  S sa ; S 
4b+  s 51+・・・・S4h+sshには、端
子(61a)、 (61b) ” ・・(61h)  
を介して、レジスタRA M(12)から制御データE
ON、(エコーオン)、EONb・・・・E ONhが
供給され、それぞれ連動して開閉される。 主加算器(511111)の出力が乗算器(52)に供
給されると共に、レジスタRA M(12)からの制御
データMVL (主音量)が端子(62)を介して乗算
器(52)に供給され、乗算器(52)の出力が加算器
(53)に供給される。 一方、副加算器(51+J’)の出力は、加算器(54
)、外II RA M(14)の左チャンネル・エコー
制御部(14E1)及びバッファRA M(55)を介
して、例えば有限インパルス応答(FIR)フィルタの
ようなデジタル低域フィルタ(56)に供給される。エ
コー制御部(14El)には、端子(63)及び(64
)を介して、レジスタRA M(12)からの制御デー
タESA (エコースタートアドレス)及びEDL(エ
コーデイレイ)が供給される。 低域フィルタ(56)には、端子(66)を介して、レ
ジスタRAM(12)から係数データCa ”−Ct 
が供給される。 低域フィルタ(56)の出力が、乗算器(57)を介し
て加算器(54)にフィードバックされると共に、乗算
器(58)に供給される。両乗算器(57)及び(58
)には、それぞれ端子(67)及び(68)を介して、
レジスタRAM(12)からの制御データEFB (エ
コーフィードバック)及びEVL (エコー音量)が供
給される。 乗算器(58)の出力は、加算器(53)に供給されて
、主加算器(52)の出力と合成され、オーバサンプリ
ングフィルタ(59)を介して、出力端子Lout に
導出される。 なお、第2図の外部RAM(14El)及び<L4Er
)は、第1図の外IRAM(14V)と同様に、それぞ
れ前出第5図の外部RAM(14)の一部分であって、
各ボイス毎及び各チャンネル毎に時分割で用いられる。 また、第1図のバッファRAM(22)及び第2図のバ
ッファRA M(55)も、上述と同様に、時分割で用
いられる。 G3実施例の他の要部の構成 本発明の一実施例の振幅制御に関する演算部の構成を第
3図に示す。この第3図に°おいて前出第1図及び第5
図に対応する部分には同一の符号を付ける。 第3図において、(71〉は乗算器であって、バス(7
2)を介して、バッファRA M(22)及びROM(
74)の出力が供給されると共に、バス(73)を介し
て、係数RAM(75)の出力が供給される。ROM(
76)の出力がバス(77)を介して加算器(81)に
供給されると共に、乗算器(71)の出力が加算器(8
1)に供給され、加算器(81)の出力がCレジスタ(
82)に供給される。レジスタ(82)の出力が、バス
(77)ヲ介して加算器(81)に供給されると共に、
オーバーフローリミッタ(図示を省略)及びレベルシフ
タ(84)を介して、Yo レジスタ(85)、Yl 
レジスタ(86)及びY2  レジスタ(87)に共通
に供給される。 レジスタ(85)の出力は、バス(72)を介して、乗
算器(71)に供給され、レジスタ(86)の出力が外
部に導出される。レジスタ(87)の出力が係数RAM
(75)及び制御回路(27)に供給され、制御回路(
27)の出力がROM(74)及び(76)に供給され
ると共に、係数RA M(75)に供給される。 G4 実施例の要部の動作 次に、本発明の一実施例のうち、第1図及び第2図に示
した要部の動作について説明する。 音源データ格納1(14V)  には、例えばピアノ、
サキソホン、シンバル・・・・のような各種楽器の音源
データが0〜2550番号を付けて格納されており、音
源選択データSRC,〜hによって選択された8個の音
源データが、各ボイスの信号処理部(20^)〜(20
1()  において、時分割でそれぞれ所定の処理を施
される。 本実施例において、サンプリング周波数f、は例えば4
4.1kHzに選定され、1サンプリング周期(1/f
、)  内に8ボイス及び2チヤンネルで例えば合計1
28サイクルの演算処理が行なわれる。1演算サイクル
は例えばlT0n5ec となる。 本実施例において、各ボイスの発音の開始(キーオン)
と停止(キーオフ)とを示すスイッチSli〜S+hの
制御は、通常とは異なり、別々のフラグを用いて行なわ
れる。即ち、制御データKON(キーオン)及びKOF
 (キーオフ)が別々に用意される。面制御データはそ
れぞれ8ビツトであって、別々のレジスタに書き込まれ
る。各ビットD0〜D、が各ボイス“A−”Hのキーオ
ン、キーオフにそれぞれ対応する。 これにより、使用者(ソフトハウス)はキーオン、キー
オフしたいボイスだけにフラグ1″を立てればよく、従
来のように、例えば個々の音符ごとに、変更しないビッ
トを−Hバッファレジスタに書き込むプログラムを作製
するという煩わしい作業が必要なくなる。 前述のように、本実施例では斡A、n )(の8ボイス
を時分割で信号処理するため、ピッチ変換回路(23)
においては、前後各4サンプルの入力データに基いて補
間演算、即ちオーバーサンプリングを行ない、入力デー
タと同一のサンプリング周波数fsでピッチ変換を行っ
ている。所望のピッチは制御データP (Fl) 及び
P (L) で表わされる。 なお、このP (L)の下位ビットを0にすれば、補間
データの不均一な間引きを回避することができて、ピッ
チの細かい揺らぎが発生せず、高品質の再生音が得られ
る。 端子(35a) からの制御データFMO旧こより、ス
イッチS□が閉成されると、前述のように端子(34a
)に供給される、例えばボイス″Hの音声信号データが
ピッチ制御データP (H)、 P (L)  に代入
されたようになって、ボイスI′IAの音声信号が周波
数変調(FM)される。 これにより、変調信号が例えば数ヘルツの超低周波の場
合は被変調信号にビブラートがかかり、可聴周波の変調
信号の場合は被変調信号の再生音の音色が変化して、特
別に変調専用の音源を設けずとも、サンプラ方式でFM
音源が得られる。 なお、制御データFMONは、前述のKONと同様に8
ビツトのレジスタに書き込まれ、各ビットD0〜D、が
ボイスII p、 、It Hにそれぞれ対応する。 また、変調及び被変調ボイスを任意に選定可能とするた
めには、変調信号を一時的に格納するメモリが必要とな
る。本実施例では、前段のボイスの信号で次段のボイス
の信号を変調することにより、ハードウェアの構成を簡
単化している。 更に、変調信号に選定されたボイスには、乗算器(29
1)及び(29r)  において、制御データLVL及
びRVLによりミ5−ティングが掛けられて、音声デー
タのオーバーフロー等が防止される。 乗算器(26)においては、制御データENV及びAD
SRに基いて、ピッチ変換回路(23)の出力信号のレ
ベルが時間的に制御される。 即ち、制御データADSRのMSBが“1”の場合、ス
イッチ53mは図示の接続状態となってA[lSR制御
が行なわれ、制御データADSRのMSBが“0”の場
合にはスイッチ83aが図示とは逆の接続状態となって
)ニーディング等のエンベロープ制御が行なわれる。 このエンベロープ制御は、制御データENVの上位3ビ
ツトにより、直接指定、直線または折線フェードイン、
直線または指数フェードアウトの5モードを選択するこ
とができ、各モードの初期値には現在の波高値が採用さ
れる。 折線フェードインモードでは、3回の演算が必要な、前
出(1)式の形の指数的なレベル上昇特性が、1回の演
算で事足りる、急及び緩の2種の勾配(上昇率)の折線
で近似される。 この場合、0〜3/4 レベルの区間の勾配と、374
〜ルベルの区間の勾配を4:1に選定することにより、
〔1)式との近似度の良好な、折線のレベル上昇特性が
得られる。 指数フェードアウトモードでは、 y=Ao ・exp (−kt)      ・・・・
”(3)の形の指数的なレベル降下特性となる。 また、ADRS制御の場合、信号レベルは、アタック区
間でのみ直線的に上昇し、デイケイ、サスティン及びリ
リースの3区間では指数的に下降する。 そして、フェードイン及びフェードアウトの時間長は、
制御データENVの下位5ビツトで指定されるパラメー
タ値に応じて各モード毎に適宜に設定される。 同様に、アタック及びサスティンの時間長は制御データ
ADSR(2)の上位及び下位の各4ビツトで指定され
るパラメータ値に応じて設定され、サスティンレベルと
、デイケイ及びIJ IJ−スの時間長とは、制御デー
タADSR(1)の各2ビツトで指定されるパラメータ
値に応じて設定される。 本実施例では、演算回数を減するため、上述のように、
ADSRモードのアタック区間において、信号レベルが
直線的に上昇するようになっているが、ADSRモード
をエンベロープモードに切換え、アタック区間に折線フ
ェードインモードを対応させると共に、デイケイ、サス
ティン及びリリースの3区間に指数フェードアウトモー
ドを対応させて、より自然なADSR制御をマニュアル
に行なうことができる。 制御回路(27)が直接指定モードである場合、他のボ
イス、例えばIIHの信号が信号処理部(20H)の端
子(41h)から、信号処理l (2OA)  の端子
(36a)に供給されると、乗算器(26)において、
ボイス″Aの音声信号がボイスsHの音声信号によって
振幅変調される。 これにより、変調信号が例えば数ヘルツの超低周波の場
合は被変調信号にトレモロがかかる等各種の演奏効果が
得られる。 また、乗算器(26)の信号出力及びエンベロープ制御
入力をそれぞれ端子(41a)及び(42a) からレ
ジスタRA M(12)に供給し、サンプル周期ごとに
書き換えることにより、例えば同じ楽器の音源データか
らそれぞれピッチが大きく異なる複数の音声信号を得る
ような場合、所定ADSRパターンと異なる任意のエン
ベロープ特性の音声信号が得られる。 乗算器(26)の出力信号には、第2及び第3の乗算器
(2!H’)及び(29r)  において、それぞれ音
量制御データLVL及びRVLが乗算される。両制御デ
ータはそれぞれ符号つき8ビツトであって、例えばl 
sec程度の時間をかけて同符号の両制御データの一方
を増大させると共に、他方を減少させる場合、再生音の
音像が左右に配置されたスピーカの間を移動する、いわ
ゆるパン効果が得られる。 また、両制御データを異符号とした場合は、再生音像が
両スピーカ間の範囲を越えて移動することが可能となる
と共に、適宜の装置を付加することにより、再生音像を
後方に定位させることも可能となる。 第2図の信号処理部(50L)及び<5OR)  にお
いては、スイッチS4#I  Ssa ; 〜Sah、
  Sshが端子(61a) 〜(61h) からの制
御データEON(EON。 〜E ON h)  によりそれぞれ閉成されて、エコ
ーをかけるべきボイスが選択される。制御データEON
は前出第2表に示すように、8ビツトのレジスタに書き
込まれる。 副加算器(51el)から出力される各ボイスに付与さ
れるエコーの遅延時間は、端子(64)からエコー制御
部(14εl)に供給される制御データEDLによって
、例えば0〜255m5ecの範囲で左右のチャンネル
で等しく指定される。また、先行及び後続エコーの振幅
比は、端子(67)から乗算器(57)に供給される、
符号付8ビツトの制御データEFBにより左右のチャン
ネルで同相に設定される。 なお、端子(63)からの制御データESAは、外部R
A M(14)のうち、エコー制御に用いる部分の先頭
アドレスの上位8ビツトを与える。 また、FIRフィルタ(56)には、端子(66)から
符号付8ビツトの係数00〜C7が供給されて、聴感上
、自然なエコー音が得られるように、フィルタ(56)
の通過特性が設定される。 上述のようにして得られたエコー信号は、乗算器(58
)において制御データEVLを乗算されて、乗算器(5
2)にふいて制御データMVLを乗算された主音声信号
と加算器(53)で合成される。両制御データMVL及
びEVLは、いずれも符号なし8ビツトであって、相互
に独立であり、左右のチャンネルについてもそれぞれ独
立である。 これにより、主音声信号、エコー信号をそれぞれ独立に
レベル制御することができて、原音響空間をイメージさ
せるような、臨場感に富む再生音場を得ることができる
。 Gs実施例の他の要部の動作 次に、本発明の一実施例のうち第3図に示した要部の動
作について説明する。 エンベロープ制御の演算シーケンスは次のようである。 一方のROM(74)からの乗算定数M 14と、RA
M (75)からのエンベロープ係数ei とが乗算器
(71)において乗算され、この乗算結果と他方のRO
M (76)からの加算定数A1.とが加算器(81)
において加算されて、次の(4)式に示すように、エン
ベロープ係数がel+1  に更新される。 My* ・et + Ats→et*t    oo 
at ・’(4)この更新されたエンベロープ係数ei
や、がCレジスタ(82)ないしY2  レジスタ(8
7)を経て、係数RAM(75)に書き込まれる。 次いで、この更新されたエンベロープ係数eと、Yo 
レジスタ(85)からのピッチ変換後の音声信号の波高
値X、とが乗算器(71)で乗算され、この乗算結果と
ROM(76)からの定数
〔0〕とが加算器(81)で
加算されて、次の(5)式で表わされる演算値が、Cレ
ジスタ(82)等を経て、レジスタ(85)に書き込ま
れる。 x、X et 0−Xs       +・・+・(5
)折線フェードインモードの場合、一方のROM(74
)からe出力される乗算定数M t 4は(1/2)で
あり、他方のROM(76)から出力される加算定数A
 v sは前期及び後期のフェードイン処理に応じて、
それぞれ(1/64)及び(1/256 )である。 前述のように、本実施例では、フェードイン期間を基準
最終値の374を境に2分し、信号レベルがこの境界値
に到達したことが制御回路(27)によって検出される
と、ROM(74)から読み出される加算定数の値が切
り換えられる。 これにより、フェードインの前期及び後期では、第4図
の直線Ls及びLgで示すように、音声信号のレベルが
375及び3/20の2通りの上昇率(勾配)で直線的
に上昇し、前期及び後期の上昇率の比は(1/64] 
: [1/256) = 4 : 1となる。 本実施例の折線フェードインモードのレベル上昇特性は
、同図の曲線Ceで示すような本来の指数的特性に比べ
て、係数更新演算が簡単化されると共に、2ビツトの境
界レベル(3/4 :]の検出も容易であり、また同図
から明らかなように、所望特性との近似度が良好である
。 上述の実施例では、フェードインの前期及び後期におい
て、ROM(76)から一定周期で読み出される加算定
数A、6の数値を切り換えるようにしたが、加算定数は
全フェードイン期間を通じて一定に保ちながら、前期と
後期とで加算の周期を1:4に切り換えてもよい。この
場合、第3図に破線で示すように、制御回路〈27)に
制御されて、係数RAM(75)の書込周期が切り換え
られる。 H発明の効果 以上詳述のように、本発明によれば、振幅制御手段によ
る振幅増大処理期間を基準最終値の374を境に2分し
、前及び後の処理期間の振幅増大率を4対1に設定する
ようにしたので、指数的振幅増大特性を折線で良好に近
似することができて、信号処理演算を簡単化することが
・できるデジタル音声信号発生装置が得られる。 構成を示すブロック図、第4図は本発明の一実施例の動
作の説明のための線図、第5図は本発明の一実施例の全
体の構成を示すブロック図である。 (10)はデジタル信号処理装置、(12)はレジスタ
RA M、 (14V)  は音源データ格納部、(1
4ε1)。 (14Er)はエコー制御部、(2OA)、(20B)
  ・・−・(208>。 (50L)、 (50R)  は信号処理部、(22)
、 (75)  はRAM、(23)はピッチ変換回路
、(24)、 (27)、 (28)は制御回路、(2
6)、 (29g>、 (29r)、 (52)、 (
57)、 (5g>、 (71) l!乗算器、(51
1Lj’)、 (51mr)は主加算器、(51e6)
、 (51er)は副加算器、(74)、 (76) 
 はROMである。
【図面の簡単な説明】
第1図及び第2図は本発明によるデジタル音声信号発生
装置の一実施例の要部の構成を示すブロック図、第3図
は本発明の一実施例の他の要部の代  理  人 伊  藤 貞 同 松  隈  秀  盛 第4図

Claims (1)

  1. 【特許請求の範囲】 デジタル音声信号を振幅制御手段を介して出力するよう
    にしたデジタル音声信号発生装置において、 上記振幅制御手段による振幅増大処理を初期値から基準
    最終値の3/4までの第1の処理期間と、この第1の処
    理期間に続く上記基準最終値までの第2の処理期間とに
    区分すると共に、 上記第1及び第2の処理期間のそれぞれの振幅増大率を
    4対1に設定して行なうようにしたことを特徴とするデ
    ジタル音声信号発生装置。
JP63282797A 1988-11-09 1988-11-09 デジタル音声信号発生装置 Pending JPH02129697A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP63282797A JPH02129697A (ja) 1988-11-09 1988-11-09 デジタル音声信号発生装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63282797A JPH02129697A (ja) 1988-11-09 1988-11-09 デジタル音声信号発生装置

Publications (1)

Publication Number Publication Date
JPH02129697A true JPH02129697A (ja) 1990-05-17

Family

ID=17657217

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63282797A Pending JPH02129697A (ja) 1988-11-09 1988-11-09 デジタル音声信号発生装置

Country Status (1)

Country Link
JP (1) JPH02129697A (ja)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6329196B2 (ja) * 1983-07-29 1988-06-13 Mitsubishi Electric Corp

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6329196B2 (ja) * 1983-07-29 1988-06-13 Mitsubishi Electric Corp

Similar Documents

Publication Publication Date Title
KR0160493B1 (ko) 디지탈 오디오 신호 발생 장치 및 데이타 처리 장치
JPH0782340B2 (ja) 楽音波形信号発生装置
JP3482685B2 (ja) 電子楽器の音源装置
US5640489A (en) Audio synthesizer time-sharing its first memory unit between two processors
JPH02129697A (ja) デジタル音声信号発生装置
JPH02135564A (ja) データ処理装置
JPH08160961A (ja) 音源装置
JP2679175B2 (ja) 音声信号発生装置
JPH02125297A (ja) デジタル音声信号発生装置
JP2611406B2 (ja) デジタル音声信号発生装置
JP2730101B2 (ja) デジタル音声信号発生装置
JPS5840199B2 (ja) デンシガツキ
JP2643387B2 (ja) デジタル音声信号発生装置
JPH02135398A (ja) デジタル音声信号発生装置
JP2754613B2 (ja) デジタル音声信号発生装置
JP2770353B2 (ja) 電子楽器
JP2734024B2 (ja) 電子楽器
JPH02128600A (ja) 擬似ステレオ信号発生装置
JP3552265B2 (ja) 音源装置および音声信号形成方法
JPH0468632B2 (ja)
JP2642092B2 (ja) デジタルエフェクト装置
JP3094759B2 (ja) 楽音信号分配処理装置
JPH0527769A (ja) 演算処理回路
JPH10187155A (ja) カラオケ装置
JP2754936B2 (ja) 楽音発生装置