JPH01183855A - Mos transistor - Google Patents
Mos transistorInfo
- Publication number
- JPH01183855A JPH01183855A JP902488A JP902488A JPH01183855A JP H01183855 A JPH01183855 A JP H01183855A JP 902488 A JP902488 A JP 902488A JP 902488 A JP902488 A JP 902488A JP H01183855 A JPH01183855 A JP H01183855A
- Authority
- JP
- Japan
- Prior art keywords
- region
- semiconductor layer
- channel region
- drain
- source
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000004065 semiconductor Substances 0.000 claims abstract description 28
- 239000000758 substrate Substances 0.000 claims description 17
- 239000012535 impurity Substances 0.000 description 2
- 150000002500 ions Chemical class 0.000 description 2
- 239000003795 chemical substances by application Substances 0.000 description 1
- 239000007943 implant Substances 0.000 description 1
Landscapes
- Thin Film Transistor (AREA)
Abstract
Description
【発明の詳細な説明】
〔産業上の利用分野〕
この発明は、MOS形ンジスタに関し、さらに詳しくは
、絶縁基板面上に各構成要素を形成させてなるMOS形
ンジスタの改良構造に係るものである。[Detailed Description of the Invention] [Industrial Application Field] The present invention relates to a MOS type transistor, and more particularly to an improved structure of a MOS type transistor in which each component is formed on an insulating substrate surface. be.
従来例によるこの種のMOS形トランジスタの概要構成
を第3図に示す。FIG. 3 shows a schematic configuration of a conventional MOS type transistor of this type.
すなわち、この第3図従来例構成において、符号1は絶
縁基板を示し、2はこの絶縁基板1の上面に形成された
p形あるいはn形の半導体層部、3はこの半導体層部2
の上面にゲート酸化膜4を介して選択的に形成されたゲ
ート電極であり、また、5および8はこのゲート電極3
の上方から、前記半導体層部2に対して、n形あるいは
p形の不純物イオンを前記絶縁基板1面に達するまで注
入して選択的に形成されたソース領域およびドレイン領
域であり、さらに、7はこれらのソース領域5とドレイ
ン領域6との間に生成されるチャネル領域である。That is, in the conventional configuration shown in FIG. 3, reference numeral 1 indicates an insulating substrate, 2 indicates a p-type or n-type semiconductor layer portion formed on the upper surface of this insulating substrate 1, and 3 indicates this semiconductor layer portion 2.
A gate electrode is selectively formed on the upper surface of the gate oxide film 4, and 5 and 8 are gate electrodes formed on the upper surface of the gate oxide film 4.
A source region and a drain region are selectively formed by implanting n-type or p-type impurity ions into the semiconductor layer portion 2 from above until reaching the surface of the insulating substrate 1; is a channel region formed between these source region 5 and drain region 6.
従って、ご覧では、このように構成される従来例のMO
S形トランジスタにおいては、よく知られているように
、ゲート電極3に与えられる電位によって、ソース領域
5とドレイン領域8間に波れる電流を制御し得るのであ
る。Therefore, as you can see, the conventional MO
In the S-type transistor, as is well known, the current flowing between the source region 5 and the drain region 8 can be controlled by the potential applied to the gate electrode 3.
しかしながら、従来例での絶縁基板上に構成されるMO
S形ンジスタの場合には、前記したように基本的なトラ
ンジスタ動作こそ可能であっても、ソース領域5および
ドレイン領域6の深さが絶縁基板1面にまで達している
ために、半導体層部2の電位が定まらず、第4図に示さ
れているMOS形ンジスタでのドレイン電流対ドレイン
・ソース電圧特性のグラフに見られるように、そのキン
グ効果によってトランジスタの特性が乱されることにな
り、例えば、CMOS構成にしてインバータを形成させ
たときなどには、このインバータのゲイン特性が損なわ
れるなどの不都合があった。However, in the conventional example, MO
In the case of an S-type transistor, although basic transistor operation is possible as described above, the depth of the source region 5 and drain region 6 reaches the surface of the insulating substrate, so that the semiconductor layer portion 2 is not fixed, and as shown in the graph of drain current versus drain-source voltage characteristics in a MOS type transistor shown in Figure 4, the characteristics of the transistor are disturbed by the King effect. For example, when an inverter is formed using a CMOS configuration, there are disadvantages such as loss of gain characteristics of the inverter.
この発明は従来のこのような欠点を解消するためになS
れたものであって、その目的とするところは、トランジ
スタ構造をして、その特性を損なわずに絶縁基板上に構
成し得るようにした。この種のMOS形トランジスタ、
こ−では、絶縁基板上に構成されるMOS形ンジスタを
提供することである。This invention is aimed at solving these drawbacks of the conventional technology.
The purpose of this is to create a transistor structure that can be constructed on an insulating substrate without impairing its characteristics. This type of MOS transistor,
The object of this invention is to provide a MOS type transistor constructed on an insulating substrate.
前記目的を達成するために、この発明に係るMOS形ン
ジスタは、絶縁基板の上面に形成される半導体層部上に
、ゲート酸化膜を介してゲート電極を選択的に形成する
と共に、前記半導体層部内に、ソース領域およびドレイ
ン領域と、これらのソース領域・ドレイン領域間でのチ
ャネル領域とを所期通り選択的に形成したMOS形ンジ
スタにおいて、前記チャネル領域に対して電気的に接続
され、かつ他の固定電位に接続し得る導電領域を設けた
ことを特徴としている。In order to achieve the above object, a MOS type transistor according to the present invention selectively forms a gate electrode on a semiconductor layer portion formed on an upper surface of an insulating substrate via a gate oxide film, and In a MOS type transistor in which a source region, a drain region, and a channel region between these source and drain regions are selectively formed as desired, the transistor is electrically connected to the channel region, and It is characterized by providing a conductive region that can be connected to another fixed potential.
すなわち、この発明に係るMOS形トランジスタは、絶
縁基板上に形成した半導体層部内にあって、ソース領域
およびドレイン領域と、これらのソース領域・ドレイン
領域間でのチャネル領域とのほかに、チャネル領域に対
して電気的に接続され、かつ他の固定電位に接続し得る
導電領域を設けて構成したから、この導電領域を介して
半導体層部の電位をとることができる。That is, the MOS transistor according to the present invention includes a source region, a drain region, a channel region between the source region and the drain region, and a channel region in a semiconductor layer formed on an insulating substrate. Since a conductive region is provided that is electrically connected to the conductive region and can be connected to another fixed potential, the potential of the semiconductor layer portion can be taken through this conductive region.
以下、この発明に係るMOS形ンジスタの一実施例につ
き、第1図および第2図を参照して詳細に説明する。Hereinafter, one embodiment of a MOS transistor according to the present invention will be described in detail with reference to FIGS. 1 and 2.
これらの第1図および第2図はこの実施例を適用した基
本的なMOS形ンジスタの概要構成をそれぞれ模式的に
示す正面側の縦断面図、および全体の外観斜視図である
。1 and 2 are a longitudinal cross-sectional view from the front side and a perspective view of the overall appearance, respectively, schematically showing the general structure of a basic MOS type transistor to which this embodiment is applied.
すなわち、これらの第1図、第2図に示すこの実施例構
造においても、符号11は絶縁基板でおって、12はこ
の絶縁基板11の上面に形成されたp形あるいはn形の
半導体層部、13はこの半導体層部12に対しゲート酸
化膜14を介して形成され、同半導体層部12での少な
くとも一方の側面部から上面の一部にかけて選択的に設
定された幅および長さを有するゲート電極を示している
。That is, also in the structure of this embodiment shown in FIGS. 1 and 2, reference numeral 11 is an insulating substrate, and 12 is a p-type or n-type semiconductor layer portion formed on the upper surface of this insulating substrate 11. , 13 are formed on the semiconductor layer section 12 via the gate oxide film 14, and have widths and lengths selectively set from at least one side surface to a part of the top surface of the semiconductor layer section 12. The gate electrode is shown.
また、15および16は前記ゲート電極13の上方から
、前記半導体層部12に対してn形あるいはp形の不純
物イオンを、前記絶縁基板11面に達するまで注入して
、所期通り選択的に形成されたソース領域およびドレイ
ン領域であり、これらのソース領域15とドレイン領域
16との間にはチャネル領域17が生成されている。In addition, 15 and 16 implant n-type or p-type impurity ions into the semiconductor layer portion 12 from above the gate electrode 13 until they reach the surface of the insulating substrate 11, selectively as desired. A channel region 17 is formed between the source region 15 and the drain region 16.
さらに、18は前記半導体層部12での他方の側面部に
接して付加的に形成され、かつ前記チャネル領域17に
対して電気的に接続されるようにした導電領域を示し、
18はこの導電領域18から取り出されて、図示しない
適宜の固定電位に接続し得るようにした端子である。Furthermore, 18 indicates a conductive region which is additionally formed in contact with the other side surface of the semiconductor layer portion 12 and is electrically connected to the channel region 17;
Reference numeral 18 denotes a terminal taken out from this conductive region 18 and connectable to an appropriate fixed potential (not shown).
しかして、前記のように絶縁基板上に構成されるこの実
施例でのMOS形ンジスタにおいても、前記した従来例
構造の場合と同様に、ゲート電極13に与えられる電位
によって、半導体層部12内に所期通り選択的に形成さ
れたソース領域15とドレイン領域16間に流れる電流
を制御し得るのである。Therefore, in the MOS type transistor of this embodiment constructed on the insulating substrate as described above, the potential applied to the gate electrode 13 causes the inside of the semiconductor layer portion 12 to be The current flowing between the source region 15 and the drain region 16, which are selectively formed as desired, can be controlled.
そして、特に、この第1実施例構造の場合にあっては、
前記半導体層部12での他方の側面部に接して導電領域
18を付加的に形成させ、かつこの導電領域18を前記
ソース領域15とドレイン領域18との間に生成される
チャネル領域17に対して電気的に接続させであるため
に、この導電領域18.ひいては、同導電領域18から
取り出された端子19を通して、前記チャネル領域17
の下部における半導体層部12の電位をとることができ
る。In particular, in the case of the structure of this first embodiment,
A conductive region 18 is additionally formed in contact with the other side surface of the semiconductor layer portion 12, and this conductive region 18 is connected to a channel region 17 formed between the source region 15 and the drain region 18. This conductive region 18. Furthermore, the channel region 17 is passed through the terminal 19 taken out from the conductive region 18.
It is possible to take the potential of the semiconductor layer section 12 under the .
従って、こ〜では、この実施例での絶縁基板上に構成さ
れるMO3形トランジスタ構造の場合。Therefore, in this example, the MO3 type transistor structure constructed on the insulating substrate will be explained.
チャネル領域17の下部における半導体層部12の電位
を導電領域18によってとり得るようにしであるために
、例えば、これをCMOS構成にしてインバータを形成
させたときなどにも、このインバータのゲイン特性の低
下を招くキング効果を防止できるのである。Since the potential of the semiconductor layer section 12 under the channel region 17 can be taken by the conductive region 18, the gain characteristics of the inverter can be changed, for example, when the inverter is formed using a CMOS configuration. This makes it possible to prevent the king effect that causes a decrease in performance.
なお、前記実施例においては、半導体層部の主として側
面部にチャネル領域を形成させる場合について述べたが
、このチャネル領域を半導体層部の主として上面部に形
成させるようにしても、あるいは側面部と上面部とに跨
らせて形成させるようにしてもよく、同様な作用、効果
を達成し得るのである。In the above embodiments, the channel region is formed mainly on the side surface of the semiconductor layer, but the channel region may be formed mainly on the top surface of the semiconductor layer, or it may be formed mainly on the side surface. It may be formed so as to straddle the upper surface portion, and similar actions and effects can be achieved.
以上詳述したようにこの発明によれば、絶縁基板の上面
に形成される半導体層部上に、ゲート酸化膜を介してゲ
ート電極を選択的に形成すると共に、前記半導体層部内
に、ソース領域およびドレイン領域と、これらのソース
領域・ドレイン領域間でのチャネル領域とを所期通り選
択的に形成したMO3O3形ンジスタにおいて、前記チ
ャネル領域に接続され、かつ他の固定電位に接続し得る
導電領域を設けて構成したので、チャネル領域の下部に
おける半導体層部の電位を導電領域によって、極めて良
好かつ効果的にとることができ、価って、装置構成の電
気的特性を全く損なう惧れがなく、しかも、構造的にも
頗る簡単で容易に実施し得るなどの特長を有するもので
ある。As described in detail above, according to the present invention, a gate electrode is selectively formed on a semiconductor layer formed on the upper surface of an insulating substrate via a gate oxide film, and a source region is formed in the semiconductor layer. and a conductive region connected to the channel region and connectable to another fixed potential in an MO3O3 type transistor in which a drain region and a channel region between these source and drain regions are selectively formed as desired. Since the structure is provided with a conductive region, the potential of the semiconductor layer below the channel region can be taken extremely well and effectively by the conductive region, and there is no risk of impairing the electrical characteristics of the device structure. Moreover, it has the advantage of being extremely simple in structure and easy to implement.
第1図および第2図はこの発明の一実施例を適用した基
本的なMOS形トランジスタの概要構成をそれぞれ模式
的に示す正面側の縦断面図、および全体の外観斜視図で
あり、また、第3図は従来例による同上MOS形トラン
ジスタの概要構成をそれぞれ模式的に示す正面側の縦断
面図、第4図は同上MO3形トランジスタにおけるドレ
イン電流対ドレイン・ソース電圧特性を示すグラフであ
る。
11・・・・絶縁基板、12・・・・半導体層部、13
・・・・ゲート電極、14・・・・ゲート酸化膜、15
・・・・ソース領域、1B・・・・ドレイン領域、17
・・・・チャネル領域、18・・・・導電領域、19・
・・・同上端子。
代理人 大 岩 増 雄
第1図 第2図
14;リー″−)−由菜イし雇し
1s ; 4 e−企1ぺ第3図
第4図FIGS. 1 and 2 are a longitudinal cross-sectional view from the front side and a perspective view of the overall appearance, respectively, schematically showing the general configuration of a basic MOS transistor to which an embodiment of the present invention is applied; FIG. 3 is a longitudinal sectional view from the front side schematically showing the general structure of the conventional MOS type transistor, and FIG. 4 is a graph showing drain current versus drain-source voltage characteristics in the MO3 type transistor. 11... Insulating substrate, 12... Semiconductor layer portion, 13
...Gate electrode, 14...Gate oxide film, 15
...Source region, 1B...Drain region, 17
... Channel region, 18 ... Conductive region, 19.
...Same terminal. Agent Masuo Oiwa Figure 1 Figure 2 14; Lee''-) - Yunai Hire
1s; 4 e-plan 1pe Figure 3
Figure 4
Claims (1)
酸化膜を介してゲート電極を選択的に形成すると共に、
前記半導体層部内に、ソース領域およびドレイン領域と
、これらのソース領域・ドレイン領域間でのチャネル領
域とを所期通り選択的に形成したMOS形トランジスタ
において、前記チャネル領域に対して電気的に接続され
、かつ他の固定電位に接続し得る導電領域を設けたこと
を特徴とするMOS形トランジスタ。A gate electrode is selectively formed on the semiconductor layer portion formed on the upper surface of the insulating substrate via a gate oxide film, and
In a MOS type transistor in which a source region, a drain region, and a channel region between these source and drain regions are selectively formed in the semiconductor layer portion as desired, electrically connected to the channel region. 1. A MOS type transistor, characterized in that it is provided with a conductive region that can be connected to another fixed potential.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP902488A JPH01183855A (en) | 1988-01-18 | 1988-01-18 | Mos transistor |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP902488A JPH01183855A (en) | 1988-01-18 | 1988-01-18 | Mos transistor |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH01183855A true JPH01183855A (en) | 1989-07-21 |
Family
ID=11709088
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP902488A Pending JPH01183855A (en) | 1988-01-18 | 1988-01-18 | Mos transistor |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH01183855A (en) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5281547A (en) * | 1989-05-12 | 1994-01-25 | Oki Electric Industry Co., Ltd. | Method for manufacturing a field effect transistor |
US5302846A (en) * | 1990-06-04 | 1994-04-12 | Canon Kabushiki Kaisha | Semiconductor device having improved vertical insulated gate type transistor |
-
1988
- 1988-01-18 JP JP902488A patent/JPH01183855A/en active Pending
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5281547A (en) * | 1989-05-12 | 1994-01-25 | Oki Electric Industry Co., Ltd. | Method for manufacturing a field effect transistor |
US5302846A (en) * | 1990-06-04 | 1994-04-12 | Canon Kabushiki Kaisha | Semiconductor device having improved vertical insulated gate type transistor |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP3602751B2 (en) | High voltage semiconductor device | |
JPS5833870A (en) | Semiconductor device | |
JPH0330310B2 (en) | ||
EP0756320A3 (en) | Semiconductor device and method for manufacturing the same | |
JPH0260169A (en) | field effect transistor | |
JP2609619B2 (en) | Semiconductor device | |
KR100360416B1 (en) | Power semiconductor device having high breakdown voltage and method for fabricating the same | |
JPH01183855A (en) | Mos transistor | |
US4370669A (en) | Reduced source capacitance ring-shaped IGFET load transistor in mesa-type integrated circuit | |
JPS60241266A (en) | Semiconductor device and manufacture thereof | |
JP3292905B2 (en) | MIS field-effect transistor and method of manufacturing the same | |
JPH01286367A (en) | vertical field effect transistor | |
JPH01111378A (en) | Vertical MOS FET | |
JP2947592B2 (en) | Semiconductor device | |
JPH0462975A (en) | Semiconductor device | |
JPH0644575B2 (en) | Field effect transistor | |
JPH07254707A (en) | Semiconductor device | |
JP2710356B2 (en) | Semiconductor device | |
JPS5858747A (en) | Metal oxide semiconductor type semiconductor integrated circuit | |
JPH07263689A (en) | Double gate transistor | |
JPS59130473A (en) | Semiconductor element | |
JPS6417475A (en) | Manufacture of mos semiconductor device | |
JPH01166563A (en) | Semiconductor device | |
JPH01101669A (en) | Mos transistor | |
JPH11111971A (en) | Mos transistor |