JP7155641B2 - 半導体装置 - Google Patents
半導体装置 Download PDFInfo
- Publication number
- JP7155641B2 JP7155641B2 JP2018114021A JP2018114021A JP7155641B2 JP 7155641 B2 JP7155641 B2 JP 7155641B2 JP 2018114021 A JP2018114021 A JP 2018114021A JP 2018114021 A JP2018114021 A JP 2018114021A JP 7155641 B2 JP7155641 B2 JP 7155641B2
- Authority
- JP
- Japan
- Prior art keywords
- semiconductor
- semiconductor layer
- trench
- type
- layer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/64—Double-diffused metal-oxide semiconductor [DMOS] FETs
- H10D30/66—Vertical DMOS [VDMOS] FETs
- H10D30/668—Vertical DMOS [VDMOS] FETs having trench gate electrodes, e.g. UMOS transistors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/102—Constructional design considerations for preventing surface leakage or controlling electric field concentration
- H10D62/103—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices
- H10D62/105—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices by having particular doping profiles, shapes or arrangements of PN junctions; by having supplementary regions, e.g. junction termination extension [JTE]
- H10D62/106—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices by having particular doping profiles, shapes or arrangements of PN junctions; by having supplementary regions, e.g. junction termination extension [JTE] having supplementary regions doped oppositely to or in rectifying contact with regions of the semiconductor bodies, e.g. guard rings with PN or Schottky junctions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/102—Constructional design considerations for preventing surface leakage or controlling electric field concentration
- H10D62/103—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices
- H10D62/105—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices by having particular doping profiles, shapes or arrangements of PN junctions; by having supplementary regions, e.g. junction termination extension [JTE]
- H10D62/106—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices by having particular doping profiles, shapes or arrangements of PN junctions; by having supplementary regions, e.g. junction termination extension [JTE] having supplementary regions doped oppositely to or in rectifying contact with regions of the semiconductor bodies, e.g. guard rings with PN or Schottky junctions
- H10D62/107—Buried supplementary regions, e.g. buried guard rings
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/101—Integrated devices comprising main components and built-in components, e.g. IGBT having built-in freewheel diode
- H10D84/141—VDMOS having built-in components
- H10D84/146—VDMOS having built-in components the built-in components being Schottky barrier diodes
Landscapes
- Electrodes Of Semiconductors (AREA)
Description
本発明にかかる半導体装置は、ワイドバンドギャップ半導体を用いて構成される。実施の形態1においては、ワイドバンドギャップ半導体として例えば炭化珪素(SiC)を用いて作製された炭化珪素半導体装置について、MOSFETを例に説明する。図1は、実施の形態1にかかる炭化珪素半導体装置の構成を示す図3のY-Y’断面図である。図2は、実施の形態1にかかる炭化珪素半導体装置の構成を示す図3のX-X’断面図である。図3は、実施の形態1にかかる炭化珪素半導体装置の構成を示す上面図である。
次に、実施の形態1にかかる炭化珪素半導体装置の製造方法について説明する。図6~図10は、実施の形態1にかかる炭化珪素半導体装置の製造途中の状態を模式的に示す断面図である。
次に、実施の形態2にかかる炭化珪素半導体装置の構造について説明する。図11は、実施の形態2にかかる炭化珪素半導体装置のゲートパッド部の構成を示す断面図である。図12は、実施の形態2にかかる炭化珪素半導体装置のゲートパッド部の他の構成を示す断面図である。実施の形態2にかかる炭化珪素半導体装置の活性部21の構造は、実施の形態1と同様であるため記載を省略する(図1参照)。実施の形態2にかかる炭化珪素半導体装置が実施の形態1にかかる炭化珪素半導体装置と異なる点は、ゲートパッド部20にコンタクトトレンチ19が設けられておらず、ゲートパッド部20のp型領域(p+型ベース領域3’、p型ベース層6’)がフローティングとなっている点である。
2 n-型ドリフト層
3、3’ p+型ベース領域
5 n型高濃度領域
6、6’ p型ベース層
7 n+型ソース領域
8 p+型コンタクト領域
9 ゲート絶縁膜
10 ゲート電極
11 層間絶縁膜
12 バリアメタル
13 ソース電極
14 ソース電極パッド
15 導電層
16 フィールド酸化膜
17 ゲート電極パッド
18 ゲートトレンチ
19 コンタクトトレンチ
20 ゲートパッド部
21 活性部
24 ソースコンタクト部
25 n+型領域
Claims (3)
- 第1導電型の半導体基板と、
前記半導体基板のおもて面に設けられた、前記半導体基板より不純物濃度の低い第1導電型の第1半導体層と、
前記第1半導体層の、前記半導体基板側に対して反対側に設けられた第2導電型の第2半導体層と、
前記第2半導体層の内部に選択的に設けられた、前記第1半導体層よりも不純物濃度の高い第1導電型の第1半導体領域と、
前記第2半導体層の、前記半導体基板側に対して反対側にゲート絶縁膜を介して設けられたゲート電極と、
前記第2半導体層と前記第1半導体領域の表面に設けられた第1電極と、
前記第1半導体層に接する導電層と、
前記導電層と前記第1半導体層とのショットキー接合で構成されたショットキーバリアダイオードと、
前記第1半導体領域および前記第2半導体層を貫通して前記第1半導体層に達する複数のトレンチと、
前記第1半導体層の内部に、前記第2半導体層と離して選択的に設けられた、前記トレンチの底面を覆う第2導電型の第2半導体領域と、
を備え、
前記ショットキーバリアダイオードは、前記ゲート電極と電気的に接続されるゲートパッド部および主電流が流れる活性部に設けられ、
前記ゲートパッド部に設けられた前記ショットキーバリアダイオードは、前記ゲートパッド部の周辺で前記第1電極と電気的に接続され、
前記ゲート電極は、複数の前記トレンチのうちの一部の第1トレンチの内部にゲート絶縁膜を介して設けられ、
前記導電層は、複数の前記トレンチのうちの、前記第1トレンチ以外の第2トレンチの内部に設けられ、
前記ゲートパッド部に設けられた前記第2トレンチの底面を覆う前記第2半導体領域間の幅は、前記活性部に設けられた前記第2トレンチの底面を覆う前記第2半導体領域と前記活性部に設けられた前記第1トレンチの底面を覆う前記第2半導体領域との間の幅より狭いことを特徴とする半導体装置。 - 前記活性部に設けられた前記第2トレンチの内部に設けられた前記導電層および前記ゲートパッド部に設けられた前記第2トレンチの内部に設けられた前記導電層は、異なる材料による電極を積層していることを特徴とする請求項1に記載の半導体装置。
- 第1導電型の半導体基板と、
前記半導体基板のおもて面に設けられた、前記半導体基板より不純物濃度の低い第1導電型の第1半導体層と、
前記第1半導体層の、前記半導体基板側に対して反対側に設けられた第2導電型の第2半導体層と、
前記第2半導体層の内部に選択的に設けられた、前記第1半導体層よりも不純物濃度の高い第1導電型の第1半導体領域と、
前記第2半導体層の、前記半導体基板側に対して反対側にゲート絶縁膜を介して設けられたゲート電極と、
前記第2半導体層と前記第1半導体領域の表面に設けられた第1電極と、
前記第1半導体層に接する導電層と、
前記導電層と前記第1半導体層とのショットキー接合で構成されたショットキーバリアダイオードと、
前記第1半導体領域および前記第2半導体層を貫通して前記第1半導体層に達する複数のトレンチと、
前記第1半導体層の内部に、前記第2半導体層と離して選択的に設けられた、前記トレンチの底面を覆う第2導電型の第2半導体領域と、
を備え、
前記ゲート電極と電気的に接続されるゲートパッド部に、前記第2半導体層と分離して所定の距離離れている第2導電型の第3半導体領域を有し、
前記ゲート電極は、複数の前記トレンチのうちの一部の第1トレンチの内部にゲート絶縁膜を介して設けられ、
前記所定の距離は、主電流が流れる活性部に設けられた前記第2半導体領域間の幅より狭いことを特徴とする半導体装置。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2018114021A JP7155641B2 (ja) | 2018-06-14 | 2018-06-14 | 半導体装置 |
JP2022161120A JP2022180638A (ja) | 2018-06-14 | 2022-10-05 | 半導体装置 |
JP2024078283A JP7643621B2 (ja) | 2018-06-14 | 2024-05-13 | 半導体装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2018114021A JP7155641B2 (ja) | 2018-06-14 | 2018-06-14 | 半導体装置 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2022161120A Division JP2022180638A (ja) | 2018-06-14 | 2022-10-05 | 半導体装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2019216223A JP2019216223A (ja) | 2019-12-19 |
JP7155641B2 true JP7155641B2 (ja) | 2022-10-19 |
Family
ID=68919678
Family Applications (3)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2018114021A Active JP7155641B2 (ja) | 2018-06-14 | 2018-06-14 | 半導体装置 |
JP2022161120A Pending JP2022180638A (ja) | 2018-06-14 | 2022-10-05 | 半導体装置 |
JP2024078283A Active JP7643621B2 (ja) | 2018-06-14 | 2024-05-13 | 半導体装置 |
Family Applications After (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2022161120A Pending JP2022180638A (ja) | 2018-06-14 | 2022-10-05 | 半導体装置 |
JP2024078283A Active JP7643621B2 (ja) | 2018-06-14 | 2024-05-13 | 半導体装置 |
Country Status (1)
Country | Link |
---|---|
JP (3) | JP7155641B2 (ja) |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP7640930B2 (ja) | 2020-06-19 | 2025-03-06 | 国立研究開発法人産業技術総合研究所 | 半導体装置 |
JP7563002B2 (ja) | 2020-06-26 | 2024-10-08 | 富士電機株式会社 | 半導体装置 |
WO2022168240A1 (ja) * | 2021-02-04 | 2022-08-11 | 三菱電機株式会社 | 炭化珪素半導体装置および電力変換装置 |
EP4350777A4 (en) * | 2022-01-20 | 2024-11-27 | Fuji Electric Co., Ltd. | Semiconductor device |
WO2023219135A1 (ja) * | 2022-05-13 | 2023-11-16 | 株式会社日立製作所 | 電力変換装置、電力変換装置の制御方法、半導体装置および半導体装置の制御方法 |
WO2025057609A1 (ja) * | 2023-09-12 | 2025-03-20 | 富士電機株式会社 | 半導体装置 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2014135367A (ja) | 2013-01-09 | 2014-07-24 | Toyota Motor Corp | 半導体装置 |
WO2014162969A1 (ja) | 2013-04-03 | 2014-10-09 | 三菱電機株式会社 | 半導体装置 |
WO2014163060A1 (ja) | 2013-03-31 | 2014-10-09 | 新電元工業株式会社 | 半導体装置 |
WO2016006696A1 (ja) | 2014-07-11 | 2016-01-14 | 新電元工業株式会社 | 半導体装置及び半導体装置の製造方法 |
JP2017079251A (ja) | 2015-10-20 | 2017-04-27 | 富士電機株式会社 | 半導体装置および半導体装置の製造方法 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2012105609A1 (ja) | 2011-02-02 | 2012-08-09 | ローム株式会社 | 半導体装置 |
JP6244763B2 (ja) * | 2013-09-12 | 2017-12-13 | 住友電気工業株式会社 | 炭化珪素半導体装置 |
JP6478884B2 (ja) | 2015-09-11 | 2019-03-06 | 株式会社東芝 | 半導体装置 |
KR101786668B1 (ko) | 2015-12-14 | 2017-10-18 | 현대자동차 주식회사 | 반도체 소자 및 그 제조 방법 |
CN107851666B (zh) * | 2016-02-15 | 2021-11-23 | 富士电机株式会社 | 半导体装置 |
JP6878848B2 (ja) * | 2016-02-16 | 2021-06-02 | 富士電機株式会社 | 半導体装置 |
-
2018
- 2018-06-14 JP JP2018114021A patent/JP7155641B2/ja active Active
-
2022
- 2022-10-05 JP JP2022161120A patent/JP2022180638A/ja active Pending
-
2024
- 2024-05-13 JP JP2024078283A patent/JP7643621B2/ja active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2014135367A (ja) | 2013-01-09 | 2014-07-24 | Toyota Motor Corp | 半導体装置 |
WO2014163060A1 (ja) | 2013-03-31 | 2014-10-09 | 新電元工業株式会社 | 半導体装置 |
WO2014162969A1 (ja) | 2013-04-03 | 2014-10-09 | 三菱電機株式会社 | 半導体装置 |
WO2016006696A1 (ja) | 2014-07-11 | 2016-01-14 | 新電元工業株式会社 | 半導体装置及び半導体装置の製造方法 |
JP2017079251A (ja) | 2015-10-20 | 2017-04-27 | 富士電機株式会社 | 半導体装置および半導体装置の製造方法 |
Also Published As
Publication number | Publication date |
---|---|
JP2024096464A (ja) | 2024-07-12 |
JP2022180638A (ja) | 2022-12-06 |
JP7643621B2 (ja) | 2025-03-11 |
JP2019216223A (ja) | 2019-12-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP7563526B2 (ja) | 絶縁ゲート型半導体装置の製造方法 | |
JP7059555B2 (ja) | 半導体装置 | |
US10217858B2 (en) | Semiconductor device and method of manufacturing semiconductor device | |
JP7155641B2 (ja) | 半導体装置 | |
JP6049784B2 (ja) | 炭化珪素半導体装置およびその製造方法 | |
JP6617657B2 (ja) | 炭化ケイ素半導体装置および炭化ケイ素半導体装置の製造方法 | |
JP7176239B2 (ja) | 半導体装置 | |
JP7127445B2 (ja) | 半導体装置 | |
US10229969B2 (en) | Power semiconductor device | |
JP2018107168A (ja) | 半導体装置および半導体装置の製造方法 | |
JP2019106483A (ja) | 絶縁ゲート型半導体装置及びその製造方法 | |
JP2018110164A (ja) | 半導体装置 | |
JP6109444B1 (ja) | 半導体装置 | |
US11139376B2 (en) | Silicon carbide semiconductor device and method of manufacturing silicon carbide semiconductor device | |
JP2019071314A (ja) | 半導体装置 | |
JP2019003967A (ja) | 半導体装置および半導体装置の製造方法 | |
JPWO2015015808A1 (ja) | 炭化珪素半導体装置およびその製造方法 | |
JP7404722B2 (ja) | 半導体装置 | |
JP2018060923A (ja) | 半導体装置および半導体装置の製造方法 | |
JP3998454B2 (ja) | 電力用半導体装置 | |
JP2024174047A (ja) | 半導体装置 | |
JP2019096794A (ja) | 半導体装置 | |
JP2017092364A (ja) | 半導体装置および半導体装置の製造方法 | |
JP2019003966A (ja) | 炭化珪素半導体装置および炭化珪素半導体装置の製造方法 | |
JP2023114929A (ja) | 炭化珪素半導体装置および炭化珪素半導体装置の製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A711 Effective date: 20210409 |
|
RD04 | Notification of resignation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7424 Effective date: 20210409 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20210514 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A821 Effective date: 20210409 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20220317 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20220322 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20220518 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20220906 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20220919 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 7155641 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |