JP7146075B2 - 複数のプロセッサ装置と複数のインターフェースを有するデータ処理装置 - Google Patents
複数のプロセッサ装置と複数のインターフェースを有するデータ処理装置 Download PDFInfo
- Publication number
- JP7146075B2 JP7146075B2 JP2021515480A JP2021515480A JP7146075B2 JP 7146075 B2 JP7146075 B2 JP 7146075B2 JP 2021515480 A JP2021515480 A JP 2021515480A JP 2021515480 A JP2021515480 A JP 2021515480A JP 7146075 B2 JP7146075 B2 JP 7146075B2
- Authority
- JP
- Japan
- Prior art keywords
- data
- processor
- interface
- interface device
- computer system
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/10—Program control for peripheral devices
- G06F13/12—Program control for peripheral devices using hardware independent of the central processor, e.g. channel or peripheral processor
- G06F13/124—Program control for peripheral devices using hardware independent of the central processor, e.g. channel or peripheral processor where hardware is a sequential transfer control unit, e.g. microprocessor, peripheral processor or state-machine
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/22—Microcontrol or microprogram arrangements
- G06F9/28—Enhancement of operational speed, e.g. by using several microcontrol devices operating in parallel
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/30—Arrangements for executing machine instructions, e.g. instruction decode
- G06F9/38—Concurrent instruction execution, e.g. pipeline or look ahead
- G06F9/3885—Concurrent instruction execution, e.g. pipeline or look ahead using a plurality of independent parallel functional units
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Software Systems (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Multi Processors (AREA)
Description
US 2006/0123071 A1号公報には乗り物のパワートレイン内のセンサによって提供される信号を処理するための装置が記載されている。
マルチコアプロセッサに処理が分散されているアビオニクスコンピュータシステムはUS9,137,038 B1から知られており、各プロセッサはデータバスによって互いに接続されている。
EP3 098 718 A1号交付はホストプロセッサとそれに結合されたアクセラレーションプロセッサとを備えた仮想化プラットフォームが記載されている。
Claims (4)
- データ処理装置を備えたアビオニクスコンピュータシステムであって、前記データ処理装置は以下のものを備える。
- 複数のプロセッサデバイス(4)、ここで、前記プロセッサデバイス(4)の少なくとも1つが、1つ以上のプロセッサコアを有する、
- 外部機器(E)がそれぞれ接続可能であり、複数のインターフェースデバイス(5)と、を備え、個々のソフトウェアアプリケーション、プロセッサコア、又は、プロセッサデバイス(4)に対して、物理的なインターフェースデバイス(5)が固定的に割り当てられており、
-前記インターフェースデバイス(5)と前記プロセッサデバイス(4)との間でデータを伝送することができ、前記インターフェースデバイス(5)と前記プロセッサデバイス(4)との間の接続部(8,10)と、
-前記接続部(8、10)に設けられており、前記インターフェースデバイス(5)と前記プロセッサデバイス(4)との間にあり、前記インターフェースデバイス(5)と前記プロセッサデバイス(4)上で実行されている各ソフトウェアアプリケーションとの間のデータフローをハンドルするための少なくとも1つのデータ管理デバイス(20)と、を備え、
- 前記プロセッサデバイス(4)は、データを格納するためのメモリ領域(22、23)を有し、前記メモリ領域(22、23)はそれぞれ前記プロセッサデバイス(4)に結合されており
- 前記データ管理デバイスは、前記プロセッサデバイス(4)のメモリ領域(22,23)へのデータフローをハンドルするように構成されており、
- 前記メモリ領域(22、23)は前記データ管理デバイス(20)によって直接制御可能であり、前記データ管理デバイスは関連するソフトウェアアプリケーションのために固定されて定義されている物理メモリ領域に対してデータを書き込み、又は、読み出しでき、前記プロセッサデバイス(4)上で動作するソフトウェアアプリケーションが積極的に関与することなく、データは前記インターフェースデバイス(5)と前記メモリ領域(22、23)との間を転送されるように構成されており、
- 前記データ管理デバイス(20)は、ハードウェアコンポーネントとして構成されており、
- 前記ハードウェアコンポーネントは、前記プロセッサデバイス(4)および前記インターフェースデバイス(5)とはモジュール的におよび/又は論理的に異なるように構成されており、
- 前記ハードウェアコンポーネントは、前記インターフェースデバイス(5)の少なくとも一部分に直接接続されているアビオニクスコンピュータシステム。 - 請求項1に記載のアビオニクスコンピュータシステムであって、前記インターフェースデバイス(5)は、前記インターフェースデバイスに接続可能な前記外部機器(E)からデータを受信し、および/又は、前記インターフェースデバイスに接続可能な前記外部機器にデータを送信するように構成されていることを特徴とするアビオニクスコンピュータシステム。
- 請求項1又は2に記載のアビオニクスコンピュータシステムであって、インターフェースデバイス(5)のうち少なくとも1つが、インターフェースデバイスに接続可能な前記外部機器(E)からデータを受信するように構成されており、少なくとも1つのインターフェースデバイスが、インターフェースデバイスに接続可能な外部デバイスにデータを送信するように構成されていることを特徴とするアビオニクスコンピュータシステム。
- 請求項1乃至3のいずれか一項に記載のアビオニクスコンピュータシステムであって、前記外部機器(E)が、機器、センサ、モータ、バルブ、スイッチ、照明器具、空調機器であり、航空分野で使用され、割り当てられた前記インターフェースデバイス(5)に接続可能なものであることを特徴とするアビオニクスコンピュータシステム。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE102018124106.2A DE102018124106A1 (de) | 2018-09-28 | 2018-09-28 | Datenverarbeitungsvorrichtung mit mehreren Prozessoren und mehreren Schnittstellen |
DE102018124106.2 | 2018-09-28 | ||
PCT/EP2019/069362 WO2020064168A1 (de) | 2018-09-28 | 2019-07-18 | Datenverarbeitungsvorrichtung mit mehreren prozessoren und mehreren schnittstellen |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2022502743A JP2022502743A (ja) | 2022-01-11 |
JP7146075B2 true JP7146075B2 (ja) | 2022-10-03 |
Family
ID=67439195
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2021515480A Active JP7146075B2 (ja) | 2018-09-28 | 2019-07-18 | 複数のプロセッサ装置と複数のインターフェースを有するデータ処理装置 |
Country Status (9)
Country | Link |
---|---|
US (1) | US11392514B2 (ja) |
EP (1) | EP3857390A1 (ja) |
JP (1) | JP7146075B2 (ja) |
CN (1) | CN112789604B (ja) |
AU (1) | AU2019349437B2 (ja) |
CA (1) | CA3113750A1 (ja) |
DE (1) | DE102018124106A1 (ja) |
IL (1) | IL281540B2 (ja) |
WO (1) | WO2020064168A1 (ja) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE102018124106A1 (de) * | 2018-09-28 | 2020-04-02 | Rockwell Collins Deutschland Gmbh | Datenverarbeitungsvorrichtung mit mehreren Prozessoren und mehreren Schnittstellen |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2003067350A (ja) | 2002-05-27 | 2003-03-07 | Mitsumasa Koyanagi | プロセッシングシステム |
JP2003099388A (ja) | 2001-06-29 | 2003-04-04 | Fujitsu Ltd | マルチノード・コンピュータ・システムのメモリマップト入出力装置をサポートする方法およびコンピュータシステム |
Family Cites Families (24)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE10056198A1 (de) * | 2000-11-13 | 2002-02-14 | Infineon Technologies Ag | Kommunikationssystem zum Austausch von Daten unter Verwendung eines zusätzlichen Prozessors |
US7231500B2 (en) * | 2001-03-22 | 2007-06-12 | Sony Computer Entertainment Inc. | External data interface in a computer architecture for broadband networks |
JP2006161645A (ja) * | 2004-12-06 | 2006-06-22 | Denso Corp | パワートレイン制御用センサ信号処理装置 |
CN101719054B (zh) * | 2009-12-24 | 2011-05-18 | 北京飞天诚信科技有限公司 | 一种实现多卡槽访问的方法和装置 |
US9098462B1 (en) | 2010-09-14 | 2015-08-04 | The Boeing Company | Communications via shared memory |
US8880811B2 (en) * | 2011-06-27 | 2014-11-04 | Intel Mobile Communications GmbH | Data processing device and data processing arrangement for accelerating buffer synchronization |
US9047243B2 (en) * | 2011-12-14 | 2015-06-02 | Ip Reservoir, Llc | Method and apparatus for low latency data distribution |
US9075820B2 (en) * | 2012-07-30 | 2015-07-07 | Hewlett-Packard Development Company, L.P. | Distributed file system at network switch |
US9137038B1 (en) | 2012-08-30 | 2015-09-15 | Rockwell Collins, Inc. | Integrated modular avionics system with distributed processing |
DE102012023395A1 (de) * | 2012-11-29 | 2014-06-05 | Eads Deutschland Gmbh | Schnittstellenvorrichtung und Verfahren zum Austauschen von Nutzdaten |
US9268797B2 (en) * | 2012-12-21 | 2016-02-23 | Zetta Inc. | Systems and methods for on-line backup and disaster recovery |
CN103532876A (zh) * | 2013-10-23 | 2014-01-22 | 中国科学院声学研究所 | 数据流的处理方法与系统 |
US11263666B2 (en) * | 2014-01-27 | 2022-03-01 | Ushur, Inc. | System and methods for a micro-engagement platform |
KR20150095139A (ko) * | 2014-02-12 | 2015-08-20 | 삼성전자주식회사 | 채널 버퍼로의 직접 접근이 가능한 직접 메모리 접근 컨트롤러 및 시스템. |
DE102014219472A1 (de) * | 2014-09-25 | 2016-03-31 | Siemens Aktiengesellschaft | Verfahren zum Übertragen von Daten, Netzknoten und Netzwerk |
US9910809B2 (en) * | 2014-12-19 | 2018-03-06 | Intel Corporation | High performance interconnect link state transitions |
DE102015206196A1 (de) * | 2015-04-08 | 2016-10-13 | Robert Bosch Gmbh | Verwaltung von Schnittstellen in einem verteilten System |
US9378043B1 (en) | 2015-05-28 | 2016-06-28 | Altera Corporation | Multilayer quality of service (QOS) for network functions virtualization platforms |
US10248615B2 (en) * | 2016-09-19 | 2019-04-02 | Harman International Industries, Incorporated | Distributed processing in a network |
CN106776452B (zh) * | 2016-12-14 | 2020-02-04 | 英业达科技有限公司 | 服务器系统 |
US11314516B2 (en) * | 2018-01-19 | 2022-04-26 | Marvell Asia Pte, Ltd. | Issuing instructions based on resource conflict constraints in microprocessor |
US10496594B1 (en) * | 2018-06-01 | 2019-12-03 | Nxp Usa, Inc. | Inter-processor communication method for access latency between system-in-package (SIP) dies |
DE102018124106A1 (de) * | 2018-09-28 | 2020-04-02 | Rockwell Collins Deutschland Gmbh | Datenverarbeitungsvorrichtung mit mehreren Prozessoren und mehreren Schnittstellen |
US11320994B2 (en) * | 2020-09-18 | 2022-05-03 | EMC IP Holding Company LLC | Dynamic configuration change control in a storage system using multi-path layer notifications |
-
2018
- 2018-09-28 DE DE102018124106.2A patent/DE102018124106A1/de active Pending
-
2019
- 2019-07-18 CN CN201980064292.6A patent/CN112789604B/zh active Active
- 2019-07-18 CA CA3113750A patent/CA3113750A1/en active Pending
- 2019-07-18 WO PCT/EP2019/069362 patent/WO2020064168A1/de active Search and Examination
- 2019-07-18 EP EP19744651.1A patent/EP3857390A1/de active Pending
- 2019-07-18 JP JP2021515480A patent/JP7146075B2/ja active Active
- 2019-07-18 AU AU2019349437A patent/AU2019349437B2/en active Active
- 2019-07-18 US US17/280,572 patent/US11392514B2/en active Active
- 2019-07-18 IL IL281540A patent/IL281540B2/en unknown
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2003099388A (ja) | 2001-06-29 | 2003-04-04 | Fujitsu Ltd | マルチノード・コンピュータ・システムのメモリマップト入出力装置をサポートする方法およびコンピュータシステム |
JP2003067350A (ja) | 2002-05-27 | 2003-03-07 | Mitsumasa Koyanagi | プロセッシングシステム |
Also Published As
Publication number | Publication date |
---|---|
EP3857390A1 (de) | 2021-08-04 |
AU2019349437A1 (en) | 2021-05-27 |
CN112789604B (zh) | 2024-04-26 |
WO2020064168A1 (de) | 2020-04-02 |
CN112789604A (zh) | 2021-05-11 |
CA3113750A1 (en) | 2020-04-02 |
AU2019349437B2 (en) | 2022-10-20 |
JP2022502743A (ja) | 2022-01-11 |
IL281540A (en) | 2021-05-31 |
US11392514B2 (en) | 2022-07-19 |
IL281540B1 (en) | 2023-11-01 |
IL281540B2 (en) | 2024-03-01 |
US20220092000A1 (en) | 2022-03-24 |
DE102018124106A1 (de) | 2020-04-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11102117B2 (en) | In NIC flow switching | |
EP3798835B1 (en) | Method, device, and system for implementing hardware acceleration processing | |
US9606838B2 (en) | Dynamically configurable hardware queues for dispatching jobs to a plurality of hardware acceleration engines | |
US8225005B2 (en) | Use of peripheral component interconnect input/output virtualization devices to create high-speed, low-latency interconnect | |
CN106796529B (zh) | 通过利用商品型PCI交换机在PCIe结构中的CPU上使用未经修改的PCIe设备驱动程序来使用PCIe设备资源的方法 | |
JP5061268B2 (ja) | スプリットバス及びタイムスロットインターフェースバス調停を用いる共有デバイス並びにメモリ | |
JP2021530813A (ja) | 専用低レイテンシリンクを使用した複数のハードウェアアクセラレータのための統合されたアドレス空間 | |
CN113468084B (zh) | 一种多模式dma数据传输系统 | |
US8990456B2 (en) | Method and apparatus for memory write performance optimization in architectures with out-of-order read/request-for-ownership response | |
EP3304331A1 (en) | Single-chip multi-processor communication | |
CN115203095A (zh) | PCIe装置及其操作方法 | |
Vu et al. | Enabling partial reconfiguration for coprocessors in mixed criticality multicore systems using PCI Express Single-Root I/O Virtualization | |
JP7146075B2 (ja) | 複数のプロセッサ装置と複数のインターフェースを有するデータ処理装置 | |
US9411763B2 (en) | Allocation of flow control credits for high performance devices | |
CN112867998B (zh) | 运算加速器、交换器、任务调度方法及处理系统 | |
CN107920035B (zh) | 用于确定性交换式以太网的多核处理器类型装置、系统及运载工具 | |
US11809349B1 (en) | Direct injection of a virtual interrupt | |
JP2008502977A (ja) | バス・コントローラのための割り込み方式 | |
JPH08272754A (ja) | マルチプロセッサシステム | |
Vu et al. | On-demand reconfiguration for coprocessors in mixed criticality multicore systems | |
KR20230142095A (ko) | 인터페이스 디바이스 및 그 동작 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A529 | Written submission of copy of amendment under article 34 pct |
Free format text: JAPANESE INTERMEDIATE CODE: A529 Effective date: 20210519 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20210519 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20220426 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20220428 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20220722 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20220816 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20220819 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20220830 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20220920 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 7146075 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |