JP6972680B2 - 炭化珪素半導体装置および炭化珪素半導体装置の製造方法 - Google Patents
炭化珪素半導体装置および炭化珪素半導体装置の製造方法 Download PDFInfo
- Publication number
- JP6972680B2 JP6972680B2 JP2017114765A JP2017114765A JP6972680B2 JP 6972680 B2 JP6972680 B2 JP 6972680B2 JP 2017114765 A JP2017114765 A JP 2017114765A JP 2017114765 A JP2017114765 A JP 2017114765A JP 6972680 B2 JP6972680 B2 JP 6972680B2
- Authority
- JP
- Japan
- Prior art keywords
- semiconductor layer
- trench
- silicon carbide
- conductive type
- forming
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/102—Constructional design considerations for preventing surface leakage or controlling electric field concentration
- H10D62/103—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices
- H10D62/105—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices by having particular doping profiles, shapes or arrangements of PN junctions; by having supplementary regions, e.g. junction termination extension [JTE]
- H10D62/109—Reduced surface field [RESURF] PN junction structures
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/0445—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising crystalline silicon carbide
- H01L21/0455—Making n or p doped regions or layers, e.g. using diffusion
- H01L21/046—Making n or p doped regions or layers, e.g. using diffusion using ion implantation
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D12/00—Bipolar devices controlled by the field effect, e.g. insulated-gate bipolar transistors [IGBT]
- H10D12/01—Manufacture or treatment
- H10D12/031—Manufacture or treatment of IGBTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/64—Double-diffused metal-oxide semiconductor [DMOS] FETs
- H10D30/66—Vertical DMOS [VDMOS] FETs
- H10D30/668—Vertical DMOS [VDMOS] FETs having trench gate electrodes, e.g. UMOS transistors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/102—Constructional design considerations for preventing surface leakage or controlling electric field concentration
- H10D62/103—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices
- H10D62/105—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices by having particular doping profiles, shapes or arrangements of PN junctions; by having supplementary regions, e.g. junction termination extension [JTE]
- H10D62/106—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices by having particular doping profiles, shapes or arrangements of PN junctions; by having supplementary regions, e.g. junction termination extension [JTE] having supplementary regions doped oppositely to or in rectifying contact with regions of the semiconductor bodies, e.g. guard rings with PN or Schottky junctions
- H10D62/107—Buried supplementary regions, e.g. buried guard rings
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/124—Shapes, relative sizes or dispositions of the regions of semiconductor bodies or of junctions between the regions
- H10D62/126—Top-view geometrical layouts of the regions or the junctions
- H10D62/127—Top-view geometrical layouts of the regions or the junctions of cellular field-effect devices, e.g. multicellular DMOS transistors or IGBTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/13—Semiconductor regions connected to electrodes carrying current to be rectified, amplified or switched, e.g. source or drain regions
- H10D62/149—Source or drain regions of field-effect devices
- H10D62/151—Source or drain regions of field-effect devices of IGFETs
- H10D62/156—Drain regions of DMOS transistors
- H10D62/157—Impurity concentrations or distributions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/17—Semiconductor regions connected to electrodes not carrying current to be rectified, amplified or switched, e.g. channel regions
- H10D62/393—Body regions of DMOS transistors or IGBTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/80—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
- H10D62/83—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group IV materials, e.g. B-doped Si or undoped Ge
- H10D62/832—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group IV materials, e.g. B-doped Si or undoped Ge being Group IV materials comprising two or more elements, e.g. SiGe
- H10D62/8325—Silicon carbide
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/028—Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs
- H10D30/0291—Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs of vertical DMOS [VDMOS] FETs
- H10D30/0297—Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs of vertical DMOS [VDMOS] FETs using recessing of the gate electrodes, e.g. to form trench gate electrodes
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Electrodes Of Semiconductors (AREA)
Description
本発明にかかる半導体装置は、シリコンよりもバンドギャップが広い半導体(以下、ワイドバンドギャップ半導体とする)を用いて構成される。ここでは、ワイドバンドギャップ半導体として例えば炭化珪素(SiC)を用いた半導体装置(炭化珪素半導体装置)の構造を例に説明する。図1〜図4は、実施の形態1にかかる炭化珪素半導体装置の構造を示す断面図である。図1は、炭化珪素半導体装置の上面図である図6、7のA−A’部分の断面図である。また、図2は、図6、7のB−B’部分の断面図であり、図3は、図6、7のC−C’部分の断面図であり、図4は、図6、7のD−D’部分の断面図である。図1〜図4には、2つの単位セル(素子の機能単位)のみを示し、これらに隣接する他の単位セルを図示省略する(図15〜18、図20〜23においても同様)。図1〜4に示す実施の形態1にかかる炭化珪素半導体装置は、炭化珪素からなる半導体基体(炭化珪素基体:半導体チップ)100のおもて面(p型ベース層6側の面)側にMOSゲートを備えたMOSFETである。
次に、実施の形態2にかかる炭化珪素半導体装置の構造について説明する。図15〜図18は、実施の形態2にかかる炭化珪素半導体装置の構造を示す断面図である。実施の形態2にかかる炭化珪素半導体装置の上面図は、実施の形態1の上面図(図6、7参照)と同様であるため、省略する。図15は、炭化珪素半導体装置の上面図である図6、7のA−A’部分の断面図である。また、図16は、図6、7のB−B’部分の断面図であり、図17は、図6、7のC−C’部分の断面図であり、図18は、図6、7のD−D’部分の断面図である。
次に、実施の形態3にかかる炭化珪素半導体装置の構造について説明する。図20〜図23は、実施の形態3にかかる炭化珪素半導体装置の構造を示す断面図である。実施の形態3にかかる炭化珪素半導体装置の上面図は、実施の形態1の上面図(図6、7参照)と同様であるため、省略する。図20は、炭化珪素半導体装置の上面図である図6、7のA−A’部分の断面図である。また、図21は、図6、7のB−B’部分の断面図であり、図22は、図6、7のC−C’部分の断面図であり、図23は、図6、7のD−D’部分の断面図である。
次に、実施の形態4にかかる炭化珪素半導体装置の構造について説明する。図25〜図27は、実施の形態4にかかる炭化珪素半導体装置の構造を示す断面図である。図27は、実施の形態4にかかる炭化珪素半導体装置の構造を示す図6、7のE−E’部分の断面図である。図25は、炭化珪素半導体装置の上面図である図6、7のA−A’部分の断面図である。また、図26は、図6、7のB−B’部分の断面図である。
2 n-型ドリフト層
3 第1p+型領域
4 第2p+型領域
4a 下側第2p+型領域
4b 上側第2p+型領域
5 n型領域
5a 下側n型領域
5b 上側n型領域
6 p型ベース層
7 n+型ソース領域
8 p+型コンタクト領域
9 ゲート絶縁膜
10 ゲート電極
11 層間絶縁膜
12 ソース電極
13 ドレイン電極
18 トレンチ
Claims (11)
- 第1導電型の炭化珪素基板のおもて面に設けられた第1導電型の第1半導体層と、
前記第1半導体層の表面に設けられた前記第1半導体層よりも不純物濃度が高い第1導電型の第2半導体層と、
前記第2半導体層の表面に設けられた第2導電型の第3半導体層と、
前記第3半導体層の表面に選択的に設けられた第1導電型の第4半導体層と、
前記第3半導体層の表面に選択的に設けられた第2導電型の第5半導体層と、
前記第4半導体層および前記第3半導体層を貫通して前記第2半導体層に達するストライプ形状の第1トレンチと、
前記第1トレンチの内部にゲート絶縁膜を介して設けられたゲート電極と、
前記第4半導体層および前記第5半導体層に接する第1電極と、
前記炭化珪素基板の裏面に設けられた第2電極と、
前記第2半導体層の内部に選択的に前記第1トレンチの側壁および前記第3半導体層に接するように配置された第2導電型の第6半導体層と、
前記第6半導体層に接し前記第1トレンチの一部に接し、前記第1トレンチの長手方向と直交する方向に前記第1トレンチを横断するように設けられた第2導電型の第7半導体層と、
を備え、
上面から見た際、前記第7半導体層で前記第6半導体層を含まない面積は前記第6半導体層を含む面積に対して2倍以上広く、
前記第6半導体層は前記第1トレンチの長手方向と並行な線上の前記第7半導体層の上側の面の前記第1トレンチ間に選択的に配置されることを特徴とする炭化珪素半導体装置。 - 前記第7半導体層の一部と接し、前記第1トレンチの底部全面と接し、前記第7半導体層よりも前記第2電極側に浅い第2導電型の第8半導体層を備えることを特徴とする請求項1に記載の炭化珪素半導体装置。
- 前記第6半導体層は前記第1トレンチの側壁に対して菱型状に前記第7半導体層の上側の面に選択的に配置されることを特徴とする請求項1または2に記載の炭化珪素半導体装置。
- 前記第6半導体層は前記第1トレンチの側壁に対して斜め状に前記第7半導体層の上側の面に選択的に配置されることを特徴とする請求項1または2に記載の炭化珪素半導体装置。
- 前記第6半導体層は前記第1トレンチの垂直方向に10μm以上間隔を空けて繰り返し配置されることを特徴とする請求項1、2または4に記載の炭化珪素半導体装置。
- 第1導電型の炭化珪素基板のおもて面に設けられた第1導電型の第1半導体層と、
前記第1半導体層の表面に設けられた前記第1半導体層よりも不純物濃度が高い第1導電型の第2半導体層と、
前記第2半導体層の表面に設けられた第2導電型の第3半導体層と、
前記第3半導体層の表面に選択的に設けられた第1導電型の第4半導体層と、
前記第3半導体層の表面に選択的に設けられた第2導電型の第5半導体層と、
前記第4半導体層および前記第3半導体層を貫通して前記第2半導体層に達するストライプ形状の第1トレンチと、
前記第1トレンチの側壁に接し、前記第3半導体層に接する第1絶縁膜と、
前記第1トレンチの内部に前記第1絶縁膜を介して設けられたゲート電極と、
前記第5半導体層および前記第4半導体層に接する第1電極と、
前記炭化珪素基板の裏面に設けられた第2電極と、
前記第2半導体層の内部に選択的に前記第1トレンチの側壁および前記第3半導体層に接するように配置された第2導電型の第6半導体層と、
前記第6半導体層に接し前記第1トレンチの一部に接し、前記第1トレンチの長手方向と直交する方向に前記第1トレンチを横断するように設けられた第2導電型の第7半導体層と、
前記第1トレンチの底部の少なくとも一部に接し、前記第1絶縁膜よりも少なくとも1.1倍以上厚い第2絶縁膜と、
を備え、
上面から見た際、前記第7半導体層で前記第6半導体層を含まない面積は前記第6半導体層を含む面積に対して2倍以上広く、
前記第6半導体層は前記第1トレンチの長手方向と並行な線上の前記第7半導体層の上側の面の前記第1トレンチ間に選択的に配置されることを特徴とする炭化珪素半導体装置。 - 前記第6半導体層は前記第1トレンチの側壁に対して菱型状に前記第7半導体層の上側の面に選択的に配置されることを特徴とする請求項6に記載の炭化珪素半導体装置。
- 前記第6半導体層は前記第1トレンチの側壁に対して斜め状に前記第7半導体層の上側の面に選択的に配置されることを特徴とする請求項6に記載の炭化珪素半導体装置。
- 前記第6半導体層は前記第1トレンチの垂直方向に10μm以上間隔を空けて繰り返し配置されることを特徴とする請求項6または8に記載の炭化珪素半導体装置。
- 第1導電型の炭化珪素基板のおもて面に第1導電型の第1半導体層を形成する工程と、前記第1半導体層の表面に前記第1半導体層よりも不純物濃度が高い第1導電型の第2半導体層を形成する工程と、
前記第2半導体層の表面に第2導電型の第3半導体層を形成する工程と、
前記第3半導体層の表面に選択的に第1導電型の第4半導体層を形成する工程と、
前記第3半導体層の表面に選択的に第2導電型の第5半導体層を形成する工程と、
前記第4半導体層および前記第3半導体層を貫通して前記第2半導体層に達するストライプ形状の第1トレンチを形成する工程と、
前記第1トレンチの内部にゲート絶縁膜を介してゲート電極を形成する工程と、
前記第4半導体層および前記第5半導体層に接する第1電極を形成する工程と、
前記炭化珪素基板の裏面に第2電極を形成する工程と、
前記第2半導体層の内部に選択的に前記第1トレンチの側壁および前記第3半導体層に接するように配置された第2導電型の第6半導体層を形成する工程と、
前記第6半導体層に接し前記第1トレンチの一部に接し、前記第1トレンチの長手方向と直交する方向に前記第1トレンチを横断するように第2導電型の第7半導体層を形成する工程と、を含み、
前記第6半導体層を形成する工程は、上面から見た際、前記第7半導体層で前記第6半導体層を含まない面積を、前記第6半導体層を含む面積に対して2倍以上広く形成し、前記第6半導体層を前記第1トレンチの長手方向と並行な線上の前記第7半導体層の上側の面の前記第1トレンチ間に選択的に形成することを特徴とする炭化珪素半導体装置の製造方法。 - 第1導電型の炭化珪素基板のおもて面に第1導電型の第1半導体層を形成する工程と、前記第1半導体層の表面に前記第1半導体層よりも不純物濃度が高い第1導電型の第2半導体層を形成する工程と、
前記第2半導体層の表面に第2導電型の第3半導体層を形成する工程と、
前記第3半導体層の表面に選択的に第1導電型の第4半導体層を形成する工程と、
前記第3半導体層の表面に選択的に第2導電型の第5半導体層を形成する工程と、
前記第4半導体層および前記第3半導体層を貫通して前記第2半導体層に達するストライプ形状の第1トレンチを形成する工程と、
前記第1トレンチの側壁に接し、前記第3半導体層に接する第1絶縁膜を形成する工程と、
前記第1トレンチの内部に第1絶縁膜を介してゲート電極を形成する工程と、
前記第5半導体層および前記第4半導体層に接する第1電極を形成する工程と、
前記炭化珪素基板の裏面に第2電極を形成する工程と、
前記第2半導体層の内部に選択的に前記第1トレンチの側壁および前記第3半導体層に接するように配置された第2導電型の第6半導体層を形成する工程と、
前記第6半導体層に接し前記第1トレンチの一部に接し、前記第1トレンチの長手方向と直交する方向に前記第1トレンチを横断するように第2導電型の第7半導体層を形成する工程と、
第1トレンチの底部の少なくとも一部に接し、前記第1絶縁膜よりも少なくとも1.1倍以上厚い第2絶縁膜を形成する工程と、を含み、
前記第6半導体層を形成する工程は、上面から見た際、前記第7半導体層で前記第6半導体層を含まない面積を、前記第6半導体層を含む面積に対して2倍以上広く形成し、前記第6半導体層を前記第1トレンチの長手方向と並行な線上の前記第7半導体層の上側の面の前記第1トレンチ間に選択的に形成することを特徴とする炭化珪素半導体装置の製造方法。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2017114765A JP6972680B2 (ja) | 2017-06-09 | 2017-06-09 | 炭化珪素半導体装置および炭化珪素半導体装置の製造方法 |
US15/993,336 US10665668B2 (en) | 2017-06-09 | 2018-05-30 | Silicon carbide semiconductor device and method of manufacturing a silicon carbide semiconductor device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2017114765A JP6972680B2 (ja) | 2017-06-09 | 2017-06-09 | 炭化珪素半導体装置および炭化珪素半導体装置の製造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2019003966A JP2019003966A (ja) | 2019-01-10 |
JP6972680B2 true JP6972680B2 (ja) | 2021-11-24 |
Family
ID=64563625
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2017114765A Active JP6972680B2 (ja) | 2017-06-09 | 2017-06-09 | 炭化珪素半導体装置および炭化珪素半導体装置の製造方法 |
Country Status (2)
Country | Link |
---|---|
US (1) | US10665668B2 (ja) |
JP (1) | JP6972680B2 (ja) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN117238972B (zh) * | 2023-11-16 | 2024-04-16 | 深圳基本半导体有限公司 | 一种沟槽型碳化硅mosfet器件结构及其制备方法 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2007129259A (ja) * | 1996-08-01 | 2007-05-24 | Kansai Electric Power Co Inc:The | 絶縁ゲート半導体装置 |
JP2007266133A (ja) * | 2006-03-27 | 2007-10-11 | Toyota Central Res & Dev Lab Inc | 半導体装置 |
JP5721308B2 (ja) | 2008-03-26 | 2015-05-20 | ローム株式会社 | 半導体装置 |
JP4877286B2 (ja) * | 2008-07-08 | 2012-02-15 | 株式会社デンソー | 炭化珪素半導体装置およびその製造方法 |
US9978840B2 (en) * | 2014-06-30 | 2018-05-22 | Sumitomo Electric Industries, Ltd. | Silicon carbide semiconductor device and method for manufacturing the same |
JP6115678B1 (ja) * | 2016-02-01 | 2017-04-19 | 富士電機株式会社 | 炭化珪素半導体装置および炭化珪素半導体装置の製造方法 |
-
2017
- 2017-06-09 JP JP2017114765A patent/JP6972680B2/ja active Active
-
2018
- 2018-05-30 US US15/993,336 patent/US10665668B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
JP2019003966A (ja) | 2019-01-10 |
US10665668B2 (en) | 2020-05-26 |
US20180358430A1 (en) | 2018-12-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6778373B2 (ja) | 半導体装置および半導体装置の製造方法 | |
JP6950290B2 (ja) | 半導体装置および半導体装置の製造方法 | |
JP7057555B2 (ja) | 半導体装置 | |
JP6617657B2 (ja) | 炭化ケイ素半導体装置および炭化ケイ素半導体装置の製造方法 | |
JP7509254B2 (ja) | 半導体装置 | |
CN108574000B9 (zh) | 半导体装置和半导体装置的制造方法 | |
US10600864B2 (en) | Semiconductor device | |
JP7293750B2 (ja) | 超接合炭化珪素半導体装置および超接合炭化珪素半導体装置の製造方法 | |
JP6848382B2 (ja) | 半導体装置および半導体装置の製造方法 | |
JP7279394B2 (ja) | 半導体装置および半導体装置の製造方法 | |
JP7029711B2 (ja) | 半導体装置 | |
TWI741185B (zh) | 半導體裝置及半導體裝置之製造方法 | |
JP4844371B2 (ja) | 縦型超接合半導体素子 | |
US20190165162A1 (en) | Semiconductor device and method of manufacturing a semiconductor device | |
CN115132833A (zh) | 半导体装置及半导体装置的制造方法 | |
CN113410286A (zh) | 半导体装置 | |
JP6972680B2 (ja) | 炭化珪素半導体装置および炭化珪素半導体装置の製造方法 | |
JP7439746B2 (ja) | 炭化珪素半導体装置 | |
JP2023042402A (ja) | 半導体装置 | |
JP7069665B2 (ja) | 半導体装置 | |
US20190245079A1 (en) | Semiconductor device and method of manufacturing semiconductor device | |
JP2022106161A (ja) | 半導体装置 | |
JP2022002290A (ja) | 半導体装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A711 Effective date: 20180607 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A821 Effective date: 20180607 |
|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A711 Effective date: 20200305 |
|
RD04 | Notification of resignation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7424 Effective date: 20200305 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20200514 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20210316 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20210323 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20210520 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20211005 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20211018 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6972680 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |