JP6827328B2 - 半導体装置及び電子機器 - Google Patents
半導体装置及び電子機器 Download PDFInfo
- Publication number
- JP6827328B2 JP6827328B2 JP2017003026A JP2017003026A JP6827328B2 JP 6827328 B2 JP6827328 B2 JP 6827328B2 JP 2017003026 A JP2017003026 A JP 2017003026A JP 2017003026 A JP2017003026 A JP 2017003026A JP 6827328 B2 JP6827328 B2 JP 6827328B2
- Authority
- JP
- Japan
- Prior art keywords
- transistor
- circuit
- wiring
- gate
- insulator
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/24—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using capacitors
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/14—Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
- G11C5/145—Applications of charge pumps; Boosted voltage circuits; Clamp circuits therefor
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B10/00—Static random access memory [SRAM] devices
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/30—DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/67—Thin-film transistors [TFT]
- H10D30/6729—Thin-film transistors [TFT] characterised by the electrodes
- H10D30/673—Thin-film transistors [TFT] characterised by the electrodes characterised by the shapes, relative sizes or dispositions of the gate electrodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/67—Thin-film transistors [TFT]
- H10D30/6729—Thin-film transistors [TFT] characterised by the electrodes
- H10D30/673—Thin-film transistors [TFT] characterised by the electrodes characterised by the shapes, relative sizes or dispositions of the gate electrodes
- H10D30/6733—Multi-gate TFTs
- H10D30/6734—Multi-gate TFTs having gate electrodes arranged on both top and bottom sides of the channel, e.g. dual-gate TFTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/67—Thin-film transistors [TFT]
- H10D30/6729—Thin-film transistors [TFT] characterised by the electrodes
- H10D30/6737—Thin-film transistors [TFT] characterised by the electrodes characterised by the electrode materials
- H10D30/6739—Conductor-insulator-semiconductor electrodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/67—Thin-film transistors [TFT]
- H10D30/674—Thin-film transistors [TFT] characterised by the active materials
- H10D30/6755—Oxide semiconductors, e.g. zinc oxide, copper aluminium oxide or cadmium stannate
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/40—Crystalline structures
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/80—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/01—Manufacture or treatment
- H10D86/021—Manufacture or treatment of multiple TFTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
- H10D86/421—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs having a particular composition, shape or crystalline structure of the active layer
- H10D86/423—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs having a particular composition, shape or crystalline structure of the active layer comprising semiconductor materials not belonging to the Group IV, e.g. InGaZnO
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
- H10D86/481—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs integrated with passive devices, e.g. auxiliary capacitors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
- H10D86/60—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs wherein the TFTs are in active matrices
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D99/00—Subject matter not provided for in other groups of this subclass
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/403—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells with charge regeneration common to a multiplicity of memory cells, i.e. external refresh
- G11C11/404—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells with charge regeneration common to a multiplicity of memory cells, i.e. external refresh with one charge-transfer gate, e.g. MOS transistor, per cell
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/41—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming static cells with positive feedback, i.e. cells not needing refreshing or charge regeneration, e.g. bistable multivibrator or Schmitt trigger
- G11C11/412—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming static cells with positive feedback, i.e. cells not needing refreshing or charge regeneration, e.g. bistable multivibrator or Schmitt trigger using field-effect transistors only
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M3/00—Conversion of DC power input into DC power output
- H02M3/02—Conversion of DC power input into DC power output without intermediate conversion into AC
- H02M3/04—Conversion of DC power input into DC power output without intermediate conversion into AC by static converters
- H02M3/06—Conversion of DC power input into DC power output without intermediate conversion into AC by static converters using resistors or capacitors, e.g. potential divider
- H02M3/07—Conversion of DC power input into DC power output without intermediate conversion into AC by static converters using resistors or capacitors, e.g. potential divider using capacitors charged and discharged alternately by semiconductor devices with control electrode, e.g. charge pumps
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M3/00—Conversion of DC power input into DC power output
- H02M3/02—Conversion of DC power input into DC power output without intermediate conversion into AC
- H02M3/04—Conversion of DC power input into DC power output without intermediate conversion into AC by static converters
- H02M3/06—Conversion of DC power input into DC power output without intermediate conversion into AC by static converters using resistors or capacitors, e.g. potential divider
- H02M3/07—Conversion of DC power input into DC power output without intermediate conversion into AC by static converters using resistors or capacitors, e.g. potential divider using capacitors charged and discharged alternately by semiconductor devices with control electrode, e.g. charge pumps
- H02M3/072—Conversion of DC power input into DC power output without intermediate conversion into AC by static converters using resistors or capacitors, e.g. potential divider using capacitors charged and discharged alternately by semiconductor devices with control electrode, e.g. charge pumps adapted to generate an output voltage whose value is lower than the input voltage
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Thin Film Transistor (AREA)
- Manufacturing & Machinery (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Semiconductor Memories (AREA)
- Semiconductor Integrated Circuits (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Design And Manufacture Of Integrated Circuits (AREA)
Description
本実施の形態では、本発明の一態様であるトランジスタ及びそれを用いた半導体装置の回路構成について説明を行う。
図1(A)乃至図1(D)は、トランジスタOS1の回路図、上面図および断面図である。図1(A)は回路図であり、図1(B)は上面図であり、図1(C)、(D)は断面図である。図1(C)は図1(B)に示す一点鎖線X1−X2に対応する断面図であり、図1(D)は図1(B)に示す一点鎖線Y1−Y2に対応する断面図である。なお、図1(B)の上面図では、図の明瞭化のために一部の要素を省いて図示している。
図5に示す回路10は、トランジスタM0の第2ゲートを駆動するための半導体装置である。回路10は、電圧生成回路12と、電圧保持回路11とを有する。
次に、電圧保持回路11の具体的な構成例について説明を行う。
図6(A)に示す電圧保持回路11aは、上述したトランジスタOS1及び容量素子C11を有する。トランジスタOS1の第1電極は、トランジスタOS1の第1ゲート、トランジスタOS1の第2ゲート、容量素子C11の第1電極及びトランジスタM0の第2ゲートに電気的に接続されている。容量素子C11の第2電極はGNDに接続される。トランジスタOS1の第2電極は端子IN1に電気的に接続されている。端子IN1は電圧生成回路12に電気的に接続され電位VBGが与えられる。
図8(A)に示す電圧保持回路11bは、上述したトランジスタOS1、トランジスタM42、抵抗素子R、容量素子C41、容量素子C42及び容量素子C43を有する。
次に電圧生成回路12の詳細について、図10及び図11を用いて説明を行う。
図10(A)に示すように、電圧生成回路12aは、トランジスタM21乃至M24、および容量素子C21乃至C24を有する。以降、トランジスタM21乃至M24はnチャネル型トランジスタとして説明を行う。
電圧生成回路12は、pチャネル型トランジスタで構成しても良い。図10(B)に示す電圧生成回路12bは、pチャネル型トランジスタであるトランジスタM31乃至M34で構成されている。
図11(A)に示すように、電圧生成回路12cは、トランジスタM25乃至M28、および容量素子C25乃至C28を有する。以降、トランジスタM25乃至M28はnチャネル型トランジスタとして説明を行う。
図11(B)の電圧生成回路12dにおいて、トランジスタM25乃至M28の第2ゲートは、それぞれ出力端子OUTに接続されている。それ以外の構成は、電圧生成回路12cと同じである。
図11(C)の電圧生成回路12eにおいて、トランジスタM25乃至M28の第2ゲートは、それぞれ入力端子INに接続されている。それ以外の構成は、電圧生成回路12cと同じである。
本実施の形態では、実施の形態1に示したトランジスタOS1の各構成要素と、トランジスタOS1の変形例について説明を行う。
まず、トランジスタOS1の各構成要素について説明を行う。
酸化物半導体230は、In−M−Zn酸化物で形成される。元素Mとして、例えば、ガリウム(Ga)が好ましい。そのほかの元素Mに適用可能な元素としては、アルミニウム(Al)、ホウ素(B)、シリコン(Si)、チタン(Ti)、ジルコニウム(Zr)、ランタン(La)、セリウム(Ce)、イットリウム(Y)、ハフニウム(Hf)、タンタル(Ta)、ニオブ(Nb)、スカンジウム(Sc)などが挙げられる。
絶縁体220、および絶縁体224は、酸化シリコン膜や酸化窒化シリコン膜などの、酸素を含む絶縁体であることが好ましい。特に、絶縁体224として過剰酸素を含む絶縁体を用いることが好ましい。このような過剰酸素を含む絶縁体を、酸化物半導体230に接して設けることにより、酸化物中の酸素欠損を補償することができる。なお、絶縁体220と絶縁体224とは、必ずしも同じ材料を用いて形成しなくともよい。
絶縁体250は、例えば、酸化シリコン、酸化窒化シリコン、窒化酸化シリコン、酸化アルミニウム、酸化ハフニウム、酸化タンタル、酸化ジルコニウム、チタン酸ジルコン酸鉛(PZT)、チタン酸ストロンチウム(SrTiO3)または(Ba,Sr)TiO3(BST)などを含む絶縁体を単層または積層で用いることができる。またはこれらの絶縁体に例えば酸化アルミニウム、酸化ビスマス、酸化ゲルマニウム、酸化ニオブ、酸化シリコン、酸化チタン、酸化タングステン、酸化イットリウム、酸化ジルコニウムを添加してもよい。またはこれらの絶縁体を窒化処理しても良い。上記の絶縁体に酸化シリコン、酸化窒化シリコンまたは窒化シリコンを積層して用いてもよい。
導電体240aと、および導電体240bは、一方がソース電極として機能し、他方がドレイン電極として機能する。
トランジスタOS1の上方には、絶縁体280を設ける。絶縁体280は過剰酸素を有することが好ましい。特に、酸化物半導体230近傍の層間膜が過剰酸素を有することで、酸化物半導体230の酸素欠損を低減し、信頼性を向上させることができる。
図13にトランジスタOS1の変形例の一例を示す。図13(A)は回路図であり、図13(B)は上面図であり、図13(C)、(D)は断面図である。図13(C)は図13(B)に示す一点鎖線X1−X2に対応する断面図であり、図13(D)は図13(B)に示す一点鎖線Y1−Y2に対応する断面図である。なお、図13(B)の上面図では、図の明瞭化のために一部の要素を省いて図示している。
図14にトランジスタOS1の変形例の一例を示す。図14(A)は回路図であり、図14(B)は上面図であり、図14(C)、(D)は断面図である。図14(C)は図14(B)に示す一点鎖線X1−X2に対応する断面図であり、図14(D)は図14(B)に示す一点鎖線Y1−Y2に対応する断面図である。なお、図14(B)の上面図では、図の明瞭化のために一部の要素を省いて図示している。
本実施の形態では、実施の形態1に示した回路10の適用例について図15乃至図28を用いて説明を行う。
まず、回路10を不揮発性メモリに適用した例について説明を行う。
図15(A)に示すメモリセル100は、トランジスタM0と、トランジスタM1と、トランジスタM2と、容量素子C1と、を有する。
図17に示す記憶装置110は、メモリセル100が複数設けられたメモリセルアレイ120、行選択ドライバ112、列選択ドライバ111、読み出し回路121及び回路10を有する。なお記憶装置110は、m行(mは2以上の自然数)n列(nは2以上の自然数)のマトリクス状に設けられたメモリセル100を有する。
図18は、図17で説明した行選択ドライバ112の構成例を示すブロック図である。
図19は、図17で説明した列選択ドライバ111の構成例を示すブロック図である。
図20は、図17で説明した読み出し回路121の構成例を示すブロック図である。
次に、回路10をDRAMに用いた例について説明を行う。
図21に、メモリセル130の構成例を示す。メモリセル130は、トランジスタM0、容量素子C2を有する。トランジスタM0の第1ゲートは配線WLに電気的に接続され、トランジスタM0の第1端子は容量素子C2の第1端子に電気的に接続され、トランジスタM0の第2端子は配線BLに電気的に接続されている。また、容量素子C2の第2端子は、配線CLに電気的に接続されている。トランジスタM0の第2ゲートは配線BGに電気的に接続されている。ここで、トランジスタM0の第1端子と容量素子C2の第1端子との結節点をノードN1とする。
図22に示す記憶装置131は、セルアレイ132、センスアンプ回路134、駆動回路135、メインアンプ136、入出力回路137及び回路10を有する。セルアレイ132は、複数のメモリセル130を有する。各メモリセル130は、配線WL及び配線BLと接続されている。配線WLに供給される電位によってメモリセル130の選択が行われ、配線BLにメモリセル130に書き込むデータに対応する電位(以下、書き込み電位ともいう)が供給されることにより、メモリセル130にデータが書き込まれる。ここでは、セルアレイ132がi行j列(i、jは2以上の整数)のメモリセル130を有する場合について説明する。従って、セルアレイ132にはi本の配線WLとj本の配線BLが設けられている。
センスアンプSAの具体的な構成例について説明する。図23に、メモリセル130と、メモリセル130と電気的に接続されたセンスアンプSAの回路構成の一例を示す。メモリセル130は、配線BLを介してセンスアンプSAと接続されている。ここでは、メモリセル130_1が配線BL_1を介してセンスアンプSAと接続され、メモリセル130_2が配線BL_2を介してセンスアンプSAと接続されている構成を例示する。
次に、回路10をSRAM(Static Random Access Memory)に用いた例について説明を行う。
図25に示すメモリセル150は、回路SMCおよび回路BKCを有する。回路SMCは、標準的なSRAMのメモリセルと同様な回路構成とすればよい。図25に示す回路SMCは、インバータINV1、インバータINV2、トランジスタM3、およびトランジスタM4を有する。
まず、信号OSSをHレベルにすることで、トランジスタM0_1、M0_2がオン状態となり、ノードSN1、SN2は、それぞれ、ノードNET1、NET2と同じ電位レベルとなる。すなわち、ノードNET1、NET2のデータがノードSN1、SN2に書き込まれる。
次に、メモリセル150の電源をオフにする。電源がオフにされた状態でも、回路BKCはデータを保持し続ける。
メモリセル150の電源を再びオンにし、信号OSSをHレベルにすることで、回路BKCで保持されているデータを、回路SMCに書き戻すことができる。すなわち、メモリセル150は、電源を停止する直前の状態に復帰することができる。
上述した不揮発性メモリ、DRAMまたはSRAMなどを有する回路に用いられる電源回路について説明を行う。
図27及び図28では、実施の形態1で例示した回路10を表示装置に適用した一例について説明する。
図27(A)に、表示装置に適用可能な画素170の構成例を示す。画素170は、第1ゲート及び第2ゲートを有するトランジスタM0と、容量素子171と、表示素子172と、ノードN7と、配線GLと、配線SLと、配線BGLと、を有する。
図28(A)は表示装置に適用可能な画素180の構成例を示す。
本実施の形態では本発明の一態様である半導体装置の一形態を図29を用いて説明する。
本発明の一態様の半導体装置は、図29に示すようにトランジスタ300、トランジスタOS1、容量素子400を有する。トランジスタOS1はトランジスタ300の上方に設けられ、容量素子400はトランジスタ300、およびトランジスタOS1の上方に設けられている。
本実施の形態では、実施の形態1及び2に示したトランジスタOS1に適用可能な酸化物半導体の構造について説明する。
以下では、酸化物半導体の構造について説明する。
まずは、CAAC−OSについて説明する。
次に、nc−OSについて説明する。
a−like OSは、nc−OSと非晶質酸化物半導体との間の構造を有する酸化物半導体である。
本実施の形態では、上記実施の形態に示す半導体装置または記憶装置を用いることが可能なCPUについて説明する。
本実施の形態では、上記実施の形態に示す記憶装置または半導体装置を用いることが可能なプログラマブルロジックデバイス(PLD:Programmable Logic Device)について説明する。
本実施の形態では、上述の実施の形態で説明した半導体装置を電子部品に適用する例、および該電子部品を具備する電子機器に適用する例について、図34及び図35を用いて説明する。
図34(A)は、ダイシング処理が行なわれる前の基板611の上面図を示している。基板611としては、例えば、半導体基板(「半導体ウエハ」ともいう。)を用いることができる。基板611上には、複数の回路領域612が設けられている。回路領域612には、上記実施の形態に示す半導体装置などを設けることができる。
チップ615を電子部品に適用する例について、図35を用いて説明する。なお、電子部品は、半導体パッケージ、またはIC用パッケージともいう。電子部品は、端子取り出し方向や、端子の形状に応じて、複数の規格や名称が存在する。
本発明の一態様に係る半導体装置は、自動車、自動二輪車、自転車などの車両、航空機、船舶などに用いることができる。また、本発明の一態様に係る半導体装置は、携帯電話、腕時計、携帯型ゲーム機、携帯データ端末、電子書籍端末、ビデオカメラ、デジタルスチルカメラ、ゴーグル型ディスプレイ(ヘッドマウントディスプレイ)などの電子機器に用いることができる。これらの具体例を図36に示す。
本実施の形態では、本発明の一態様の半導体装置を備えることができるRFタグの使用例について図37を用いながら説明する。RFタグの用途は広範にわたるが、例えば、紙幣、硬貨、有価証券類、無記名債券類、証書類(運転免許証や住民票等、図37(A)参照)、記録媒体(DVDやビデオテープ等、図37(B)参照)、包装用容器類(包装紙やボトル等、図37(C)参照)、乗り物類(自転車等、図37(D)参照)、身の回り品(鞄や眼鏡等)、食品類、植物類、動物類、人体、衣類、生活用品類、薬品や薬剤を含む医療品、または電子機器(液晶表示装置、EL表示装置、テレビジョン装置、または携帯電話)等の物品、若しくは各物品に取り付ける荷札(図37(E)、図37(F)参照)等に設けて使用することができる。
Claims (5)
- 第1乃至第3トランジスタと、
第1容量素子と、
第2容量素子と、
抵抗素子と、を有し、
前記第1トランジスタはチャネル形成領域に酸化物半導体を有し、
前記第3トランジスタは第1ゲート及び第2ゲートを有し、
前記第1ゲートと前記第2ゲートは、半導体層を間に介して、互いに重なる領域を有し、
前記第1トランジスタのゲートは前記第1容量素子の第1電極に電気的に接続され、
前記第1トランジスタの第1電極は前記第2ゲートに電気的に接続され、
前記第1トランジスタの第2電極は負電位が与えられ、
前記第2トランジスタのゲートは、前記第2容量素子の第1電極に電気的に接続され、
前記第2トランジスタのゲートは、前記抵抗素子を介して、前記第2トランジスタの第1電極に電気的に接続され、
前記第2トランジスタの第1電極は前記第2ゲートに電気的に接続され、
前記第2トランジスタの第2電極は前記第1トランジスタのゲートに電気的に接続され、
前記第1トランジスタの第1電極は第1端部を有し、
前記第1トランジスタの第2電極は第2端部を有し、
前記第1端部と前記第2端部は互いに向かい合う領域を有し、
上面からみて、前記第1端部は第1円弧を有し、
上面からみて、前記第2端部は第2円弧を有し、
前記第2円弧の曲率半径は、前記第1円弧の曲率半径よりも大きいことを特徴とする半導体装置。 - 第1乃至第3トランジスタと、
第1容量素子と、
第2容量素子と、
抵抗素子と、を有し、
前記第1トランジスタはチャネル形成領域に酸化物半導体を有し、
前記第3トランジスタは第1ゲート及び第2ゲートを有し、
前記第1ゲートと前記第2ゲートは、半導体層を間に介して、互いに重なる領域を有し、
前記第1トランジスタのゲートは前記第1容量素子の第1電極に電気的に接続され、
前記第1トランジスタの第1電極は前記第2ゲートに電気的に接続され、
前記第1トランジスタの第2電極は負電位が与えられ、
前記第2トランジスタのゲートは、前記第2容量素子の第1電極に電気的に接続され、
前記第2トランジスタのゲートは、前記抵抗素子を介して、前記第2トランジスタの第1電極に電気的に接続され、
前記第2トランジスタの第1電極は前記第2ゲートに電気的に接続され、
前記第2トランジスタの第2電極は前記第1トランジスタのゲートに電気的に接続され、
前記第1トランジスタの第1電極は第1端部を有し、
前記第1トランジスタの第2電極は第2端部を有し、
前記第1端部と前記第2端部は互いに向かい合う領域を有し、
上面からみて、前記第1端部は第1円弧を有し、
上面からみて、前記第2端部は第2円弧を有し、
前記第1円弧の曲率半径は、前記第2円弧の曲率半径よりも大きいことを特徴とする半導体装置。 - 請求項1又は請求項2において、
前記第1トランジスタは第3ゲートを有し、
前記第3ゲートと前記第1トランジスタのゲートは、前記酸化物半導体を間に介して、互いに重なる領域を有し、
前記第3ゲートは、窒素添加されたIn−Ga−Zn酸化物を含むことを特徴とする半導体装置。 - 請求項1乃至請求項3のいずれか一項に記載の半導体装置を複数有し、
分離領域を有する半導体ウエハ。 - 請求項1乃至請求項3のいずれか一項に記載の半導体装置と、
表示装置、マイクロフォン、スピーカ、操作キー、または、筐体を有する電子機器。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2016005991 | 2016-01-15 | ||
JP2016005991 | 2016-01-15 |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2017130655A JP2017130655A (ja) | 2017-07-27 |
JP2017130655A5 JP2017130655A5 (ja) | 2020-02-06 |
JP6827328B2 true JP6827328B2 (ja) | 2021-02-10 |
Family
ID=59314229
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2017003026A Expired - Fee Related JP6827328B2 (ja) | 2016-01-15 | 2017-01-12 | 半導体装置及び電子機器 |
Country Status (2)
Country | Link |
---|---|
US (1) | US10580798B2 (ja) |
JP (1) | JP6827328B2 (ja) |
Families Citing this family (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP6811084B2 (ja) | 2015-12-18 | 2021-01-13 | 株式会社半導体エネルギー研究所 | 半導体装置 |
US10192871B2 (en) | 2016-09-23 | 2019-01-29 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device |
US10685983B2 (en) | 2016-11-11 | 2020-06-16 | Semiconductor Energy Laboratory Co., Ltd. | Transistor, semiconductor device, and electronic device |
JP6878173B2 (ja) | 2017-06-26 | 2021-05-26 | 株式会社ジャパンディスプレイ | 半導体装置 |
JP7241068B2 (ja) | 2018-05-02 | 2023-03-16 | 株式会社半導体エネルギー研究所 | 半導体装置 |
US11476363B2 (en) | 2019-04-10 | 2022-10-18 | United Microelectronics Corp. | Semiconductor device and method of fabricating the same |
CN111816710A (zh) * | 2019-04-10 | 2020-10-23 | 联华电子股份有限公司 | 半导体装置 |
US11296023B2 (en) | 2019-04-10 | 2022-04-05 | United Microelectronics Corp. | Semiconductor device and method of fabricating the same |
CN112635476B (zh) | 2019-10-12 | 2023-08-08 | 长江存储科技有限责任公司 | 具有氢阻挡层的三维存储设备及其制造方法 |
Family Cites Families (118)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS60198861A (ja) | 1984-03-23 | 1985-10-08 | Fujitsu Ltd | 薄膜トランジスタ |
JPH0244256B2 (ja) | 1987-01-28 | 1990-10-03 | Kagaku Gijutsucho Mukizaishitsu Kenkyushocho | Ingazn2o5deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho |
JPS63210023A (ja) | 1987-02-24 | 1988-08-31 | Natl Inst For Res In Inorg Mater | InGaZn↓4O↓7で示される六方晶系の層状構造を有する化合物およびその製造法 |
JPH0244260B2 (ja) | 1987-02-24 | 1990-10-03 | Kagaku Gijutsucho Mukizaishitsu Kenkyushocho | Ingazn5o8deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho |
JPH0244258B2 (ja) | 1987-02-24 | 1990-10-03 | Kagaku Gijutsucho Mukizaishitsu Kenkyushocho | Ingazn3o6deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho |
JPH0244262B2 (ja) | 1987-02-27 | 1990-10-03 | Kagaku Gijutsucho Mukizaishitsu Kenkyushocho | Ingazn6o9deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho |
JPH0244263B2 (ja) | 1987-04-22 | 1990-10-03 | Kagaku Gijutsucho Mukizaishitsu Kenkyushocho | Ingazn7o10deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho |
JP2655910B2 (ja) * | 1989-03-24 | 1997-09-24 | 株式会社日立製作所 | 半導体装置の製造方法およびそれに用いる半導体ウエハ |
JPH05251705A (ja) | 1992-03-04 | 1993-09-28 | Fuji Xerox Co Ltd | 薄膜トランジスタ |
JP3479375B2 (ja) | 1995-03-27 | 2003-12-15 | 科学技術振興事業団 | 亜酸化銅等の金属酸化物半導体による薄膜トランジスタとpn接合を形成した金属酸化物半導体装置およびそれらの製造方法 |
EP0820644B1 (en) | 1995-08-03 | 2005-08-24 | Koninklijke Philips Electronics N.V. | Semiconductor device provided with transparent switching element |
JP3625598B2 (ja) | 1995-12-30 | 2005-03-02 | 三星電子株式会社 | 液晶表示装置の製造方法 |
JP4170454B2 (ja) | 1998-07-24 | 2008-10-22 | Hoya株式会社 | 透明導電性酸化物薄膜を有する物品及びその製造方法 |
JP2000150861A (ja) | 1998-11-16 | 2000-05-30 | Tdk Corp | 酸化物薄膜 |
JP3276930B2 (ja) | 1998-11-17 | 2002-04-22 | 科学技術振興事業団 | トランジスタ及び半導体装置 |
TW460731B (en) | 1999-09-03 | 2001-10-21 | Ind Tech Res Inst | Electrode structure and production method of wide viewing angle LCD |
JP4089858B2 (ja) | 2000-09-01 | 2008-05-28 | 国立大学法人東北大学 | 半導体デバイス |
KR20020038482A (ko) | 2000-11-15 | 2002-05-23 | 모리시타 요이찌 | 박막 트랜지스터 어레이, 그 제조방법 및 그것을 이용한표시패널 |
JP3997731B2 (ja) | 2001-03-19 | 2007-10-24 | 富士ゼロックス株式会社 | 基材上に結晶性半導体薄膜を形成する方法 |
JP2002289859A (ja) | 2001-03-23 | 2002-10-04 | Minolta Co Ltd | 薄膜トランジスタ |
JP4090716B2 (ja) | 2001-09-10 | 2008-05-28 | 雅司 川崎 | 薄膜トランジスタおよびマトリクス表示装置 |
JP3925839B2 (ja) | 2001-09-10 | 2007-06-06 | シャープ株式会社 | 半導体記憶装置およびその試験方法 |
JP4164562B2 (ja) | 2002-09-11 | 2008-10-15 | 独立行政法人科学技術振興機構 | ホモロガス薄膜を活性層として用いる透明薄膜電界効果型トランジスタ |
EP1443130B1 (en) | 2001-11-05 | 2011-09-28 | Japan Science and Technology Agency | Natural superlattice homologous single crystal thin film, method for preparation thereof, and device using said single crystal thin film |
JP4083486B2 (ja) | 2002-02-21 | 2008-04-30 | 独立行政法人科学技術振興機構 | LnCuO(S,Se,Te)単結晶薄膜の製造方法 |
US7049190B2 (en) | 2002-03-15 | 2006-05-23 | Sanyo Electric Co., Ltd. | Method for forming ZnO film, method for forming ZnO semiconductor layer, method for fabricating semiconductor device, and semiconductor device |
JP3933591B2 (ja) | 2002-03-26 | 2007-06-20 | 淳二 城戸 | 有機エレクトロルミネッセント素子 |
US7339187B2 (en) | 2002-05-21 | 2008-03-04 | State Of Oregon Acting By And Through The Oregon State Board Of Higher Education On Behalf Of Oregon State University | Transistor structures |
JP2004022625A (ja) | 2002-06-13 | 2004-01-22 | Murata Mfg Co Ltd | 半導体デバイス及び該半導体デバイスの製造方法 |
US7105868B2 (en) | 2002-06-24 | 2006-09-12 | Cermet, Inc. | High-electron mobility transistor with zinc oxide |
US7067843B2 (en) | 2002-10-11 | 2006-06-27 | E. I. Du Pont De Nemours And Company | Transparent oxide semiconductor thin film transistors |
JP4166105B2 (ja) | 2003-03-06 | 2008-10-15 | シャープ株式会社 | 半導体装置およびその製造方法 |
JP2004273732A (ja) | 2003-03-07 | 2004-09-30 | Sharp Corp | アクティブマトリクス基板およびその製造方法 |
JP4108633B2 (ja) | 2003-06-20 | 2008-06-25 | シャープ株式会社 | 薄膜トランジスタおよびその製造方法ならびに電子デバイス |
US7262463B2 (en) | 2003-07-25 | 2007-08-28 | Hewlett-Packard Development Company, L.P. | Transistor including a deposited channel region having a doped portion |
US7145174B2 (en) | 2004-03-12 | 2006-12-05 | Hewlett-Packard Development Company, Lp. | Semiconductor device |
US7297977B2 (en) | 2004-03-12 | 2007-11-20 | Hewlett-Packard Development Company, L.P. | Semiconductor device |
US7282782B2 (en) | 2004-03-12 | 2007-10-16 | Hewlett-Packard Development Company, L.P. | Combined binary oxide semiconductor device |
EP2226847B1 (en) | 2004-03-12 | 2017-02-08 | Japan Science And Technology Agency | Amorphous oxide and thin film transistor |
US7211825B2 (en) | 2004-06-14 | 2007-05-01 | Yi-Chi Shih | Indium oxide-based thin film transistors and circuits |
JP2006100760A (ja) | 2004-09-02 | 2006-04-13 | Casio Comput Co Ltd | 薄膜トランジスタおよびその製造方法 |
US7285501B2 (en) | 2004-09-17 | 2007-10-23 | Hewlett-Packard Development Company, L.P. | Method of forming a solution processed device |
US7298084B2 (en) | 2004-11-02 | 2007-11-20 | 3M Innovative Properties Company | Methods and displays utilizing integrated zinc oxide row and column drivers in conjunction with organic light emitting diodes |
US7863611B2 (en) | 2004-11-10 | 2011-01-04 | Canon Kabushiki Kaisha | Integrated circuits utilizing amorphous oxides |
US7453065B2 (en) | 2004-11-10 | 2008-11-18 | Canon Kabushiki Kaisha | Sensor and image pickup device |
KR100889796B1 (ko) | 2004-11-10 | 2009-03-20 | 캐논 가부시끼가이샤 | 비정질 산화물을 사용한 전계 효과 트랜지스터 |
US7791072B2 (en) | 2004-11-10 | 2010-09-07 | Canon Kabushiki Kaisha | Display |
US7829444B2 (en) | 2004-11-10 | 2010-11-09 | Canon Kabushiki Kaisha | Field effect transistor manufacturing method |
KR100998527B1 (ko) | 2004-11-10 | 2010-12-07 | 고쿠리츠다이가쿠호진 토쿄고교 다이가꾸 | 비정질 산화물 및 전계 효과 트랜지스터 |
CN101057333B (zh) | 2004-11-10 | 2011-11-16 | 佳能株式会社 | 发光器件 |
US7579224B2 (en) | 2005-01-21 | 2009-08-25 | Semiconductor Energy Laboratory Co., Ltd. | Method for manufacturing a thin film semiconductor device |
TWI562380B (en) | 2005-01-28 | 2016-12-11 | Semiconductor Energy Lab Co Ltd | Semiconductor device, electronic device, and method of manufacturing semiconductor device |
TWI445178B (zh) | 2005-01-28 | 2014-07-11 | Semiconductor Energy Lab | 半導體裝置,電子裝置,和半導體裝置的製造方法 |
US7858451B2 (en) | 2005-02-03 | 2010-12-28 | Semiconductor Energy Laboratory Co., Ltd. | Electronic device, semiconductor device and manufacturing method thereof |
US7948171B2 (en) | 2005-02-18 | 2011-05-24 | Semiconductor Energy Laboratory Co., Ltd. | Light emitting device |
US20060197092A1 (en) | 2005-03-03 | 2006-09-07 | Randy Hoffman | System and method for forming conductive material on a substrate |
US8681077B2 (en) | 2005-03-18 | 2014-03-25 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device, and display device, driving method and electronic apparatus thereof |
WO2006105077A2 (en) | 2005-03-28 | 2006-10-05 | Massachusetts Institute Of Technology | Low voltage thin film transistor with high-k dielectric material |
US7645478B2 (en) | 2005-03-31 | 2010-01-12 | 3M Innovative Properties Company | Methods of making displays |
US8300031B2 (en) | 2005-04-20 | 2012-10-30 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device comprising transistor having gate and drain connected through a current-voltage conversion element |
JP2006344849A (ja) | 2005-06-10 | 2006-12-21 | Casio Comput Co Ltd | 薄膜トランジスタ |
US7402506B2 (en) | 2005-06-16 | 2008-07-22 | Eastman Kodak Company | Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby |
US7691666B2 (en) | 2005-06-16 | 2010-04-06 | Eastman Kodak Company | Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby |
US7507618B2 (en) | 2005-06-27 | 2009-03-24 | 3M Innovative Properties Company | Method for making electronic devices using metal oxide nanoparticles |
KR100711890B1 (ko) | 2005-07-28 | 2007-04-25 | 삼성에스디아이 주식회사 | 유기 발광표시장치 및 그의 제조방법 |
JP2007059128A (ja) | 2005-08-23 | 2007-03-08 | Canon Inc | 有機el表示装置およびその製造方法 |
JP5116225B2 (ja) | 2005-09-06 | 2013-01-09 | キヤノン株式会社 | 酸化物半導体デバイスの製造方法 |
JP4280736B2 (ja) | 2005-09-06 | 2009-06-17 | キヤノン株式会社 | 半導体素子 |
JP4850457B2 (ja) | 2005-09-06 | 2012-01-11 | キヤノン株式会社 | 薄膜トランジスタ及び薄膜ダイオード |
JP2007073705A (ja) | 2005-09-06 | 2007-03-22 | Canon Inc | 酸化物半導体チャネル薄膜トランジスタおよびその製造方法 |
EP1995787A3 (en) | 2005-09-29 | 2012-01-18 | Semiconductor Energy Laboratory Co, Ltd. | Semiconductor device having oxide semiconductor layer and manufacturing method therof |
JP5037808B2 (ja) | 2005-10-20 | 2012-10-03 | キヤノン株式会社 | アモルファス酸化物を用いた電界効果型トランジスタ、及び該トランジスタを用いた表示装置 |
CN101283444B (zh) | 2005-11-15 | 2011-01-26 | 株式会社半导体能源研究所 | 半导体器件及其制造方法 |
TWI292281B (en) | 2005-12-29 | 2008-01-01 | Ind Tech Res Inst | Pixel structure of active organic light emitting diode and method of fabricating the same |
US7867636B2 (en) | 2006-01-11 | 2011-01-11 | Murata Manufacturing Co., Ltd. | Transparent conductive film and method for manufacturing the same |
JP4977478B2 (ja) | 2006-01-21 | 2012-07-18 | 三星電子株式会社 | ZnOフィルム及びこれを用いたTFTの製造方法 |
US7576394B2 (en) | 2006-02-02 | 2009-08-18 | Kochi Industrial Promotion Center | Thin film transistor including low resistance conductive thin films and manufacturing method thereof |
US7977169B2 (en) | 2006-02-15 | 2011-07-12 | Kochi Industrial Promotion Center | Semiconductor device including active layer made of zinc oxide with controlled orientations and manufacturing method thereof |
KR20070101595A (ko) | 2006-04-11 | 2007-10-17 | 삼성전자주식회사 | ZnO TFT |
US20070252928A1 (en) | 2006-04-28 | 2007-11-01 | Toppan Printing Co., Ltd. | Structure, transmission type liquid crystal display, reflection type display and manufacturing method thereof |
JP5028033B2 (ja) | 2006-06-13 | 2012-09-19 | キヤノン株式会社 | 酸化物半導体膜のドライエッチング方法 |
JP4609797B2 (ja) | 2006-08-09 | 2011-01-12 | Nec液晶テクノロジー株式会社 | 薄膜デバイス及びその製造方法 |
JP4999400B2 (ja) | 2006-08-09 | 2012-08-15 | キヤノン株式会社 | 酸化物半導体膜のドライエッチング方法 |
JP4332545B2 (ja) | 2006-09-15 | 2009-09-16 | キヤノン株式会社 | 電界効果型トランジスタ及びその製造方法 |
JP5164357B2 (ja) | 2006-09-27 | 2013-03-21 | キヤノン株式会社 | 半導体装置及び半導体装置の製造方法 |
JP4274219B2 (ja) | 2006-09-27 | 2009-06-03 | セイコーエプソン株式会社 | 電子デバイス、有機エレクトロルミネッセンス装置、有機薄膜半導体装置 |
US7622371B2 (en) | 2006-10-10 | 2009-11-24 | Hewlett-Packard Development Company, L.P. | Fused nanocrystal thin film semiconductor and method |
US7772021B2 (en) | 2006-11-29 | 2010-08-10 | Samsung Electronics Co., Ltd. | Flat panel displays comprising a thin-film transistor having a semiconductive oxide in its channel and methods of fabricating the same for use in flat panel displays |
JP2008140684A (ja) | 2006-12-04 | 2008-06-19 | Toppan Printing Co Ltd | カラーelディスプレイおよびその製造方法 |
KR101303578B1 (ko) | 2007-01-05 | 2013-09-09 | 삼성전자주식회사 | 박막 식각 방법 |
US8207063B2 (en) | 2007-01-26 | 2012-06-26 | Eastman Kodak Company | Process for atomic layer deposition |
KR100851215B1 (ko) | 2007-03-14 | 2008-08-07 | 삼성에스디아이 주식회사 | 박막 트랜지스터 및 이를 이용한 유기 전계 발광표시장치 |
US7795613B2 (en) | 2007-04-17 | 2010-09-14 | Toppan Printing Co., Ltd. | Structure with transistor |
KR101325053B1 (ko) | 2007-04-18 | 2013-11-05 | 삼성디스플레이 주식회사 | 박막 트랜지스터 기판 및 이의 제조 방법 |
KR20080094300A (ko) | 2007-04-19 | 2008-10-23 | 삼성전자주식회사 | 박막 트랜지스터 및 그 제조 방법과 박막 트랜지스터를포함하는 평판 디스플레이 |
KR101334181B1 (ko) | 2007-04-20 | 2013-11-28 | 삼성전자주식회사 | 선택적으로 결정화된 채널층을 갖는 박막 트랜지스터 및 그제조 방법 |
CN101663762B (zh) | 2007-04-25 | 2011-09-21 | 佳能株式会社 | 氧氮化物半导体 |
KR101345376B1 (ko) | 2007-05-29 | 2013-12-24 | 삼성전자주식회사 | ZnO 계 박막 트랜지스터 및 그 제조방법 |
US8202365B2 (en) | 2007-12-17 | 2012-06-19 | Fujifilm Corporation | Process for producing oriented inorganic crystalline film, and semiconductor device using the oriented inorganic crystalline film |
JP4623179B2 (ja) | 2008-09-18 | 2011-02-02 | ソニー株式会社 | 薄膜トランジスタおよびその製造方法 |
JP5451280B2 (ja) | 2008-10-09 | 2014-03-26 | キヤノン株式会社 | ウルツ鉱型結晶成長用基板およびその製造方法ならびに半導体装置 |
KR101979758B1 (ko) | 2010-08-27 | 2019-05-17 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 기억 장치, 반도체 장치 |
US9024317B2 (en) | 2010-12-24 | 2015-05-05 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor circuit, method for driving the same, storage device, register circuit, display device, and electronic device |
CN103137701B (zh) | 2011-11-30 | 2018-01-19 | 株式会社半导体能源研究所 | 晶体管及半导体装置 |
KR20140101817A (ko) * | 2011-12-02 | 2014-08-20 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치 및 그 제작 방법 |
US9076505B2 (en) | 2011-12-09 | 2015-07-07 | Semiconductor Energy Laboratory Co., Ltd. | Memory device |
US9362417B2 (en) | 2012-02-03 | 2016-06-07 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device |
KR102101167B1 (ko) | 2012-02-03 | 2020-04-16 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치 |
US9112037B2 (en) * | 2012-02-09 | 2015-08-18 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device |
JP6110693B2 (ja) | 2012-03-14 | 2017-04-05 | 株式会社半導体エネルギー研究所 | 半導体装置 |
US9048323B2 (en) * | 2012-04-30 | 2015-06-02 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device |
KR101373964B1 (ko) * | 2012-08-10 | 2014-03-13 | 경희대학교 산학협력단 | 디스플레이 소자 구동회로, 상기 디스플레이 소자 구동회로에 포함되는 박막 트랜지스터 및 이의 제조 방법 |
JP6400336B2 (ja) * | 2013-06-05 | 2018-10-03 | 株式会社半導体エネルギー研究所 | 半導体装置 |
TWI663820B (zh) | 2013-08-21 | 2019-06-21 | 日商半導體能源研究所股份有限公司 | 電荷泵電路以及具備電荷泵電路的半導體裝置 |
US9722090B2 (en) | 2014-06-23 | 2017-08-01 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device including first gate oxide semiconductor film, and second gate |
US9461179B2 (en) | 2014-07-11 | 2016-10-04 | Semiconductor Energy Laboratory Co., Ltd. | Thin film transistor device (TFT) comprising stacked oxide semiconductor layers and having a surrounded channel structure |
JP6811084B2 (ja) | 2015-12-18 | 2021-01-13 | 株式会社半導体エネルギー研究所 | 半導体装置 |
KR102613318B1 (ko) | 2015-12-28 | 2023-12-14 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치 |
-
2017
- 2017-01-12 US US15/404,771 patent/US10580798B2/en not_active Expired - Fee Related
- 2017-01-12 JP JP2017003026A patent/JP6827328B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
US20170207244A1 (en) | 2017-07-20 |
US10580798B2 (en) | 2020-03-03 |
JP2017130655A (ja) | 2017-07-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6869021B2 (ja) | 半導体装置 | |
JP7032510B2 (ja) | 半導体装置 | |
JP6827328B2 (ja) | 半導体装置及び電子機器 | |
US10559612B2 (en) | Signal processing circuit and semiconductor device including the signal processing circuit | |
JP6962755B2 (ja) | 半導体装置 | |
JP2022033961A (ja) | 記憶装置及び電子機器 | |
JP2017139460A (ja) | マイクロコントローラシステム | |
US9721953B2 (en) | Semiconductor device | |
JP6806847B2 (ja) | 半導体装置 | |
JP6775643B2 (ja) | 半導体装置 | |
KR102581808B1 (ko) | 반도체 장치, 센서 장치, 및 전자 기기 | |
JP2022008859A (ja) | 半導体装置 | |
US10032492B2 (en) | Semiconductor device, driver IC, computer and electronic device | |
KR20160144361A (ko) | 유지 회로, 유지 회로의 구동 방법, 및 유지 회로를 포함하는 반도체 장치 | |
US20200135265A1 (en) | Method for Operating the Semiconductor Device | |
JPWO2018220471A1 (ja) | 記憶装置及びその動作方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20191217 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20191217 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20201023 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20201104 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20201210 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20201222 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20210119 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6827328 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
LAPS | Cancellation because of no payment of annual fees |