JP6685126B2 - 半導体製造装置および半導体装置の製造方法 - Google Patents
半導体製造装置および半導体装置の製造方法 Download PDFInfo
- Publication number
- JP6685126B2 JP6685126B2 JP2015251207A JP2015251207A JP6685126B2 JP 6685126 B2 JP6685126 B2 JP 6685126B2 JP 2015251207 A JP2015251207 A JP 2015251207A JP 2015251207 A JP2015251207 A JP 2015251207A JP 6685126 B2 JP6685126 B2 JP 6685126B2
- Authority
- JP
- Japan
- Prior art keywords
- die
- wafer
- unit
- illumination
- manufacturing apparatus
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000004065 semiconductor Substances 0.000 title claims description 54
- 238000004519 manufacturing process Methods 0.000 title claims description 49
- 238000005286 illumination Methods 0.000 claims description 87
- 238000000034 method Methods 0.000 claims description 62
- 239000000758 substrate Substances 0.000 claims description 60
- 238000003384 imaging method Methods 0.000 claims description 38
- 238000007689 inspection Methods 0.000 claims description 14
- 238000011179 visual inspection Methods 0.000 claims description 11
- 239000004973 liquid crystal related substance Substances 0.000 claims description 7
- 235000012431 wafers Nutrition 0.000 description 109
- 230000008569 process Effects 0.000 description 39
- 238000001514 detection method Methods 0.000 description 38
- 238000010586 diagram Methods 0.000 description 28
- 230000032258 transport Effects 0.000 description 13
- 230000002950 deficient Effects 0.000 description 11
- 230000003287 optical effect Effects 0.000 description 10
- 238000003860 storage Methods 0.000 description 8
- 238000012546 transfer Methods 0.000 description 5
- 238000010276 construction Methods 0.000 description 4
- 239000013074 reference sample Substances 0.000 description 4
- 230000005856 abnormality Effects 0.000 description 3
- 230000000052 comparative effect Effects 0.000 description 3
- 239000000463 material Substances 0.000 description 3
- 238000012545 processing Methods 0.000 description 3
- 101100299500 Caenorhabditis elegans daf-18 gene Proteins 0.000 description 2
- 101100268108 Mus musculus Zfp60 gene Proteins 0.000 description 2
- 239000000853 adhesive Substances 0.000 description 2
- 230000001070 adhesive effect Effects 0.000 description 2
- 238000005452 bending Methods 0.000 description 2
- 238000004364 calculation method Methods 0.000 description 2
- 238000012937 correction Methods 0.000 description 2
- 230000006870 function Effects 0.000 description 2
- 238000010438 heat treatment Methods 0.000 description 2
- 230000007246 mechanism Effects 0.000 description 2
- 230000002093 peripheral effect Effects 0.000 description 2
- 238000011282 treatment Methods 0.000 description 2
- 239000004593 Epoxy Substances 0.000 description 1
- 101100353526 Neurospora crassa (strain ATCC 24698 / 74-OR23-1A / CBS 708.71 / DSM 1257 / FGSC 987) pca-2 gene Proteins 0.000 description 1
- 230000002159 abnormal effect Effects 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 238000004140 cleaning Methods 0.000 description 1
- 238000005520 cutting process Methods 0.000 description 1
- 230000003247 decreasing effect Effects 0.000 description 1
- 230000007547 defect Effects 0.000 description 1
- 238000009826 distribution Methods 0.000 description 1
- 238000003708 edge detection Methods 0.000 description 1
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 description 1
- 229910052737 gold Inorganic materials 0.000 description 1
- 239000010931 gold Substances 0.000 description 1
- 238000003780 insertion Methods 0.000 description 1
- 230000037431 insertion Effects 0.000 description 1
- 239000007788 liquid Substances 0.000 description 1
- 238000002844 melting Methods 0.000 description 1
- 230000008018 melting Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000007747 plating Methods 0.000 description 1
- 238000003825 pressing Methods 0.000 description 1
- 239000011347 resin Substances 0.000 description 1
- 229920005989 resin Polymers 0.000 description 1
- 229910000679 solder Inorganic materials 0.000 description 1
- 238000001179 sorption measurement Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L22/00—Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
- H01L22/10—Measuring as part of the manufacturing process
- H01L22/12—Measuring as part of the manufacturing process for structural parameters, e.g. thickness, line width, refractive index, temperature, warp, bond strength, defects, optical inspection, electrical measurement of structural dimensions, metallurgic measurement of diffusions
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/67005—Apparatus not specifically provided for elsewhere
- H01L21/67011—Apparatus for manufacture or treatment
-
- G—PHYSICS
- G02—OPTICS
- G02B—OPTICAL ELEMENTS, SYSTEMS OR APPARATUS
- G02B27/00—Optical systems or apparatus not provided for by any of the groups G02B1/00 - G02B26/00, G02B30/00
- G02B27/10—Beam splitting or combining systems
- G02B27/14—Beam splitting or combining systems operating by reflection only
- G02B27/141—Beam splitting or combining systems operating by reflection only using dichroic mirrors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/50—Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the groups H01L21/18 - H01L21/326 or H10D48/04 - H10D48/07 e.g. sealing of a cap to a base of a container
- H01L21/52—Mounting semiconductor bodies in containers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/677—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for conveying, e.g. between different workstations
- H01L21/67703—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for conveying, e.g. between different workstations between different workstations
- H01L21/67712—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for conveying, e.g. between different workstations between different workstations the substrate being handled substantially vertically
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/683—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
- H01L21/6835—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
- H01L21/6836—Wafer tapes, e.g. grinding or dicing support tapes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/683—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
- H01L21/687—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches
- H01L21/68714—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches the wafers being placed on a susceptor, stage or support
- H01L21/68721—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches the wafers being placed on a susceptor, stage or support characterised by edge clamping, e.g. clamping ring
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/77—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
- H01L21/78—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L22/00—Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
- H01L22/30—Structural arrangements specially adapted for testing or measuring during manufacture or treatment, or specially adapted for reliability measurements
Landscapes
- Engineering & Computer Science (AREA)
- Manufacturing & Machinery (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- General Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Optics & Photonics (AREA)
- Container, Conveyance, Adherence, Positioning, Of Wafer (AREA)
- Die Bonding (AREA)
Description
本開示の課題は、クラックの認識精度を向上することが可能な技術を提供することである。
その他の課題と新規な特徴は、本明細書の記述および添付図面から明らかになるであろう。
すなわち、半導体製造装置は、ダイを撮像する撮像部と、前記ダイと前記撮像部とを結ぶ線上に配置される照明部と、前記撮像部および前記照明部を制御する制御部と、を備える。前記制御部は、前記ダイの外観検査時の前記照明部の照射面積を前記ダイの位置決め時の前記照明部の照射面積よりも狭くし、前記撮像部で前記ダイを撮像する。
以下に、実施形態に係る半導体製造装置について説明する。なお、括弧内の符号は例示であってこれに限定されるものではない。
半導体製造装置(10)は、ダイ(D)を撮像する撮像部(ID)と、ダイ(D)と撮像部(ID)とを結ぶ線上に配置される照明部(LD)と、撮像部(ID)および照明部(LD)を制御する制御部(8)と、を備える。制御部(8)は、ダイの外観検査時(工程P4、)の照明部(LD)の照射面積をダイの位置決め時(工程P5)の照明部(LD)の照射面積よりも狭くし、撮像部(ID)でダイ(D)を撮像する。
これにより、ダイの表面上の異常検出を2値化や良品との画像差分法の手法で検出できない1画素未満の幅のクラックを見つけることができ、クラックの認識精度を向上させることが可能である。
実施例のダイボンディング工程では、まず、ウェハカセットから取り出されたウェハ11を保持しているウェハリング14がウェハリングホルダWRH上に載置されてダイDのピックアップが行われる基準位置まで搬送される(以下、この動作をウェハローディング(工程P1)という。)。次いで、ウェハ11の配置位置がその基準位置と正確に一致するように微調整(ウェハアライメント)を行う(工程P2)。
ダイ外観検査認識(クラックや異物等の異常検出)について図13〜16を用いて説明する。図13はクラックがあるダイの画像を示す図である。図14は図13の画像を2値化した画像を示す図である。図15は良品のダイの画像を示す図である。図16は図13の画像と図15の画像の差分を示す図である。
(1)1画素未満の幅のクラックは見つけられない
クラック幅が1画素未満場合にクラックを画像で写そうとすると、その像が薄れてしまい認識できなくなる。クラックの方向などを考慮した場合、実質は3画素以上の幅が無いと確実には検出できない。
(2)ダイの表面模様の影響を受けやすい
ダイ表面に複雑な模様がある場合は、その表面を走るクラックとの識別が難しくなる。
(3)クラックの明るさを制御することが難しい
クラックのみを明るくないしは暗く写し出すことが難しい。
ウェハ認識カメラVSWの撮像部IDは鏡筒BTの一端と接続され、鏡筒BTの他端には対物レンズ(図示は省略)が取り付けられ、この対物レンズを通してダイDの主面の画像を撮影する構成となっている。
撮像部IDとダイDとを結ぶ線上の鏡筒BTとダイDとの間には、面発光照明(光源)SL、ハーフミラー(半透過鏡)HMを内部に備えた照明部LDが配置されている。面発光照明SLからの照射光は、ハーフミラーHMによって撮像部IDと同じ光軸で反射され、ダイDに照射される。撮像部IDと同じ光軸でダイDに照射されたその散乱光は、ダイDで反射し、そのうちの正反射光がハーフミラーHMを透過して撮像部IDに達し、ダイDの映像を形成する。すなわち、照明部LDは同軸落射照明(同軸照明)の機能を有する。
(a)遮蔽板の移動
(b)液晶のON/OFF
(c)平面配列したLEDの部分的ON/OFF
(d)同軸照明とリング照明との組合せ
等の方法により実現する。以下、発光面の制御は遮蔽板を例に説明する。
鏡筒BTとダイDとの間には、面発光照明SLおよびハーフミラー(半透過鏡)HMを内部に備えた同軸照明部CLが配置されている。面発光照明SLからの照射光は、ハーフミラーHMによって撮像部IDと同じ光軸で反射され、ダイDに照射される。撮像部IDと同じ光軸でダイDに照射されたその散乱光は、ダイDで反射し、そのうちの正反射光がハーフミラーHMを透過して撮像部IDに達し、ダイDの映像を形成する。
例えば、リング照明RLは、直接検出方式の場合点灯され、間接検出方式の場合消灯される。
(a)差分画像
良品との画像差分を行う。写りが同じでない為、差分画像の濃淡を確認する事で検出できる。
(b)エッジ検出
画像内に意図しないエッジが無いか検出する。これにはソベルフィルタ・微分フィルタなどの空間フィルタを利用する。
(c)輝度データ
指定エリアの平均輝度・ヒストグラムの変化を検出する。
ステップP41:制御部8はクラック検査用に照明を切り替える。制御部8は、例えば、図32の鏡筒BT2Aの面発光照明SLの第1領域SL1のLEDをOFFし、第2領域のSL2のLEDをONして、発光面面積を小さくする。
ステップP42:制御部8はクラック検査用に画像を取り込む。制御部8は、ウェハ認識カメラによってダイDを撮像し、その画像を取り込む。
ステップP43:制御部8はクラック検査用の画像処理を行う。
ステップP51:制御部8はダイ位置決め認識用に照明を切り替える。制御部8は、例えば、図32の鏡筒BT2Aの面発光照明SLの第1領域SL1のLEDをONし、第2領域のSL2のLEDをONして、発光面面積をダイDの平面面積よりも十分大きくする。
ステップP52:制御部8はダイ位置決め用に画像を取り込む。制御部8は、ウェハ認識カメラによってダイDを撮像し、その画像を取り込む。
ステップP53:制御部8はダイ位置決め用の画像処理を行う。
また、実施例ではダイ外観検査認識の後にダイ位置決め認識を行っているが、ダイ位置決め認識の後にダイ外観検査認識を行ってもよい。
また、実施例ではウェハの裏面にDAFが貼付されているが、DAFはなくてもよい。
また、実施例ではピックアップヘッドおよびボンディングヘッドをそれぞれ2つ備えているが、それぞれ1つであってもよい。また、実施例では中間ステージを備えているが、中間ステージがなくてもよい。この場合、ピックアップヘッドとボンディングヘッドは兼用してもよい。
また、実施例ではダイの表面を上にしてボンディングされるが、ダイをピックアップ後ダイの表裏を反転させて、ダイの裏面を上にしてボンディングしてもよい。この場合、中間ステージは設けなくてもよい。この装置はフリップチップボンダという。
また、実施例ではボンディングヘッドを備えるが、ボンディングヘッドがなくてもよい。この場合は、ピックアップされたダイは容器等に載置される。この装置はピックアップ装置という。
1・・・ウェハ供給部
D・・・ダイ
VSW・・・ウェハ認識カメラ
ID・・・撮像部
LD・・・照明部
2A、2B・・・ピックアップ部
3A、3B・・・アライメント部
BAS・・・中間ステージ
VSA・・・ステージ認識カメラ
4A、4B・・・ボンディング部
BBH・・・ボンディングヘッド
42・・・コレット
BHT・・・ボンディングヘッドテーブル
VSB・・・基板認識カメラ
5・・・搬送部
BS・・・ボンディングステージ
P・・・基板
8・・・制御部
Claims (27)
- ダイを撮像する撮像部と、
前記ダイと前記撮像部とを結ぶ線上に配置される照明部と、
前記撮像部および前記照明部を制御する制御部と、
を備え、
前記照明部は、遮蔽板または液晶または平面配列された部分的にオン/オフ可能なLEDを備え、
前記制御部は、ダイクラックを検出するために、前記遮蔽板の移動または前記液晶のオフまたは前記LEDの部分的にオフさせて前記照明部による照明の一部を遮蔽することによって前記ダイの外観検査時の前記照明部の照射面積を前記ダイの位置決め時の前記照明部の照射面積よりも狭くし、前記撮像部で前記ダイを撮像するよう構成される半導体製造装置。 - 請求項1の半導体製造装置において、さらに、
ウェハリングホルダを有するウェハ供給部を備え、
前記ウェハリングホルダは、
前記ダイが貼り付けられたダイシングテープを保持するウェハリングと、
前記ダイシングテープを引っ張って広げるエキスパンダと、
を備える半導体製造装置。 - 請求項1の半導体製造装置において、さらに、
前記ダイを既にボンディングされているダイ上にボンディングするボンディングヘッドを有するボンディング部を備える半導体製造装置。 - 請求項2または3の半導体製造装置において、
前記照明部は前記撮像部の中心線上に配置されるハーフミラーと前記ハーフミラーの横に配置される発光源と備える同軸照明である半導体製造装置。 - 請求項4の半導体製造装置において、
前記発光源は前記LEDによる面発光源である半導体製造装置。 - 請求項5の半導体製造装置において、
前記発光源は周辺付近が発光する第1領域と中心付近が発光する第2領域とを備え、前記第1領域と前記第2領域との点灯および消灯を個別に制御可能であるよう構成される半導体製造装置。 - 請求項2の半導体製造装置において、さらに、
前記ダイをピックアップするピックアップ部を備える半導体製造装置。 - 請求項7の半導体製造装置において、さらに、
前記ピックアップされたダイを基板または既にボンディングされたダイ上にボンディングするボンディング部を備える半導体製造装置。 - 請求項8の半導体製造装置において、さらに、
前記ピックアップ部は中間ステージを備え、
前記ピックアップされたダイは前記中間ステージに載置され、
前記ボンディング部は前記中間ステージに載置されたダイを前記基板または既に前記基板にボンディングされたダイ上にボンディングするよう構成される半導体製造装置。 - 請求項8の半導体製造装置において、
前記ピックアップされたダイは上下反転され、
前記ボンディング部は前記上下反転されたダイを前記基板にボンディングするよう構成される半導体製造装置。 - 請求項7の半導体製造装置において、さらに、
ダイを格納する容器を備え、
前記ピックアップされたダイは前記容器に載置されるよう構成される半導体製造装置。 - (a)ダイが貼付されたダイシングテープを保持するウェハリングホルダを準備する工程と、
(b)前記ダイシングテープを引き延ばす工程と、
(c)遮蔽板または液晶または平面配列された部分的にオン/オフ可能なLEDを備える照明装置および撮像装置を用いて前記ダイの外観を検査する工程と、
(d)前記撮像装置および前記照明装置を用いて前記ダイの位置決めを行う工程と、
(e)前記ダイをピックアップする工程と、
を備え、
前記(c)工程は、ダイクラックを検出するために、前記遮蔽板の移動または前記液晶のオフまたは前記LEDの部分的にオフさせて前記照明装置による照明の一部を遮蔽することによって前記照明装置の発光面面積を前記(d)工程の前記照明装置の発光面面積よりも小さくして撮像する半導体装置の製造方法。 - 請求項12の半導体装置の製造方法において、さらに、
前記(c)工程と前記(d)工程との間に、前記ダイシングテープを介して前記ダイを吸着する工程と、
前記(d)工程と前記(e)工程との間に、前記ダイの吸着を解除する工程と、
を備える半導体装置の製造方法。 - 請求項12の半導体装置の製造方法において、
前記照明装置は前記撮像装置の中心線上に配置されるハーフミラーと前記ハーフミラーの横に配置される発光源とを備える同軸照明である半導体装置の製造方法。 - 請求項14の半導体装置の製造方法において、
前記発光源は前記LEDによる面発光源である半導体装置の製造方法。 - 請求項15の半導体装置の製造方法において、
前記発光源は周辺付近が発光する第1領域と中心付近が発光する第2領域とを備え、前記第1領域と前記第2領域との点灯および消灯を個別に制御可能である半導体装置の製造方法。 - 請求項12の半導体装置の製造方法において、さらに、
(f)前記ピックアップされたダイを中間ステージに載置する工程と、
(g)前記中間ステージに載置されたダイの外観検査を行う工程と、
を備える半導体装置の製造方法。 - 請求項17の半導体装置の製造方法において、
前記(g)工程はステージ認識カメラで撮像して行う半導体装置の製造方法。 - 請求項12の半導体装置の製造方法において、さらに、
(h)既にボンディングされているダイの外観検査をする工程と、
(i)ダイを前記既にボンディングされているダイ上にボンディングする工程と、
を備える半導体装置の製造方法。 - 請求項19の半導体装置の製造方法において、
前記(h)工程は基板認識カメラで撮像して行う半導体装置の製造方法。 - ダイを撮像するウェハ認識カメラと、
前記ダイと前記ウェハ認識カメラとを結ぶ線上に配置される照明部と、
前記ウェハ認識カメラおよび前記照明部を制御する制御部と、
を備え、
前記照明部は、遮蔽板または液晶または平面配列された部分的にオン/オフ可能なLEDを備え、
前記制御部は、ダイクラックを検出するために、前記遮蔽板の移動または前記液晶のオフまたは前記LEDの部分的にオフさせて前記照明部による照明の一部を遮蔽することによって前記ダイの外観検査時の前記照明部の照射面積を前記ダイの位置決め時の前記照明部の照射面積よりも狭くし、前記ウェハ認識カメラで前記ダイを撮像するよう構成されるダイボンダ。 - 請求項21のダイボンダにおいて、さらに、
ウェハリングホルダを有するウェハ供給部を備え、
前記ウェハリングホルダは、
前記ダイが貼り付けられたダイシングテープを保持するウェハリングと、
前記ダイシングテープを引っ張って広げるエキスパンダと、
を備えるダイボンダ。 - 請求項21のダイボンダにおいて、さらに、
前記ダイを基板または既にボンディングされているダイ上にボンディングするボンディングヘッドと、
基板認識カメラと、
を備えるダイボンダ。 - 請求項22のダイボンダにおいて、
前記制御部は、前記ダイの外観検査を前記ダイシングテープを引っ張って広げて前記ウェハ認識カメラにて行うダイボンダ。 - 請求項21のダイボンダにおいて、さらに、
前記ダイをピックアップするピックアップヘッドと、
前記ピックアップされたダイを載置する中間ステージと、
ステージ認識カメラと、
を備え、
前記制御部は、前記中間ステージに載置されたダイの外観検査を、前記ステージ認識カメラにて行うよう構成されるダイボンダ。 - 請求項23のダイボンダにおいて、
前記制御部は、前記既にボンディングされているダイの外観検査を前記基板認識カメラにて行うよう構成されるダイボンダ。 - 請求項23のダイボンダにおいて、
前記制御部は、複数のダイを積層するダイボンディングの場合、基板に既に実装された下層ダイの外観検査をピックアップされたダイのボンディング前に前記基板認識カメラにて行うよう構成されるダイボンダ。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2015251207A JP6685126B2 (ja) | 2015-12-24 | 2015-12-24 | 半導体製造装置および半導体装置の製造方法 |
TW105135961A TWI624887B (zh) | 2015-12-24 | 2016-11-04 | 半導體製造裝置及半導體裝置的製造方法 |
KR1020160153608A KR20170076545A (ko) | 2015-12-24 | 2016-11-17 | 반도체 제조 장치 및 반도체 장치의 제조 방법 |
CN201611028994.3A CN106920762B (zh) | 2015-12-24 | 2016-11-18 | 半导体制造装置、半导体器件的制造方法及芯片贴装机 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2015251207A JP6685126B2 (ja) | 2015-12-24 | 2015-12-24 | 半導体製造装置および半導体装置の製造方法 |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2017117916A JP2017117916A (ja) | 2017-06-29 |
JP2017117916A5 JP2017117916A5 (ja) | 2019-01-24 |
JP6685126B2 true JP6685126B2 (ja) | 2020-04-22 |
Family
ID=59234588
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2015251207A Active JP6685126B2 (ja) | 2015-12-24 | 2015-12-24 | 半導体製造装置および半導体装置の製造方法 |
Country Status (4)
Country | Link |
---|---|
JP (1) | JP6685126B2 (ja) |
KR (1) | KR20170076545A (ja) |
CN (1) | CN106920762B (ja) |
TW (1) | TWI624887B (ja) |
Families Citing this family (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP7082862B2 (ja) * | 2017-07-27 | 2022-06-09 | ファスフォードテクノロジ株式会社 | ダイボンディング装置、半導体装置の製造方法および半導体製造システム |
JP7029900B2 (ja) * | 2017-08-03 | 2022-03-04 | ファスフォードテクノロジ株式会社 | ダイボンディング装置および半導体装置の製造方法 |
JP7010633B2 (ja) * | 2017-09-19 | 2022-01-26 | ファスフォードテクノロジ株式会社 | 半導体製造装置および半導体装置の製造方法 |
JP7010638B2 (ja) * | 2017-09-26 | 2022-01-26 | ファスフォードテクノロジ株式会社 | ダイボンディング装置および半導体装置の製造方法 |
JP6886379B2 (ja) * | 2017-09-28 | 2021-06-16 | Towa株式会社 | 保持部材、保持部材の製造方法、検査装置及び切断装置 |
CN111433898B (zh) * | 2017-12-07 | 2023-06-23 | 株式会社富士 | 信息管理装置及信息管理方法 |
JP7102271B2 (ja) * | 2018-07-17 | 2022-07-19 | ファスフォードテクノロジ株式会社 | 半導体製造装置および半導体装置の製造方法 |
JP7146352B2 (ja) * | 2018-12-10 | 2022-10-04 | 株式会社ディスコ | 試験装置 |
CN113348739B (zh) * | 2019-02-01 | 2023-02-10 | 株式会社富士 | 作业机 |
JP7299728B2 (ja) * | 2019-03-22 | 2023-06-28 | ファスフォードテクノロジ株式会社 | 半導体製造装置および半導体装置の製造方法 |
JP7300353B2 (ja) * | 2019-09-13 | 2023-06-29 | ファスフォードテクノロジ株式会社 | ダイボンディング装置および半導体装置の製造方法 |
JP7377655B2 (ja) * | 2019-09-19 | 2023-11-10 | ファスフォードテクノロジ株式会社 | ダイボンディング装置および半導体装置の製造方法 |
JP7437987B2 (ja) * | 2020-03-23 | 2024-02-26 | ファスフォードテクノロジ株式会社 | ダイボンディング装置および半導体装置の製造方法 |
JP7502108B2 (ja) * | 2020-07-31 | 2024-06-18 | ファスフォードテクノロジ株式会社 | ダイボンディング装置および半導体装置の製造方法 |
JP7575937B2 (ja) | 2020-12-21 | 2024-10-30 | ファスフォードテクノロジ株式会社 | ダイボンディング装置および半導体装置の製造方法 |
DE102022118873B4 (de) | 2022-07-27 | 2024-02-08 | ASMPT GmbH & Co. KG | Verfahren und Vorrichtung zum Entnehmen von Chips von einem Waferfilmframe, Bestücksystem und Computerprogramm |
Family Cites Families (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR960015001A (ko) * | 1994-10-07 | 1996-05-22 | 가나이 쓰토무 | 반도체 기판의 제조방법과 피검사체상의 패턴결함을 검사하기 위한 방법 및 장치 |
JP3744966B2 (ja) * | 1994-10-07 | 2006-02-15 | 株式会社ルネサステクノロジ | 半導体基板の製造方法 |
JPH11345865A (ja) * | 1998-06-01 | 1999-12-14 | Sony Corp | 半導体製造装置 |
JP2000150546A (ja) * | 1998-11-16 | 2000-05-30 | Toshiba Corp | 電子部品の実装装置及び実装方法 |
JP2005332982A (ja) * | 2004-05-20 | 2005-12-02 | Renesas Technology Corp | 半導体装置の製造方法 |
JP2006138830A (ja) * | 2004-11-10 | 2006-06-01 | Nippon Electro Sensari Device Kk | 表面欠陥検査装置 |
JP4624813B2 (ja) * | 2005-01-21 | 2011-02-02 | ルネサスエレクトロニクス株式会社 | 半導体装置の製造方法および半導体製造装置 |
JP4830772B2 (ja) * | 2006-10-11 | 2011-12-07 | ヤマハ株式会社 | 半導体チップの検査方法 |
JP5054949B2 (ja) * | 2006-09-06 | 2012-10-24 | ルネサスエレクトロニクス株式会社 | 半導体装置の製造方法 |
US7847927B2 (en) * | 2007-02-28 | 2010-12-07 | Hitachi High-Technologies Corporation | Defect inspection method and defect inspection apparatus |
JP2008215875A (ja) * | 2007-02-28 | 2008-09-18 | Omron Corp | 成形体の検査方法およびこの方法を用いた検査装置 |
JP5903229B2 (ja) * | 2011-08-30 | 2016-04-13 | ファスフォードテクノロジ株式会社 | ダイボンダ及び半導体製造方法 |
JP2013092661A (ja) * | 2011-10-26 | 2013-05-16 | Panasonic Corp | 部品実装装置に用いる撮像用照明ユニット及び部品実装装置 |
JP5438165B2 (ja) * | 2012-06-13 | 2014-03-12 | ルネサスエレクトロニクス株式会社 | 半導体装置の製造方法 |
JP6266275B2 (ja) * | 2013-09-09 | 2018-01-24 | ファスフォードテクノロジ株式会社 | ダイボンダ及びボンディング方法 |
-
2015
- 2015-12-24 JP JP2015251207A patent/JP6685126B2/ja active Active
-
2016
- 2016-11-04 TW TW105135961A patent/TWI624887B/zh active
- 2016-11-17 KR KR1020160153608A patent/KR20170076545A/ko not_active Application Discontinuation
- 2016-11-18 CN CN201611028994.3A patent/CN106920762B/zh active Active
Also Published As
Publication number | Publication date |
---|---|
CN106920762B (zh) | 2020-03-10 |
TW201735209A (zh) | 2017-10-01 |
TWI624887B (zh) | 2018-05-21 |
KR20170076545A (ko) | 2017-07-04 |
CN106920762A (zh) | 2017-07-04 |
JP2017117916A (ja) | 2017-06-29 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6685126B2 (ja) | 半導体製造装置および半導体装置の製造方法 | |
KR102100889B1 (ko) | 다이 본딩 장치 및 반도체 장치의 제조 방법 | |
TWI729397B (zh) | 半導體製造裝置及半導體裝置之製造方法 | |
JP7225337B2 (ja) | 半導体製造装置および半導体装置の製造方法 | |
CN108364880B (zh) | 半导体制造装置及半导体器件的制造方法 | |
JP7010633B2 (ja) | 半導体製造装置および半導体装置の製造方法 | |
JP2022098312A (ja) | ダイボンディング装置および半導体装置の製造方法 | |
JP7029900B2 (ja) | ダイボンディング装置および半導体装置の製造方法 | |
JP6836938B2 (ja) | ダイボンディング装置および半導体装置の製造方法 | |
JP7299728B2 (ja) | 半導体製造装置および半導体装置の製造方法 | |
CN113436986A (zh) | 芯片贴装装置及半导体器件的制造方法 | |
JP6231397B2 (ja) | 部品認識装置、部品移載装置および部品実装装置 | |
TW202503940A (zh) | 半導體製造裝置、檢查裝置及半導體裝置的製造方法 | |
JP2024129750A (ja) | 半導体製造装置、検査装置および半導体装置の製造方法 | |
TW202422739A (zh) | 安裝裝置及半導體裝置之製造方法 | |
JP2024042228A (ja) | 実装装置および半導体装置の製造方法 | |
TW202422738A (zh) | 黏晶裝置,黏晶方法及半導體裝置的製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20160208 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20181204 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20181204 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20190827 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20190924 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20191114 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20200310 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20200331 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6685126 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |