JP6599184B2 - クロック生成回路及び無線受信機 - Google Patents
クロック生成回路及び無線受信機 Download PDFInfo
- Publication number
- JP6599184B2 JP6599184B2 JP2015180088A JP2015180088A JP6599184B2 JP 6599184 B2 JP6599184 B2 JP 6599184B2 JP 2015180088 A JP2015180088 A JP 2015180088A JP 2015180088 A JP2015180088 A JP 2015180088A JP 6599184 B2 JP6599184 B2 JP 6599184B2
- Authority
- JP
- Japan
- Prior art keywords
- clock
- delay
- circuit
- fixed amount
- amount
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04W—WIRELESS COMMUNICATION NETWORKS
- H04W56/00—Synchronisation arrangements
- H04W56/004—Synchronisation arrangements compensating for timing error of reception due to propagation delay
- H04W56/005—Synchronisation arrangements compensating for timing error of reception due to propagation delay compensating for timing error by adjustment in the receiver
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K5/13—Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals
- H03K5/135—Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals by the use of time reference signals, e.g. clock signals
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K5/13—Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals
- H03K5/14—Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals by the use of delay lines
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04W—WIRELESS COMMUNICATION NETWORKS
- H04W24/00—Supervisory, monitoring or testing arrangements
- H04W24/02—Arrangements for optimising operational condition
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K2005/00013—Delay, i.e. output pulse is delayed after input pulse and pulse length of output pulse is dependent on pulse length of input pulse
- H03K2005/00078—Fixed delay
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Manipulation Of Pulses (AREA)
- Noise Elimination (AREA)
- Pulse Circuits (AREA)
Description
実施形態にかかるクロック生成回路1は、例えば、無線受信機に適用される。M−WiMAX、WLANおよびLTEなどの無線規格に従った無線受信機では、広い通信エリアを確保するため、高い受信感度が要求される。無線受信機は、アンテナで受信された受信信号がアナログ回路でアナログ的に信号処理され、アナログ的に信号処理された信号がデジタル回路でデジタル的に信号処理される。また、無線受信機は小型化が求められており、無線受信機のアナログ回路とデジタル回路とが混載された1チップLSIの要求が高まっている。この1チップLSIでは、デジタル回路で発生するクロックの整数倍高調波によるスプリアスがアナログ回路に洩れ込み、受信特性を低下させる可能性がある。そのため、アナログ回路にスプリアスが乗らないような対策が施されることがある。
f2waves(θ,φ)=1/2×sinθ+1/2×sin(θ+φ)
・・・数式1
f2waves(θ,φ)=√[(1+cosφ)/2]×sin(θ+α)
・・・数式2
−90°≦φ<90°のとき、α=tan−1[sinφ/(1+cosφ)]+0
・・・数式3
90°≦φ<270°のとき、α=tan−1[sinφ/(1+cosφ)]+π
・・・数式4
Amp2=√[(1+cosφ)/2]・・・数式5
f4waves(θ,φ)=1/2×sinθ+1/2×sin(θ+φ)+1/2×sinθ+1/2×sin(θ−φ)・・・数式6
f4waves(θ,φ)=[(1+cosφ)/2]×sinθ・・・数式7
Amp4=√[(1+cosφ)/2]・・・数式8
φ=Td×fspur×360°・・・数式9
Td=1/(2fspur)・・・数式10
Claims (5)
- 入力クロックをそれぞれ受けて互いに異なる遅延量を付与する複数のディレイラインと、
前記複数のディレイラインのうち1つのディレイラインを選択し、選択されたディレイラインを介して伝送されたクロックを出力クロックとして出力する選択回路と、
を備え、
前記複数のディレイラインは、前記入力クロックに対して第1の遅延量を与えて、基準クロックを生成する第1のディレイラインを有し、
前記複数のディレイラインは、さらに、
前記入力クロックに対して前記第1の遅延量より小さい第2の遅延量を与えて、前記基準クロックに対してエッジのタイミングを固定量で進ませたクロックを生成する第2のディレイラインと、
前記入力クロックに対して前記第1の遅延量より大きい第3の遅延量を与えて、前記基準クロックに対してエッジのタイミングを前記固定量で遅らせたクロックを生成する第3のディレイラインと、
の少なくとも一方を有し、
前記固定量は、スプリアスを抑制すべき所望周波数をfspurとするとき、1/(2fspur)に対応した量である
クロック生成回路。 - 前記第3のディレイラインは、2個の遅延器を有し、
前記第1のディレイラインは、1個の遅延器を有し、
前記第2のディレイラインは、遅延器を有しない
請求項1に記載のクロック生成回路。 - 前記基準クロックに対してエッジのタイミングを変えない第1の動作と前記基準クロックに対してエッジのタイミングを固定量で進ませる第2の動作とのうち選択する1つの動作を周期的に切り替えながら選択された1つの動作を行って前記出力クロックを生成する、あるいは、前記第1の動作とエッジのタイミングを前記固定量で遅らせる第3の動作とのうち選択する1つの動作を周期的に切り替えながら選択された1つの動作を行って前記出力クロックを生成する、あるいは、前記第1の動作と前記第2の動作と前記第3の動作とのうち選択する1つの動作を周期的に切り替えながら選択された1つの動作を行って前記出力クロックを生成するように、前記選択回路を制御する制御回路をさらに備えた
請求項1又は2に記載のクロック生成回路。 - 基準クロックに対してエッジのタイミングを変えない第1の動作と前記基準クロックに対してエッジのタイミングを固定量で進ませる第2の動作とのうち選択する1つの動作を周期的に切り替えながら選択された1つの動作を行って出力クロックを生成する、あるいは、前記第1の動作とエッジのタイミングを前記固定量で遅らせる第3の動作とのうち選択する1つの動作を周期的に切り替えながら選択された1つの動作を行って前記出力クロックを生成する、あるいは、前記第1の動作と前記第2の動作と前記第3の動作とのうち選択する1つの動作を周期的に切り替えながら選択された1つの動作を行って前記出力クロックを生成するクロック生成回路であり、
前記固定量は、スプリアスを抑制すべき所望周波数をfspurとするとき、1/(2fspur)に対応した量である
クロック生成回路。 - 請求項1から4のいずれか1項に記載のクロック生成回路と、
前記クロック生成回路で生成された出力クロックを受けるデジタル回路と、
を備えた無線受信機。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2015180088A JP6599184B2 (ja) | 2015-09-11 | 2015-09-11 | クロック生成回路及び無線受信機 |
US15/183,018 US9894628B2 (en) | 2015-09-11 | 2016-06-15 | Clock generation circuit and wireless receiving device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2015180088A JP6599184B2 (ja) | 2015-09-11 | 2015-09-11 | クロック生成回路及び無線受信機 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2017055363A JP2017055363A (ja) | 2017-03-16 |
JP6599184B2 true JP6599184B2 (ja) | 2019-10-30 |
Family
ID=58257713
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2015180088A Active JP6599184B2 (ja) | 2015-09-11 | 2015-09-11 | クロック生成回路及び無線受信機 |
Country Status (2)
Country | Link |
---|---|
US (1) | US9894628B2 (ja) |
JP (1) | JP6599184B2 (ja) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP6736506B2 (ja) | 2017-03-14 | 2020-08-05 | 株式会社東芝 | アナログ/デジタル変換回路及び無線通信機 |
CN109600772B (zh) * | 2018-12-13 | 2020-09-29 | 京信通信系统(中国)有限公司 | 带内杂散消除的方法、装置及其主控器、直放站设备 |
US12003244B2 (en) | 2021-09-08 | 2024-06-04 | Apple Inc. | Dynamic configuration of spur cancellation |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2001230765A (ja) | 2000-02-17 | 2001-08-24 | Fujikura Ltd | クロック信号抽出回路 |
JP3895520B2 (ja) * | 2000-05-29 | 2007-03-22 | 富士通株式会社 | クロック変調装置 |
JP2002072973A (ja) * | 2000-08-29 | 2002-03-12 | Fujitsu Ltd | クロック信号生成回路及び表示装置 |
JP3883063B2 (ja) | 2002-10-31 | 2007-02-21 | ローム株式会社 | クロック生成装置 |
JP3863522B2 (ja) | 2003-12-25 | 2006-12-27 | Necエレクトロニクス株式会社 | ディジタルvco、vco回路、pll回路、情報記録装置及び同期クロック信号生成方法 |
US7391246B1 (en) * | 2004-03-02 | 2008-06-24 | Xilinx, Inc. | Digital high speed programmable delayed locked loop |
US7239969B2 (en) * | 2004-11-09 | 2007-07-03 | Guide Technology, Inc. | System and method of generating test signals with injected data-dependent jitter (DDJ) |
US7777538B2 (en) * | 2006-03-03 | 2010-08-17 | Agere Systems Inc. | Method and apparatus for slew rate control |
JP2008219535A (ja) * | 2007-03-06 | 2008-09-18 | Kawasaki Microelectronics Kk | 同期回路 |
JP2011160097A (ja) * | 2010-01-29 | 2011-08-18 | Fujitsu Ltd | 半導体装置 |
JP5595883B2 (ja) | 2010-11-29 | 2014-09-24 | 株式会社東芝 | 無線通信装置 |
US9335372B2 (en) * | 2013-06-21 | 2016-05-10 | Micron Technology, Inc. | Apparatus and methods for delay line testing |
-
2015
- 2015-09-11 JP JP2015180088A patent/JP6599184B2/ja active Active
-
2016
- 2016-06-15 US US15/183,018 patent/US9894628B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
US9894628B2 (en) | 2018-02-13 |
US20170078993A1 (en) | 2017-03-16 |
JP2017055363A (ja) | 2017-03-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5377750B2 (ja) | アレイアンテナ装置 | |
Lee | A 3-to-8-GHz fast-hopping frequency synthesizer in 0.18-/spl mu/m CMOS technology | |
JP5436455B2 (ja) | ハーモニックリジェクションミキサ | |
JP5494370B2 (ja) | 多相クロック生成回路 | |
JP6599184B2 (ja) | クロック生成回路及び無線受信機 | |
US20240125895A1 (en) | Pulse generator | |
US8502610B2 (en) | Cascaded local oscillator synthesizer | |
US8476952B2 (en) | Multiphase mixer | |
US9973287B2 (en) | Clock generation circuit and wireless receiving device | |
JP2011041105A (ja) | 高周波信号生成回路 | |
US7805124B2 (en) | Low-loss frequency pattern generator | |
Subhan et al. | Towards suppression of all harmonics in a polyphase multipath transmitter | |
EP2391000B1 (en) | Digital Signal Generator | |
US10200023B2 (en) | Switch control circuit | |
US8155615B2 (en) | Generation of a composite mitigation signal with a desired spectral energy distrubution | |
TWI517586B (zh) | 非重疊時脈產生器 | |
JP5219873B2 (ja) | 周波数シンセサイザ | |
JP2013258544A (ja) | クロック変調回路 | |
JP5621060B1 (ja) | 復調器および変調器 | |
JP2015211392A (ja) | バンドパスフィルタ | |
Lesage et al. | Wideband, low noise and low spurious agile direct frequency synthesis based on combination of SAW oscillator and high speed DAC | |
JP2021103832A (ja) | アナログ信号生成装置 | |
JP2019161327A (ja) | 信号伝送装置 | |
Lee et al. | High-precision frequency synthesizers for UWB applications | |
KR20160027767A (ko) | 다위상 신호 발생장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
RD01 | Notification of change of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7421 Effective date: 20151102 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20170905 |
|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A712 Effective date: 20170913 |
|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A711 Effective date: 20170914 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20180726 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20180814 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20181012 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20190212 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20190415 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20190903 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20191002 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6599184 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |