JP6357804B2 - 画像処理装置、集積回路、及び画像形成装置 - Google Patents
画像処理装置、集積回路、及び画像形成装置 Download PDFInfo
- Publication number
- JP6357804B2 JP6357804B2 JP2014040669A JP2014040669A JP6357804B2 JP 6357804 B2 JP6357804 B2 JP 6357804B2 JP 2014040669 A JP2014040669 A JP 2014040669A JP 2014040669 A JP2014040669 A JP 2014040669A JP 6357804 B2 JP6357804 B2 JP 6357804B2
- Authority
- JP
- Japan
- Prior art keywords
- image processing
- parameter
- address
- unit
- parameters
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000012545 processing Methods 0.000 title claims description 335
- 238000012937 correction Methods 0.000 description 17
- 238000012546 transfer Methods 0.000 description 16
- 238000000034 method Methods 0.000 description 10
- 238000010586 diagram Methods 0.000 description 8
- 238000006243 chemical reaction Methods 0.000 description 5
- 230000008569 process Effects 0.000 description 5
- 238000009825 accumulation Methods 0.000 description 3
- 230000004913 activation Effects 0.000 description 3
- 230000007246 mechanism Effects 0.000 description 3
- 230000004044 response Effects 0.000 description 3
- 238000009499 grossing Methods 0.000 description 2
- 230000002093 peripheral effect Effects 0.000 description 2
- 230000003068 static effect Effects 0.000 description 2
- 238000003705 background correction Methods 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000006798 recombination Effects 0.000 description 1
- 238000005215 recombination Methods 0.000 description 1
- 238000004904 shortening Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N1/00—Scanning, transmission or reproduction of documents or the like, e.g. facsimile transmission; Details thereof
- H04N1/00962—Input arrangements for operating instructions or parameters, e.g. updating internal software
- H04N1/0097—Storage of instructions or parameters, e.g. customised instructions or different parameters for different user IDs
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N1/00—Scanning, transmission or reproduction of documents or the like, e.g. facsimile transmission; Details thereof
- H04N1/04—Scanning arrangements, i.e. arrangements for the displacement of active reading or reproducing elements relative to the original or reproducing medium, or vice versa
- H04N1/203—Simultaneous scanning of two or more separate pictures, e.g. two sides of the same sheet
- H04N1/2032—Simultaneous scanning of two or more separate pictures, e.g. two sides of the same sheet of two pictures corresponding to two sides of a single medium
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N1/00—Scanning, transmission or reproduction of documents or the like, e.g. facsimile transmission; Details thereof
- H04N1/32—Circuits or arrangements for control or supervision between transmitter and receiver or between image input and image output device, e.g. between a still-image camera and its memory or between a still-image camera and a printer device
- H04N1/32561—Circuits or arrangements for control or supervision between transmitter and receiver or between image input and image output device, e.g. between a still-image camera and its memory or between a still-image camera and a printer device using a programmed control device, e.g. a microprocessor
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N1/00—Scanning, transmission or reproduction of documents or the like, e.g. facsimile transmission; Details thereof
- H04N1/32—Circuits or arrangements for control or supervision between transmitter and receiver or between image input and image output device, e.g. between a still-image camera and its memory or between a still-image camera and a printer device
- H04N1/32561—Circuits or arrangements for control or supervision between transmitter and receiver or between image input and image output device, e.g. between a still-image camera and its memory or between a still-image camera and a printer device using a programmed control device, e.g. a microprocessor
- H04N1/32571—Details of system components
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N1/00—Scanning, transmission or reproduction of documents or the like, e.g. facsimile transmission; Details thereof
- H04N1/32—Circuits or arrangements for control or supervision between transmitter and receiver or between image input and image output device, e.g. between a still-image camera and its memory or between a still-image camera and a printer device
- H04N1/32561—Circuits or arrangements for control or supervision between transmitter and receiver or between image input and image output device, e.g. between a still-image camera and its memory or between a still-image camera and a printer device using a programmed control device, e.g. a microprocessor
- H04N1/32571—Details of system components
- H04N1/32587—Controller
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N1/00—Scanning, transmission or reproduction of documents or the like, e.g. facsimile transmission; Details thereof
- H04N1/40—Picture signal circuits
- H04N1/409—Edge or detail enhancement; Noise or error suppression
- H04N1/4092—Edge or detail enhancement
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N2201/00—Indexing scheme relating to scanning, transmission or reproduction of documents or the like, and to details thereof
- H04N2201/0077—Types of the still picture apparatus
- H04N2201/0094—Multifunctional device, i.e. a device capable of all of reading, reproducing, copying, facsimile transception, file transception
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Storing Facsimile Image Data (AREA)
- Facsimiles In General (AREA)
Description
<画像形成装置:概略構成>
図1は、第1実施形態に係る画像形成装置の概略構成の一例を示す図である。図1の例では、画像形成装置の主要な構成を中心に説明する。図1に示す画像形成装置10は、例えばプリンタ、スキャナ、コピー機、FAX等の機能を有するMFP(Multifunction Peripheral)等の複合機である。画像形成装置10は、例えばエンジン部20と、コントローラ部30とを有する。
図2は、第1実施形態に係る制御シーケンスの一例を示す図である。図2の例では、例えばエンジン処理部22の制御シーケンスとして、エンジンCPU24と、画像処理モジュール43と、パラメータDMAC45と、DRAM23との間における信号又は指令の出力順を示している。
図3は、画像処理パラメータを書き込むまでの動作を説明する図である。図3の例は、図2のS15〜S18等の処理を示し、エンジンCPU24がパラメータDMAC45を起動して、パラメータDMAC45が各画像処理モジュール43のパラメータレジスタに、画像処理パラメータを書き込むまでの動作を説明する。
図4は、画像処理パラメータの書き込みの一例を示す図である。図4の例では、DRAM23に格納された画像処理パラメータと、画像処理モジュール43に書き込まれた画像処理パラメータとの関係について説明する。
図5は、画像処理パラメータの他の書き込み例を示す図である。図5の例では、複数のディスクリプタ情報に基づく画像処理パラメータの書き込み例を説明する。
次に、第2実施形態について説明する。第2実施形態では、第1実施形態におけるエンジンCPU24(第1の制御手段)やパラメータDMAC45のレジスタアクセスを制御する第2の制御手段の一例として、例えばCPU I/Fを用いる。
図6は、第2実施形態に係る画像形成装置の概略構成の一例を示す図である。図6に示す画像形成装置10'は、エンジン部20'と、コントローラ部30とを有する。エンジン部20'は、例えば、スキャナ21と、エンジン処理部22'と、DRAM23と、エンジンCPU24と、プロッタ25とを有する。
図7は、SRAMに画像処理パラメータを格納するまでの動作を説明する図である。なお、図7の例は、上述した図2のS12の処理を第2実施形態に適用した例を示し、エンジンCPU24からの要求に応じて、CPU I/F81がSRAM84に画像処理パラメータとアドレス情報とを格納するまでの動作を示している。
ここで、SRAM_MODEレジスタに「0」が設定された場合の動作について説明する。アドレスデコーダ92は、エンジンCPU24から画像処理モジュール43のパラメータレジスタに対するライトアクセス(例えば「cpu_add」)を受け付けると、アクセス対象の画像処理モジュール43を特定する。
次に、SRAM_MODEレジスタに「1」が設定された場合の動作について説明する。アドレスデコーダ92は、エンジンCPU24から画像処理モジュール43のパラメータレジスタに対するライトアクセス(例えば「cpu_add」)を受け付けると、アクセス対象の画像処理モジュール43を特定する。また、アドレスデコーダ92は、画像処理モジュール43を特定するチップセレクト(例えば「cs_a」、「cs_b」)とアドレス(例えば「add_a」、「add_b」、「SRAMIF_A」)を生成する。このとき、アクセス対象のモジュールのアドレスを、「SRAMIF_A」として生成する。例えば、エンジンCPU24がライトアクセスしたいモジュールが画像処理モジュール43Aの場合には、「cs_a=1、cs_b=0」となり、「SRAMIF_A」には、add_aの値が代入される。
20,20' エンジン部(画像処理装置の一例)
21 スキャナ
22,22' エンジン処理部(集積回路の一例)
23 DRAM(第1の記憶手段の一例)
24 エンジンCPU(第1の制御手段の一例)
25 プロッタ
30 コントローラ部
40 スキャナ特性補正部
41 両面原稿制御部
42 アービタ兼DRAM制御部
43 画像処理モジュール(画像処理手段の一例)
44,60 PCIE I/F
45,82 パラメータDMAC(メモリアクセス手段の一例)
46,64 CPU I/F
47 プロッタ出力処理部
50 コントローラ処理部
51 DRAM
52 HDD
53 コントローラCPU
61,80 DRAM制御部
62 蓄積制御部
63 画像処理部
70 アドレス制御部
71 データ制御部
72 内部バッファ
73 アドレス生成部
74 ベースアドレステーブル
81 CPU I/F(第2の制御手段の一例)
83 アービタ
84 SRAM(第2の記憶手段の一例)
90 SRAM_MODEレジスタ(設定手段の一例)
91 SRAM_ADDレジスタ
92 アドレスデコーダ
93 SRAM出力選択部
94 モジュール出力選択部
95 SRAM I/F
Claims (8)
- 画像処理パラメータに応じた画像処理を実行する画像処理手段と、
前記画像処理手段により用いられる前記画像処理パラメータと、前記画像処理パラメータを前記画像処理手段に格納するためのアドレス情報とを、前記画像処理手段が実行する画像処理ごとに対応付けて、第1の記憶手段に記憶させる第1の制御手段と、
前記第1の記憶手段から読み出した画像処理パラメータを、前記画像処理パラメータと対応付けられた前記アドレス情報に基づき、前記画像処理手段の前記画像処理ごとに書き込むメモリアクセス手段とを有し、
前記メモリアクセス手段は、
前記画像処理の対象である原稿の表面と裏面とで異なる前記画像処理パラメータに対して、前記画像処理手段に対する前記画像処理パラメータの書き換えを行うことを特徴とする画像処理装置。 - 前記第1の制御手段からの要求を受け、前記画像処理パラメータと、前記アドレス情報とを対応付けて、第2の記憶手段に記憶させる第2の制御手段を有することを特徴とする請求項1に記載の画像処理装置。
- 前記第2の制御手段は、
前記第2の記憶手段を使用するか否かを設定する設定手段を有し、前記設定手段により前記第2の記憶手段を使用すると設定されている場合に、前記画像処理パラメータと前記アドレス情報とを、前記第2の記憶手段に記憶させることを特徴とする請求項2に記載の画像処理装置。 - 前記第2の制御手段は、
前記設定手段により前記第2の記憶手段を使用すると設定されていない場合に、前記画像処理パラメータを、前記アドレス情報に基づき、前記画像処理手段の前記画像処理ごとに書き込むことを特徴とする請求項3に記載の画像処理装置。 - 前記メモリアクセス手段は、
前記第1の記憶手段、又は前記第2の記憶手段から読み出した画像処理パラメータを、前記アドレス情報に基づき、前記画像処理手段の前記画像処理ごとに書き込むことを特徴とする請求項2又は3に記載の画像処理装置。 - 前記メモリアクセス手段は、
前記第1の記憶手段、又は前記第2の記憶手段から取得した前記アドレス情報と、前記画像処理手段が実行する画像処理ごとのベース情報とから得られるアドレス情報に基づき、前記画像処理パラメータを書き込むことを特徴とする請求項2又は3に記載の画像処理装置。 - 画像処理パラメータに応じた画像処理を実行する画像処理手段と、
前記画像処理手段により用いられる前記画像処理パラメータと、前記画像処理パラメータを前記画像処理手段に格納するためのアドレス情報とが、前記画像処理手段が実行する画像処理ごとに対応付けて記憶された第1の記憶手段から、前記画像処理パラメータを読み出し、読み出した画像処理パラメータを前記アドレス情報に基づき、前記画像処理手段の前記画像処理ごとに書き込むメモリアクセス手段とを有し、
前記メモリアクセス手段は、
前記画像処理の対象である原稿の表面と裏面とで異なる前記画像処理パラメータに対して、前記画像処理手段に対する前記画像処理パラメータの書き換えを行うことを特徴とする集積回路。 - 請求項1乃至6のいずれか一項に記載の画像処理装置を有する画像形成装置。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2014040669A JP6357804B2 (ja) | 2013-09-17 | 2014-03-03 | 画像処理装置、集積回路、及び画像形成装置 |
US14/468,441 US9247093B2 (en) | 2013-09-17 | 2014-08-26 | Image processing apparatus, integrated circuit, and image forming apparatus |
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2013192242 | 2013-09-17 | ||
JP2013192242 | 2013-09-17 | ||
JP2014040669A JP6357804B2 (ja) | 2013-09-17 | 2014-03-03 | 画像処理装置、集積回路、及び画像形成装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2015084507A JP2015084507A (ja) | 2015-04-30 |
JP6357804B2 true JP6357804B2 (ja) | 2018-07-18 |
Family
ID=52667732
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2014040669A Active JP6357804B2 (ja) | 2013-09-17 | 2014-03-03 | 画像処理装置、集積回路、及び画像形成装置 |
Country Status (2)
Country | Link |
---|---|
US (1) | US9247093B2 (ja) |
JP (1) | JP6357804B2 (ja) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2016092483A (ja) | 2014-10-30 | 2016-05-23 | 株式会社リコー | メモリ制御回路及び画像形成装置 |
JP6554930B2 (ja) * | 2015-06-15 | 2019-08-07 | 株式会社リコー | 画像形成装置、画像形成方法及びプログラム |
KR20230052479A (ko) | 2021-10-13 | 2023-04-20 | 삼성전자주식회사 | 보조 프로세서 및 이를 포함하는 전자 시스템 |
Family Cites Families (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS63307587A (ja) * | 1987-06-09 | 1988-12-15 | Fuji Photo Film Co Ltd | 画像デ−タ変換装置 |
JP3274682B2 (ja) * | 1990-08-27 | 2002-04-15 | 任天堂株式会社 | 静止画像表示装置およびそれに用いる外部記憶装置 |
US5915075A (en) * | 1992-07-27 | 1999-06-22 | Canon Kabushiki Kaisha | Image processing apparatus for converting input color chart data into color data for an output device |
JP3554237B2 (ja) * | 1999-01-05 | 2004-08-18 | キヤノン株式会社 | 画像処理装置及びその方法 |
US7411694B2 (en) * | 2002-01-21 | 2008-08-12 | Ricoh Company, Ltd. | Data conversion apparatus for and method of data conversion for image processing |
EP1655943A3 (en) * | 2004-11-05 | 2006-07-19 | Brother Kogyo Kabushiki Kaisha | Communication system |
JP2006180006A (ja) * | 2004-12-21 | 2006-07-06 | Renesas Technology Corp | 半導体集積回路及びデータ処理システム |
US20070002348A1 (en) * | 2005-03-15 | 2007-01-04 | Kabushiki Kaisha Toshiba | Method and apparatus for producing images by using finely optimized image processing parameters |
JP4723313B2 (ja) * | 2005-08-24 | 2011-07-13 | パナソニック株式会社 | 画像処理装置 |
JP4305778B2 (ja) * | 2006-12-28 | 2009-07-29 | コニカミノルタビジネステクノロジーズ株式会社 | メモリ装置、キャッシュ制御方法、およびキャッシュ制御プログラム |
JP4939264B2 (ja) | 2007-03-16 | 2012-05-23 | 株式会社リコー | 画像処理装置、画像処理方法、コンピュータプログラム及び記憶媒体 |
JP5181907B2 (ja) * | 2008-07-31 | 2013-04-10 | 株式会社リコー | 画像処理装置、画像処理制御方法、画像処理制御プログラム及び記録媒体 |
JP5494190B2 (ja) * | 2010-04-28 | 2014-05-14 | 株式会社リコー | 画像処理装置、画像処理制御方法、画像処理制御プログラム及び記録媒体 |
JP5587055B2 (ja) * | 2010-06-24 | 2014-09-10 | キヤノン株式会社 | 画像処理装置および画像処理方法 |
JP2012165159A (ja) * | 2011-02-07 | 2012-08-30 | Canon Inc | 画像処理装置、画像処理装置の制御方法及びプログラム |
JP2013066072A (ja) * | 2011-09-16 | 2013-04-11 | Ricoh Co Ltd | 画像読取装置、画像形成装置、画像読取方法、画像読取プログラム |
-
2014
- 2014-03-03 JP JP2014040669A patent/JP6357804B2/ja active Active
- 2014-08-26 US US14/468,441 patent/US9247093B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
US9247093B2 (en) | 2016-01-26 |
US20150077801A1 (en) | 2015-03-19 |
JP2015084507A (ja) | 2015-04-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5411530B2 (ja) | 並列処理プロセッサシステム | |
JP6357804B2 (ja) | 画像処理装置、集積回路、及び画像形成装置 | |
US20130073773A1 (en) | Access control apparatus, image forming apparatus, and access control method | |
JP2015158894A (ja) | 画像形成装置、画像形成処理用データ転送制御方法、及び画像形成処理用データ転送制御プログラム | |
US9609173B2 (en) | Memory control circuit and image forming apparatus | |
JP7081477B2 (ja) | 画像処理装置、画像処理装置の制御方法、およびプログラム | |
US9667531B2 (en) | Image processing apparatus and control method | |
JP2014154935A (ja) | 再構成可能デバイス、及びそれを備えた画像形成装置 | |
US9197782B2 (en) | Image processing device and image processing method | |
JP2001126057A (ja) | 画像処理装置 | |
JP4633078B2 (ja) | カラー画像処理装置および画像メモリアクセス制御方法 | |
JP5245803B2 (ja) | 画像処理装置及び画像処理モジュール | |
JP2008282135A (ja) | 画像処理装置、画像読取り装置、画像形成装置および画像処理方法 | |
JP5132696B2 (ja) | メモリ制御装置、画像形成装置およびメモリ制御方法 | |
JPH07311842A (ja) | 画像記憶装置 | |
JP4516336B2 (ja) | 画像処理装置、画像形成装置、画像処理方法、コンピュータプログラム及び記録媒体 | |
JP6091481B2 (ja) | 画像処理装置、画面表示方法 | |
JP5587029B2 (ja) | 画像処理装置および画像処理装置の制御方法 | |
JP2007088522A (ja) | 画像処理装置 | |
JP2005071104A (ja) | データ転送制御装置 | |
JP2016019189A (ja) | 画像処理装置、画像処理方法およびプログラム | |
JP2008054005A (ja) | 画像処理装置 | |
JP2007189367A (ja) | 画像処理装置及び画像処理制御方法 | |
JP2013016005A (ja) | 情報処理装置、その制御方法、および制御プログラム | |
JP2018110365A (ja) | メモリ制御回路及び画像形成装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20170220 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20171005 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20171121 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20171227 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20180522 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20180604 |
|
R151 | Written notification of patent or utility model registration |
Ref document number: 6357804 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R151 |