JP6110081B2 - 半導体装置 - Google Patents
半導体装置 Download PDFInfo
- Publication number
- JP6110081B2 JP6110081B2 JP2012139748A JP2012139748A JP6110081B2 JP 6110081 B2 JP6110081 B2 JP 6110081B2 JP 2012139748 A JP2012139748 A JP 2012139748A JP 2012139748 A JP2012139748 A JP 2012139748A JP 6110081 B2 JP6110081 B2 JP 6110081B2
- Authority
- JP
- Japan
- Prior art keywords
- well region
- resistance
- insulating film
- semiconductor device
- layer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 239000004065 semiconductor Substances 0.000 title claims description 89
- 239000010410 layer Substances 0.000 claims description 127
- 239000000758 substrate Substances 0.000 claims description 38
- 239000011229 interlayer Substances 0.000 claims description 19
- 238000002955 isolation Methods 0.000 claims description 18
- 238000009792 diffusion process Methods 0.000 claims description 16
- 239000012535 impurity Substances 0.000 claims description 13
- 238000000034 method Methods 0.000 description 12
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 7
- 230000003071 parasitic effect Effects 0.000 description 6
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 5
- 238000009413 insulation Methods 0.000 description 5
- 229910052710 silicon Inorganic materials 0.000 description 5
- 239000010703 silicon Substances 0.000 description 5
- 230000006641 stabilisation Effects 0.000 description 4
- 238000011105 stabilization Methods 0.000 description 4
- -1 boron ions Chemical class 0.000 description 3
- 238000005229 chemical vapour deposition Methods 0.000 description 3
- 238000010586 diagram Methods 0.000 description 3
- 230000005684 electric field Effects 0.000 description 3
- 238000005530 etching Methods 0.000 description 3
- 229910021421 monocrystalline silicon Inorganic materials 0.000 description 3
- 239000002344 surface layer Substances 0.000 description 3
- 230000015572 biosynthetic process Effects 0.000 description 2
- 229910052796 boron Inorganic materials 0.000 description 2
- 239000004020 conductor Substances 0.000 description 2
- 238000000151 deposition Methods 0.000 description 2
- 239000012212 insulator Substances 0.000 description 2
- 238000000206 photolithography Methods 0.000 description 2
- 230000008569 process Effects 0.000 description 2
- 230000001629 suppression Effects 0.000 description 2
- 230000007704 transition Effects 0.000 description 2
- 229910015900 BF3 Inorganic materials 0.000 description 1
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 1
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 description 1
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 1
- 230000004913 activation Effects 0.000 description 1
- 229910052782 aluminium Inorganic materials 0.000 description 1
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 1
- 239000003990 capacitor Substances 0.000 description 1
- 229910052802 copper Inorganic materials 0.000 description 1
- 239000010949 copper Substances 0.000 description 1
- 230000005484 gravity Effects 0.000 description 1
- 238000010438 heat treatment Methods 0.000 description 1
- 239000011810 insulating material Substances 0.000 description 1
- 150000002500 ions Chemical class 0.000 description 1
- 238000004518 low pressure chemical vapour deposition Methods 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 239000012528 membrane Substances 0.000 description 1
- 239000007769 metal material Substances 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 238000000059 patterning Methods 0.000 description 1
- 229910052698 phosphorus Inorganic materials 0.000 description 1
- 239000011574 phosphorus Substances 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 229910052814 silicon oxide Inorganic materials 0.000 description 1
- 239000002210 silicon-based material Substances 0.000 description 1
- 230000000087 stabilizing effect Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/201—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of only components covered by H10D1/00 or H10D8/00, e.g. RLC circuits
- H10D84/204—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of only components covered by H10D1/00 or H10D8/00, e.g. RLC circuits of combinations of diodes or capacitors or resistors
- H10D84/209—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of only components covered by H10D1/00 or H10D8/00, e.g. RLC circuits of combinations of diodes or capacitors or resistors of only resistors
Landscapes
- Semiconductor Integrated Circuits (AREA)
Description
Claims (8)
- 半導体集積回路を構成する複数の抵抗素子を含む半導体装置であって、
半導体基板内に形成された第1導電型の不純物拡散領域からなる第1のウェル領域と、
前記半導体基板の主面と平行な横方向に前記第1のウェル領域から離間するように前記半導体基板内に形成され、前記第1導電型を有する不純物拡散領域からなる第2のウェル領域と、
前記半導体基板の当該主面を被覆する中間絶縁膜と、
前記第1のウェル領域と前記第2のウェル領域との間の半導体領域の直上に形成され、前記半導体領域に前記第1導電型の反転層を形成させない電位に固定されている導電層と、
前記中間絶縁膜上に形成され、前記第1のウェル領域と電気的に接続されている第1の抵抗層と、
前記中間絶縁膜上に形成され、前記第2のウェル領域と電気的に接続され、前記第1の抵抗層と絶縁されている第2の抵抗層と
を備え、
前記第1の抵抗層及び前記第1のウェル領域は、第1の抵抗素子を構成し、
前記第2の抵抗層及び前記第2のウェル領域は、第2の抵抗素子を構成し、
前記中間絶縁膜は、前記導電層と前記半導体領域との間に介在する
ことを特徴とする半導体装置。 - 請求項1に記載の半導体装置であって、前記中間絶縁膜と前記導電層との間に介在する層間絶縁膜をさらに備えることを特徴とする半導体装置。
- 請求項1または2に記載の半導体装置であって、
前記中間絶縁膜は、前記半導体基板の当該主面に形成された素子分離絶縁膜を含み、
前記第1及び前記第2の抵抗層は、前記素子分離絶縁膜の上方に形成されている
ことを特徴とする半導体装置。 - 請求項3に記載の半導体装置であって、前記素子分離絶縁膜は、0.1μm〜数μmの厚みを有するフィールド絶縁膜であることを特徴とする半導体装置。
- 請求項1から4のうちのいずれか1項に記載の半導体装置であって、前記第1のウェル領域と前記第2のウェル領域との間の前記横方向における間隔は、前記第1の抵抗層と前記第2の抵抗層との間の前記横方向における間隔よりも短いことを特徴とする半導体装置。
- 請求項3に記載の半導体装置であって、
前記第1のウェル領域の前記横方向における寸法は、前記第1の抵抗層の前記横方向における寸法よりも大きく、
前記第2のウェル領域の前記横方向における寸法は、前記第2の抵抗層の前記横方向における寸法よりも大きい
ことを特徴とする半導体装置。 - 請求項1から6のうちのいずれか1項に記載の半導体装置であって、
前記第1のウェル領域から前記横方向に離間するように前記半導体基板内に形成され、前記第1導電型を有する不純物拡散領域からなる第3のウェル領域と、
前記中間絶縁膜上に形成され、前記第3のウェル領域と電気的に接続されている第3の抵抗層と、
前記第1の抵抗層と前記第3の抵抗層とを電気的に接続する第1の上層配線層と
をさらに備え、
前記第3の抵抗層及び前記第3のウェル領域は、前記第1の抵抗素子と直列に接続された第3の抵抗素子を構成し、
前記第2のウェル領域は、前記第1のウェル領域と前記第3のウェル領域との間に介在する
ことを特徴とする半導体装置。 - 請求項7に記載の半導体装置であって、
前記第2のウェル領域から前記横方向に離間するように前記半導体基板内に形成され、前記第1の導電型を有する不純物拡散領域からなる第4のウェル領域と、
前記中間絶縁膜上に形成され、前記第4のウェル領域と電気的に接続されている第4の抵抗層と、
前記第2の抵抗層と前記第4の抵抗層とを電気的に接続する第2の上層配線層と
をさらに備え、
前記第4の抵抗層及び前記第4のウェル領域は、前記第2の抵抗素子と直列に接続された第4の抵抗素子を構成し、
前記第3のウェル領域は、前記第2のウェル領域と前記第4のウェル領域との間に介在する
ことを特徴とする半導体装置。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2012139748A JP6110081B2 (ja) | 2012-06-21 | 2012-06-21 | 半導体装置 |
US13/920,610 US8823137B2 (en) | 2012-06-21 | 2013-06-18 | Semiconductor device |
CN201310248858.5A CN103515385B (zh) | 2012-06-21 | 2013-06-21 | 半导体装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2012139748A JP6110081B2 (ja) | 2012-06-21 | 2012-06-21 | 半導体装置 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2017044669A Division JP6343052B2 (ja) | 2017-03-09 | 2017-03-09 | 半導体装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2014007185A JP2014007185A (ja) | 2014-01-16 |
JP6110081B2 true JP6110081B2 (ja) | 2017-04-05 |
Family
ID=49773719
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2012139748A Expired - Fee Related JP6110081B2 (ja) | 2012-06-21 | 2012-06-21 | 半導体装置 |
Country Status (3)
Country | Link |
---|---|
US (1) | US8823137B2 (ja) |
JP (1) | JP6110081B2 (ja) |
CN (1) | CN103515385B (ja) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8963246B2 (en) * | 2010-03-09 | 2015-02-24 | Inter-University Research Institute Corporation High Energy Accelerator Research Organization | Semiconductor device and method for manufacturing semiconductor device |
JP6077240B2 (ja) * | 2012-08-21 | 2017-02-08 | ラピスセミコンダクタ株式会社 | 抵抗構造体、集積回路および抵抗構造体の製造方法 |
US10164002B2 (en) * | 2016-11-29 | 2018-12-25 | Taiwan Semiconductor Manufacturing Company Ltd. | Semiconductor device and layout method |
US10651170B2 (en) * | 2017-07-11 | 2020-05-12 | Taiwan Semiconductor Manufacturing Co., Ltd. | Isolated wells for resistor devices |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS57201048A (en) * | 1981-06-03 | 1982-12-09 | Toshiba Corp | Semiconductor device |
JPS5961166A (ja) * | 1982-09-30 | 1984-04-07 | Fujitsu Ltd | 半導体装置の製造方法 |
JPH065697A (ja) * | 1992-06-22 | 1994-01-14 | Nec Corp | 半導体装置 |
JPH07111311A (ja) * | 1993-10-13 | 1995-04-25 | Fuji Electric Co Ltd | 半導体装置およびその製造方法 |
JP3526701B2 (ja) * | 1995-08-24 | 2004-05-17 | セイコーインスツルメンツ株式会社 | 半導体装置 |
JP2001168651A (ja) * | 1999-12-14 | 2001-06-22 | Mitsumi Electric Co Ltd | 半導体装置 |
JP4098746B2 (ja) * | 2004-04-16 | 2008-06-11 | 株式会社東芝 | 半導体装置 |
JP2009295867A (ja) * | 2008-06-06 | 2009-12-17 | Rohm Co Ltd | 半導体装置 |
JP2010109233A (ja) * | 2008-10-31 | 2010-05-13 | Renesas Technology Corp | 半導体装置 |
JP2011138972A (ja) * | 2009-12-29 | 2011-07-14 | Yamaha Corp | 半導体装置及び半導体装置のレイアウト設計方法 |
-
2012
- 2012-06-21 JP JP2012139748A patent/JP6110081B2/ja not_active Expired - Fee Related
-
2013
- 2013-06-18 US US13/920,610 patent/US8823137B2/en active Active
- 2013-06-21 CN CN201310248858.5A patent/CN103515385B/zh active Active
Also Published As
Publication number | Publication date |
---|---|
JP2014007185A (ja) | 2014-01-16 |
CN103515385B (zh) | 2018-01-23 |
US20130341760A1 (en) | 2013-12-26 |
US8823137B2 (en) | 2014-09-02 |
CN103515385A (zh) | 2014-01-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5172654B2 (ja) | 半導体装置 | |
US7906813B2 (en) | Semiconductor device having a first circuit block isolating a plurality of circuit blocks | |
US20140035092A1 (en) | Radio frequency isolation for soi transistors | |
KR101195720B1 (ko) | 반도체 집적 회로 디바이스 및 그 제조 방법 | |
JP5436241B2 (ja) | 半導体装置およびその製造方法 | |
JP6316725B2 (ja) | 半導体装置 | |
CN102315219A (zh) | 半导体器件及其制造方法 | |
JP6110081B2 (ja) | 半導体装置 | |
JP4811901B2 (ja) | 半導体装置 | |
US20170012043A1 (en) | Substrate contact land for an mos transistor in an soi substrate, in particular an fdsoi substrate | |
JP5331497B2 (ja) | 半導体装置およびその製造方法 | |
JP2013247188A (ja) | 半導体装置 | |
US10256340B2 (en) | High-voltage semiconductor device and method for manufacturing the same | |
CN109300891B (zh) | 静电保护元件以及半导体装置 | |
JP2013074288A (ja) | 半導体装置 | |
JP5570743B2 (ja) | 半導体装置 | |
JP2009295867A (ja) | 半導体装置 | |
JP5022013B2 (ja) | 静電気保護用半導体装置および自動車用複合ic | |
JP6123516B2 (ja) | 半導体装置 | |
JP6343052B2 (ja) | 半導体装置 | |
JP2008270367A (ja) | 半導体装置 | |
JP6707917B2 (ja) | 半導体装置及びその製造方法 | |
JP5266955B2 (ja) | 半導体装置 | |
JP6797771B2 (ja) | 半導体装置 | |
JP2010232361A (ja) | 半導体記憶装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20150508 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20160531 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20160607 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20160808 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20170207 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20170309 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6110081 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
LAPS | Cancellation because of no payment of annual fees |