JP5884026B2 - Power supply - Google Patents
Power supply Download PDFInfo
- Publication number
- JP5884026B2 JP5884026B2 JP2011172140A JP2011172140A JP5884026B2 JP 5884026 B2 JP5884026 B2 JP 5884026B2 JP 2011172140 A JP2011172140 A JP 2011172140A JP 2011172140 A JP2011172140 A JP 2011172140A JP 5884026 B2 JP5884026 B2 JP 5884026B2
- Authority
- JP
- Japan
- Prior art keywords
- switching element
- converter
- power supply
- circuit
- terminal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Landscapes
- Dc-Dc Converters (AREA)
Description
本発明は、電源装置に関するものである。 The present invention relates to power supplies.
従来、例えば、商用電源から安定した所望の直流電圧を得るために、2コンバータ方式の電源装置が種々提案されている(例えば、特許文献1)。
従来の2コンバータ方式の電源装置では、前段に力率改善のためのコンバータ(PFCコンバータ)を設け、後段には電流制御のためのコンバータ(DC/DCコンバータ)が設けたものが一般である。
Conventionally, for example, in order to obtain a stable desired DC voltage from a commercial power supply, various two-converter power supply apparatuses have been proposed (for example, Patent Document 1).
In a conventional two-converter type power supply device, a converter for power factor improvement (PFC converter) is provided at the front stage, and a converter for current control (DC / DC converter) is provided at the rear stage.
PFCコンバータは、商用電源よりも高い周波数の駆動信号にてスイッチング素子をスイッチング制御して、インダクタに対してエネルギの蓄積と放出を繰り返させる。そして、PFCコンバータは、スイッチング素子がオフのときインダクタに蓄積されたエネルギをキャパシタに放出させる。これによって、PFCコンバータは、力率改善してキャパシタに対して商用電源の電源電圧よりも高い所望の値に昇圧された直流電圧を充電させる。 The PFC converter performs switching control of the switching element with a drive signal having a frequency higher than that of the commercial power supply, and causes the inductor to repeatedly store and release energy. The PFC converter causes the capacitor to release the energy stored in the inductor when the switching element is off. As a result, the PFC converter improves the power factor and charges the capacitor with a DC voltage boosted to a desired value higher than the power supply voltage of the commercial power supply.
また、DC/DCコンバータは、同じく商用電源の電源周波数よりも高い周波数の駆動信号にてスイッチング素子をスイッチング制御する。そして、DC/DCコンバータは、PFCコンバータにて充電されたキャパシタの充電電荷が放出されることで流れる電流をインダクタによって限流して所望の電流値にして負荷に供給するものである。 The DC / DC converter also controls switching of the switching element with a drive signal having a frequency higher than the power supply frequency of the commercial power supply. The DC / DC converter is configured to supply a current to the load by limiting the current that flows when the charge charged in the capacitor charged by the PFC converter is discharged by an inductor.
しかしながら、この種の2コンバータ方式の電源装置においては、2つの独立したコンバータが、縦続接続され、2つのコンバータを通ることから、スイッチングロスが大きく電力変換効率に低下を招いていた。また、力率改善のためにPFCコンバータを付加することから、電源装置が大型化する問題があった。 However, in this type of two-converter type power supply device, two independent converters are connected in cascade and pass through the two converters, so that the switching loss is large and the power conversion efficiency is reduced. In addition, since a PFC converter is added to improve the power factor, there is a problem that the power supply device becomes large.
本発明は、上記問題を解決するためになされたものであり、その目的は、スイッチングロスを低減し電力変換効率を向上することができるとともに、装置の小型化を実現できる電源装置を提供することにある。 The present invention has been made to solve the above problems, its object is, it is possible to improve the power conversion efficiency by reducing the switching loss, provide a Ru power supplies that can achieve size reduction of the apparatus There is to do.
上記課題を解決するために、本発明の電源装置は、第1のスイッチング素子をスイッチングすることにより、整流回路にて整流された電源電圧を電圧変換してキャパシタに充電する第1のコンバータと、第2のスイッチング素子をスイッチングすることにより、前記キャパシタの充電電荷を放出させることで流れる電流を制御して負荷に供給する第2のコンバータとを備えた電源装置であって、前記第1のコンバータと前記第2のコンバータとの間を接続する第1接続回路と、前記整流回路と前記第2のコンバータとの間を接続する第2接続回路と、前記整流回路からの整流された電源電圧を入力し、その電源電圧が予め定めた値以上かどうかを判定する判定回路と、前記判定回路にてその時の前記電源電圧が予め定めた値以上と判定されたとき、前記第1接続回路を非接続にして第2接続回路を選択するとともに、前記判定回路にてその時の前記電源電圧が予め定めた値未満と判定されたとき、前記第1接続回路を選択する選択回路とを備え、前記第1接続回路は、第1の選択スイッチング素子であり、前記判定回路にて選択された時、該第1の選択スイッチング素子は、前記第2のスイッチング素子を兼用して前記スイッチング動作するものであり、前記第2接続回路は、第2の選択スイッチング素子であり、前記判定回路にて選択された時、該第2選択スイッチング素子は、前記第2のスイッチング素子を兼用して前記スイッチング動作することを特徴とする。 In order to solve the above problems, a power supply device of the present invention includes a first converter that converts a power supply voltage rectified by a rectifier circuit to charge a capacitor by switching a first switching element; A power supply apparatus comprising: a second converter that controls a current that flows by discharging a charge of the capacitor by switching a second switching element and supplies the current to a load. A first connection circuit that connects between the rectifier and the second converter, a second connection circuit that connects between the rectifier circuit and the second converter, and a rectified power supply voltage from the rectifier circuit A determination circuit that determines whether or not the power supply voltage is greater than or equal to a predetermined value, and the determination circuit determines that the power supply voltage at that time is greater than or equal to a predetermined value The first connection circuit is disconnected and the second connection circuit is selected, and the first connection circuit is selected when the determination circuit determines that the power supply voltage at that time is less than a predetermined value. The first connection circuit is a first selection switching element, and when selected by the determination circuit, the first selection switching element also serves as the second switching element The second connection circuit is a second selection switching element, and when selected by the determination circuit, the second selection switching element is the second switching element. Further, the switching operation is performed.
また、上記構成において、前記第1のコンバータは、第1のインダクタ及び前記第1のスイッチング素子を備え、前記第1のスイッチング素子をスイッチングすることにより、前記第1のインダクタに印加された前記整流回路からの整流された電源電圧を電圧変換して前記キャパシタに充電するブーストコンバータであり、前記第2のコンバータは、第2のインダクタ及び前記第2のスイッチング素子を備え、前記第2のスイッチング素子をスイッチングすることにより、前記キャパシタの充電電荷を放出させることで流れる電流を前記第2のインダクタによって限流して負荷に供給するバックコンバータであることが好ましい。 Further, in the above configuration, the first converter includes a first inductor and the first switching element, and the rectification applied to the first inductor by switching the first switching element. A boost converter that converts a rectified power supply voltage from a circuit to charge the capacitor, and the second converter includes a second inductor and the second switching element, and the second switching element. It is preferable that the buck converter convert the current flowing by discharging the charge of the capacitor by switching the current to the load and supply the current to the load.
本発明によれば、スイッチングロスを低減し電力変換効率を向上することができるとともに、装置の小型化を実現できる。 According to the present invention, the switching loss can be reduced and the power conversion efficiency can be improved, and the apparatus can be downsized.
(第1実施形態)
以下、本発明を具体化した電源装置の第1実施形態を図面に従って説明する。
図1に示すように、電源装置1は、商用電源Gをダイオードブリッジよりなる全波整流回路2にて整流し、その整流した電源電圧Vddを電圧変換してキャパシタCに充電する第1のコンバータCV1を有する。また、電源装置1は、第1のコンバータCV1で充電したキャパシタCの充電電圧Vchに基づいて負荷LDに供給する電流を制御する第2のコンバータCV2を有している。
(First embodiment)
Hereinafter, a first embodiment of a power supply device embodying the present invention will be described with reference to the drawings.
As shown in FIG. 1, a
(第1のコンバータCV1)
第1のコンバータCV1は、本実施形態では力率改善型のブーストコンバータであって、第1のインダクタL1、第1のスイッチング素子Q1及び第1のダイオードD1を備えている。
(First converter CV1)
In the present embodiment, the first converter CV1 is a power factor improving type boost converter, and includes a first inductor L1, a first switching element Q1, and a first diode D1.
第1のインダクタL1は、磁性体に巻回されたインダクタであって、その入力側端子が整流回路2の正極端子PT1に接続され、出力側端子が第1のスイッチング素子Q1に接続されている。 The first inductor L1 is an inductor wound around a magnetic body, and its input terminal is connected to the positive terminal PT1 of the rectifier circuit 2, and its output terminal is connected to the first switching element Q1. .
第1のスイッチング素子Q1は、NチャネルのMOSトランジスタよりなり、第1端子が第1のインダクタL1に接続され、第2端子が整流回路2の負極端子NT1に接続されている。第1のスイッチング素子Q1の制御端子には、第1の制御回路5から第1駆動信号CT1が入力され、第1のスイッチング素子Q1は、同第1駆動信号CT1に基づいてスイッチング動作(オン・オフ動作)する。
The first switching element Q1 is composed of an N-channel MOS transistor, and has a first terminal connected to the first inductor L1 and a second terminal connected to the negative terminal NT1 of the rectifier circuit 2. The first driving signal CT1 is input from the
本実施形態では、第1の制御回路5は、第1のインダクタL1の電流I1を検出する図示しない電流検出回路を有し、常時、第1のインダクタL1の電流I1を検出している。そして、第1の制御回路5は、第1のインダクタL1を流れる電流I1がゼロになった時、第1のスイッチング素子Q1を、オフからオンさせる第1駆動信号CT1を生成し、第1のスイッチング素子Q1に出力する。
In the present embodiment, the
即ち、第1のコンバータCV1は、電流臨界モード(BCM)のコンバータである。従って、第1の制御回路5が電流検出回路の電流検出に基づいて生成する第1駆動信号CT1は、商用電源Gよりも高い周波数の駆動信号となる。
That is, the first converter CV1 is a current critical mode (BCM) converter. Accordingly, the first drive signal CT1 generated by the
第1のインダクタL1の出力側端子と第1のスイッチング素子Q1の第1端子との接続点であるノードN1には、第1のダイオードD1のアノード端子が接続されている。第1のダイオードD1は、逆止用のダイオードであって、そのカソード端子にキャパシタCの正極端子と接続されている。キャパシタCは、平滑用のキャパシタであって、その負極端子が第1のスイッチング素子Q1の第2端子に接続されているとともに、整流回路2の負極端子NT1に接続されている。 The anode terminal of the first diode D1 is connected to a node N1 that is a connection point between the output-side terminal of the first inductor L1 and the first terminal of the first switching element Q1. The first diode D1 is a non-return diode, and is connected to the positive terminal of the capacitor C at its cathode terminal. The capacitor C is a smoothing capacitor, the negative electrode terminal of which is connected to the second terminal of the first switching element Q1, and the negative electrode terminal NT1 of the rectifier circuit 2.
ここで、第1のスイッチング素子Q1が、商用電源Gよりも高い周波数の第1駆動信号CT1にてスイッチング動作されていることから、第1のインダクタL1は、第1のスイッチング素子Q1のスイッチング動作によって、エネルギの蓄積と放出を繰り返す。そして、第1のインダクタL1は、第1のスイッチング素子Q1がオフのとき蓄積していたエネルギをキャパシタCに放出させる。これによって、キャパシタCは、商用電源Gの電源電圧よりも高い昇圧された直流電圧に充電される。 Here, since the first switching element Q1 is switched by the first drive signal CT1 having a frequency higher than that of the commercial power supply G, the first inductor L1 performs the switching operation of the first switching element Q1. To repeat the energy storage and release. Then, the first inductor L1 causes the capacitor C to release the energy stored when the first switching element Q1 is off. As a result, the capacitor C is charged to a boosted DC voltage that is higher than the power supply voltage of the commercial power supply G.
つまり、全波整流回路2は、整流した電源電圧VddがキャパシタCの充電電圧より大きい時には、同全波整流回路2を構成するダイオードに電流に電流を流すことができる。反対に、全波整流回路2は、整流した電源電圧VddがキャパシタCの充電電圧より以下の時には、ダイオードに電流に電流を流すことができない。詳述すると、第1のインダクタL1には所定の期間しか電流が流れないことになり、導通角が狭く電流波形は正弦波とかけ離れた波形となり、多くの高調波成分を含む電流となる。 That is, when the rectified power supply voltage Vdd is larger than the charging voltage of the capacitor C, the full-wave rectifier circuit 2 can pass a current to the diode that constitutes the full-wave rectifier circuit 2. On the other hand, the full-wave rectifier circuit 2 cannot pass a current through the diode when the rectified power supply voltage Vdd is lower than the charging voltage of the capacitor C. More specifically, the current flows through the first inductor L1 only for a predetermined period, the conduction angle is narrow, and the current waveform is a waveform far from the sine wave, which is a current containing many harmonic components.
そこで、第1のスイッチング素子Q1をスイッチング動作させることによって、第1のインダクタL1に、流れる電流波形を正弦波に近づけている。
キャパシタCの正極端子は、第2のコンバータCV2に対する正極側出力端子PT2に接続されている。一方、キャパシタCの負極端子は、第2のコンバータCV2に対する負極側出力端子NT2に接続されている。
Therefore, by switching the first switching element Q1, the current waveform flowing in the first inductor L1 is made closer to a sine wave.
The positive terminal of the capacitor C is connected to the positive output terminal PT2 for the second converter CV2. On the other hand, the negative terminal of the capacitor C is connected to the negative output terminal NT2 for the second converter CV2.
正極側出力端子PT2は、第2接続回路としての選択スイッチング素子Qsを介して、第2のコンバータCV2の正極側入力端子PT3に接続されている。選択スイッチング素子Qsは、NチャネルMOSトランジスタよりなり、第1端子が第1のコンバータCV1の正極側出力端子PT2(キャパシタCの正極端子)に接続され、第2端子が第2のコンバータCV2の正極側入力端子PT3に接続されている。 The positive output terminal PT2 is connected to the positive input terminal PT3 of the second converter CV2 via a selection switching element Qs as a second connection circuit. The selection switching element Qs is composed of an N-channel MOS transistor, the first terminal is connected to the positive output terminal PT2 of the first converter CV1 (the positive terminal of the capacitor C), and the second terminal is the positive electrode of the second converter CV2. It is connected to the side input terminal PT3.
また、第2のコンバータCV2の正極側入力端子PT3は、第1接続回路としての逆止用ダイオードDsを介して、整流回路2に正極端子PT1に接続されている。逆止用ダイオードDsは、アノード端子が整流回路2に正極端子PT1に接続され、カソード端子が第2のコンバータCV2の正極側入力端子PT3に接続されている。 The positive input terminal PT3 of the second converter CV2 is connected to the positive terminal PT1 in the rectifier circuit 2 via a check diode Ds as a first connection circuit. The check diode Ds has an anode terminal connected to the rectifier circuit 2 and the positive terminal PT1, and a cathode terminal connected to the positive input terminal PT3 of the second converter CV2.
これによって、第2のコンバータCV2は、逆止用ダイオードDsを介して、整流回路2が生成した電源電圧Vddを直接入力することができるとともに、選択スイッチング素子Qsを介して、キャパシタCの充電電圧Vchを入力することができることになる。 As a result, the second converter CV2 can directly input the power supply voltage Vdd generated by the rectifier circuit 2 via the check diode Ds, and the charging voltage of the capacitor C via the selective switching element Qs. Vch can be input.
(第2のコンバータCV2)
第2のコンバータCV2は、本実施形態では降圧型のバックコンバータであって、第2のスイッチング素子Q2、第2のダイオードD2及び第2のインダクタL2を備えている。第2のスイッチング素子Q2は、NチャネルMOSトランジスタよりなり、第1端子が第2のコンバータCV2の正極側入力端子PT3に接続され、第2端子が第2のインダクタL2の入力側端子と接続されている。第2のスイッチング素子Q2の制御端子には、第2の制御回路6から第2駆動信号CT2が入力され、第2のスイッチング素子Q2は同第2駆動信号CT2に基づいてスイッチング動作(オン・オフ動作)する。
(Second converter CV2)
In the present embodiment, the second converter CV2 is a step-down buck converter, and includes a second switching element Q2, a second diode D2, and a second inductor L2. Second switching element Q2 is formed of an N-channel MOS transistor, and has a first terminal connected to positive input terminal PT3 of second converter CV2, and a second terminal connected to an input side terminal of second inductor L2. ing. The second drive signal CT2 is input from the
第2のインダクタL2は、磁性体に巻回されたインダクタであって、その出力側端子が第2のコンバータCV2の正極側出力端子PT4に接続され、その正極側出力端子PT4には負荷LDの正極入力端子が接続される。 The second inductor L2 is an inductor wound around a magnetic body, and its output terminal is connected to the positive output terminal PT4 of the second converter CV2, and the positive output terminal PT4 has a load LD of the load LD. A positive input terminal is connected.
第2のインダクタL2の入力側端子と第2のスイッチング素子Q2の第2端子との接続点であるノードN2には、第2のダイオードD2のカソード端子が接続されている。第2のダイオードD2は、逆止用のダイオードであって、そのアノード端子が第2のコンバータCV2の負極側入力端子NT3に接続されている。 The cathode terminal of the second diode D2 is connected to a node N2 that is a connection point between the input side terminal of the second inductor L2 and the second terminal of the second switching element Q2. The second diode D2 is a non-returning diode, and its anode terminal is connected to the negative input terminal NT3 of the second converter CV2.
なお、第2のコンバータCV2の負極側入力端子NT3は、負極側出力端子NT2に接続されているとともに、負極側出力端子NT4を介して負荷LDの負極入力端子に接続されている。 The negative input terminal NT3 of the second converter CV2 is connected to the negative output terminal NT2, and is connected to the negative input terminal of the load LD via the negative output terminal NT4.
ここで、第2のスイッチング素子Q2を商用電源Gの電源周波数よりも高い周波数の第2駆動信号CT2にてスイッチング動作させる。これによって、第2のコンバータCV2に入力されてくる電流を第2のインダクタL2によって限流し、負荷LDに供給する電流I2を所望の電流値にして負荷LDに供給する。 Here, the second switching element Q2 is switched by the second drive signal CT2 having a frequency higher than the power supply frequency of the commercial power supply G. As a result, the current input to the second converter CV2 is limited by the second inductor L2, and the current I2 supplied to the load LD is supplied to the load LD with a desired current value.
本実施形態では、第2の制御回路6は、常時、負荷LDに供給する電流I2を検出する図示しない電流検出回路を有している。第2の制御回路6は、負荷LDに供給される電流I2が予め定めた値になるように、第2のスイッチング素子Q2をスイッチングさせる第2駆動信号CT2を生成し、出力する。
In the present embodiment, the
即ち、第2のコンバータCV2は、電流制限型のコンバータである。従って、第2の制御回路6が電流検出回路の電流検出に基づいて生成する第2駆動信号CT2は、商用電源Gよりも高い周波数の駆動信号となる。これによって、第2のコンバータCV2に入力されてくる電流は第2のインダクタL2によって限流され、負荷LDに供給される電流I2は所望の電流値に制御されて負荷LDに供給される。
That is, the second converter CV2 is a current limiting type converter. Accordingly, the second drive signal CT2 generated by the
整流回路2の正極端子PT1には、電圧検出回路10が接続されている。電圧検出回路10は、整流回路2が全波整流した電源電圧Vddを入力し、予め定めた基準電圧Vk以上あるかどうかを検出する。
A
つまり、整流回路2が全波整流した電源電圧Vddの電圧波形が、図2に示す波形であったとき、図2に示す基準電圧Vk以上あるかどかを検出する。換言すると、電圧検出回路10は、その時々で図2に示すように変化する電源電圧Vddが基準電圧Vk以上の山領域Z1にあるか、反対に、変化する電源電圧Vddが基準電圧Vk未満の谷領域Z2にあるかを検出する。
That is, when the voltage waveform of the power supply voltage Vdd that has been full-wave rectified by the rectifier circuit 2 is the waveform shown in FIG. 2, it is detected whether the voltage is equal to or higher than the reference voltage Vk shown in FIG. In other words, the
この山領域Z1と谷領域Z2を決める基準電圧Vkは、本実施形態では以下のように設定している。
第1のスイッチング素子Q1をスイッチング動作させない状態で、全波整流回路2が整流した電源電圧Vddが、キャパシタCの充電電圧より高くなって同全波整流回路2を構成するダイオードから電流が流れた時の電圧値を基準電圧Vkとして設定している。そして、この基準電圧Vkは、予め実験、試験、計算等で求めた値である。
In this embodiment, the reference voltage Vk that determines the mountain region Z1 and the valley region Z2 is set as follows.
The power supply voltage Vdd rectified by the full-wave rectifier circuit 2 is higher than the charging voltage of the capacitor C in a state where the first switching element Q1 is not switched, and a current flows from a diode constituting the full-wave rectifier circuit 2. The voltage value at that time is set as the reference voltage Vk. The reference voltage Vk is a value obtained in advance through experiments, tests, calculations, and the like.
つまり、電源電圧Vddの山領域Z1は、第1のコンバータCV1で力率改善する必要がない領域である。反対に、電源電圧Vddの谷領域Z2は、第1のコンバータCV1で力率改善する必要がある領域である。 That is, the peak region Z1 of the power supply voltage Vdd is a region where it is not necessary to improve the power factor by the first converter CV1. On the contrary, the valley region Z2 of the power supply voltage Vdd is a region where the power factor needs to be improved by the first converter CV1.
電圧検出回路10は、本実施形態では、コンパレータよりなり、予め定めた基準電圧Vkと電源電圧Vddを比較する。そして、電圧検出回路10は、電源電圧Vddが基準電圧Vk以上の時、選択スイッチング素子Qsをオフ状態にするロウレベルの選択信号CTsを選択スイッチング素子Qsの制御端子に出力する。
In the present embodiment, the
従って、電源電圧Vddが基準電圧Vk以上の山領域Z1にある時、第2のコンバータCV2は、直接、逆止用ダイオードDsを介して、その時の整流回路2が全波整流した電源電圧Vddを入力することになる。 Therefore, when the power supply voltage Vdd is in the peak region Z1 that is equal to or higher than the reference voltage Vk, the second converter CV2 directly supplies the power supply voltage Vdd that is rectified by the rectifier circuit 2 at that time through the check diode Ds. Will be input.
反対に、電圧検出回路10は、電源電圧Vddが基準電圧Vk未満の時、選択スイッチング素子Qsをオン状態にするハイレベルの選択信号CTsを選択スイッチング素子Qsの制御端子に出力する。従って、電源電圧Vddが基準電圧Vk未満の谷領域Z2にある時、第2のコンバータCV2は選択スイッチング素子Qsを介して、キャパシタCの充電電圧Vchを入力することになる。
Conversely, when the power supply voltage Vdd is less than the reference voltage Vk, the
次に、上記のように構成した電源装置1の作用について説明する。
今、商用電源Gは整流回路2にて全波整流されている。整流回路2にて全波整流された電源電圧Vddは、電圧検出回路10及び第1のコンバータCV1に出力される。
Next, the operation of the
Now, the commercial power supply G is full-wave rectified by the rectifier circuit 2. The power supply voltage Vdd that has been full-wave rectified by the rectifier circuit 2 is output to the
第1のコンバータCV1は、第1のスイッチング素子Q1のスイッチング動作に基づいて、入力した電源電圧Vddを電圧変換してキャパシタCに充電する。一方、電圧検出回路10は、入力した電源電圧Vddが山領域Z1にあるか、谷領域Z2にあるかどうかを基準電圧Vkと比較して検出する。
The first converter CV1 converts the input power supply voltage Vdd to charge the capacitor C based on the switching operation of the first switching element Q1. On the other hand, the
そして、電源電圧Vddが山領域Z1にある時、電圧検出回路10は、選択スイッチング素子Qsをオフさせる。従って、整流回路2が整流した電源電圧Vddの山領域Z1の部分が逆止用ダイオードDsを介して、直接に第2のコンバータCV2に出力される。
When the power supply voltage Vdd is in the peak region Z1, the
即ち、第1のコンバータCV1の昇圧動作なしに、第2のコンバータCV2を動作可能な電源電圧Vddの山領域Z1の部分を直接に入力することから、第2のコンバータCV2に入力される電力は、第1のコンバータCV1による電力ロスのない電力が入力される。 That is, since the portion of the peak region Z1 of the power supply voltage Vdd that can operate the second converter CV2 is directly input without the step-up operation of the first converter CV1, the power input to the second converter CV2 is The electric power without the power loss by the first converter CV1 is input.
反対に、電源電圧Vddが谷領域Z2にある時、電圧検出回路10は、選択スイッチング素子Qsをオンさせる。従って、充電電圧Vchに充電されたキャパシタCの充電電流が選択スイッチング素子Qsを介して第2のコンバータCV2に出力される。
On the contrary, when the power supply voltage Vdd is in the valley region Z2, the
即ち、第2のコンバータCV2の動作に必要な電圧が不足し、整流回路2を直接、第2のコンバータCV2に接続しても、入力電流の導通角が狭くなる電源電圧Vddの谷領域Z2の部分については、第1のコンバータCV1にて電圧変換する。そして、従って、キャパシタCは、電源電圧Vddの谷領域Z2の部分について電圧変換された電圧を充電し、選択スイッチング素子Qsを介してその充電電流を第2のコンバータCV2に出力する。 That is, the voltage necessary for the operation of the second converter CV2 is insufficient, and even if the rectifier circuit 2 is directly connected to the second converter CV2, the conduction angle of the input current becomes narrower in the valley region Z2 of the power supply voltage Vdd. About the part, voltage conversion is carried out by 1st converter CV1. Accordingly, the capacitor C charges the voltage converted in the valley region Z2 of the power supply voltage Vdd, and outputs the charging current to the second converter CV2 via the selection switching element Qs.
次に、上記のように構成した第1実施形態の効果を以下に記載する。
(1)上記第1実施形態によれば、電源電圧Vddが山領域Z1にある時、電圧検出回路10は、選択スイッチング素子Qsをオフさせ、整流回路2が整流した電源電圧Vddを第2のコンバータCV2に逆止用ダイオードDsを介して出力させる。従って、電源電圧Vddの山領域Z1部分は、第1のコンバータCV1にて電力ロスされずに、第2のコンバータCV2に入力される。
Next, the effect of 1st Embodiment comprised as mentioned above is described below.
(1) According to the first embodiment, when the power supply voltage Vdd is in the peak region Z1, the
また、電源電圧Vddが谷領域Z2にある時、電圧検出回路10は、選択スイッチング素子Qsをオンさせ、第1のコンバータCV1にて電圧変換され充電されたキャパシタCの充電電流を第2のコンバータCV2に選択スイッチング素子Qsを介して出力させる。従って、第1のコンバータCV1にて電源電圧Vddの谷領域Z2が力率改善され、第2のコンバータCV2に入力される。
(2)上記実施形態によれば、第1のコンバータCV1は、電源電圧Vddの谷領域Z2(基準電圧Vk未満の領域)について、電圧変換すればよいため、第1のコンバータCV1自身の回路構成を小型にして導通角を拡大できる。従って、電源装置1として小型高効率の電源装置を実現できる。
(第2実施形態)
次に、本発明を具体化した電源装置の第2実施形態を図面に従って説明する。
Further, when the power supply voltage Vdd is in the valley region Z2, the
(2) According to the above-described embodiment, the first converter CV1 only needs to perform voltage conversion on the valley region Z2 of the power supply voltage Vdd (region below the reference voltage Vk), so the circuit configuration of the first converter CV1 itself Can be reduced in size to increase the conduction angle. Therefore, a small and highly efficient power supply device can be realized as the
(Second Embodiment)
Next, a second embodiment of the power supply device embodying the present invention will be described with reference to the drawings.
本実施形態では、第2のコンバータCV2に特徴を有するものであり、第1のコンバータCV1は第1実施形態と同じ構成とした。そのため、説明の便宜上、異なる部分について詳細に説明し、第1実施形態と共通する部分は符号を同じにして詳細な説明は省略する。 In the present embodiment, the second converter CV2 has a feature, and the first converter CV1 has the same configuration as that of the first embodiment. Therefore, for convenience of explanation, different parts will be described in detail, and parts common to the first embodiment will be given the same reference numerals and detailed description thereof will be omitted.
本実施形態では、図3に示すように、第2のコンバータCV2に設けた第3のスイッチング素子Q3が第1実施形態の第2のスイッチング素子Q2と選択スイッチング素子Qsを兼用するようにした。 In the present embodiment, as shown in FIG. 3, the third switching element Q3 provided in the second converter CV2 is used as the second switching element Q2 and the selective switching element Qs of the first embodiment.
第3のスイッチング素子Q3は、第1端子が正極側入力端子PT3及び正極側出力端子PT2を介してキャパシタCの正極端子に接続され、第2端子が第2のインダクタL2の入力側端子と接続されている。第3のスイッチング素子Q3の制御端子には、第3の制御回路7から第3駆動信号CT3が入力され、第3のスイッチング素子Q3は同第3駆動信号CT3に基づいてスイッチング動作(オン・オフ動作)する。
The third switching element Q3 has a first terminal connected to the positive terminal of the capacitor C via the positive input terminal PT3 and the positive output terminal PT2, and a second terminal connected to the input terminal of the second inductor L2. Has been. The third drive signal CT3 is input from the
また、第2のインダクタL2と接続する第3のスイッチング素子Q3の第2端子と整流回路2に正極端子PT1との間には、第4のスイッチング素子Q4が接続されている。
第4のスイッチング素子Q4は、NチャネルMOSトランジスタよりなり、第1端子が整流回路2に正極端子PT1に接続され、第2端子が第2のインダクタL2の入力側端子と接続されている。第4のスイッチング素子Q4の制御端子には、第3の制御回路7から第4駆動信号CT4が入力され、第4のスイッチング素子Q4は同第4駆動信号CT4に基づいてスイッチング動作(オン・オフ動作)する。
A fourth switching element Q4 is connected between the second terminal of the third switching element Q3 connected to the second inductor L2 and the positive terminal PT1 of the rectifier circuit 2.
The fourth switching element Q4 is composed of an N-channel MOS transistor, and has a first terminal connected to the rectifier circuit 2 and the positive terminal PT1, and a second terminal connected to an input side terminal of the second inductor L2. The fourth drive signal CT4 is input from the
第3の制御回路7は、電圧検出回路10からの選択信号CTsを入力する。第3の制御回路7は、電圧検出回路10から電源電圧Vddが基準電圧Vk以上の時に出力されるロウレベルの選択信号CTsを入力すると、第3のスイッチング素子Q3を非選択し、第4のスイッチング素子Q4を選択する。反対に、電圧検出回路10から電源電圧Vddが基準電圧Vk未満の時に出力されるハイレベルの選択信号CTsを入力すると、第3のスイッチング素子Q3を選択に、第4のスイッチング素子Q4を非選択する。
The
また、第3の制御回路7は、常時、負荷LDに供給する電流I2を検出する図示しない電流検出回路を有している。第3の制御回路7は、負荷LDに供給される電流I2が予め定めた値になるように、その時、選択状態にある第3又は第4のスイッチング素子Q3,Q4をスイッチングさせるための第3及び第4駆動信号CT3,CT4を生成する。即ち、第3の制御回路7は、第1実施形態の第2の制御回路6と同じ機能を有している。
The
そして、第3の制御回路7は、第3のスイッチング素子Q3が選択されている時(電源電圧Vddが基準電圧Vk未満の時)には、第3のスイッチング素子Q3に対しスイッチングのための第3駆動信号CT3を出力する。これに対し、第3の制御回路7は、第4のスイッチング素子Q4には常時オフとなる第4駆動信号CT4を出力する。
Then, when the third switching element Q3 is selected (when the power supply voltage Vdd is less than the reference voltage Vk), the
反対に、第3の制御回路7は、第4のスイッチング素子Q4が選択されている時(電源電圧Vddが基準電圧Vk以上の時)には、第4のスイッチング素子Q4に対してスイッチングのための第4駆動信号CT4を出力する。これに対し、第3の制御回路7は、第3のスイッチング素子Q3には常時オフとなる第3駆動信号CT3を出力する。
On the contrary, the
従って、電源電圧Vddが基準電圧Vk以上の山領域Z1にある時、第2のコンバータCV2は直接、第4のスイッチング素子Q4を介して、その時の整流回路2が全波整流した電源電圧Vddを入力することになる。 Therefore, when the power supply voltage Vdd is in the peak region Z1 that is equal to or higher than the reference voltage Vk, the second converter CV2 directly supplies the power supply voltage Vdd that has been full-wave rectified by the rectifier circuit 2 through the fourth switching element Q4. Will be input.
反対に、電圧検出回路10は、電源電圧Vddが基準電圧Vk未満の時、第2のコンバータCV2は第3のスイッチング素子Q3を介して、キャパシタCの充電電圧Vchを入力することになる。
On the contrary, in the
従って、本実施形態も第1実施形態と同様に、電源電圧Vddが山領域Z1にある時、整流回路2が整流した電源電圧Vddを第2のコンバータCV2に第4のスイッチング素子Q4を介して出力させた。また、電源電圧Vddが谷領域Z2にある時、第1のコンバータCV1にて充電されたキャパシタCの充電電流を第2のコンバータCV2に第3のスイッチング素子Q3を介して出力させた。 Accordingly, in the present embodiment, similarly to the first embodiment, when the power supply voltage Vdd is in the peak region Z1, the power supply voltage Vdd rectified by the rectifier circuit 2 is supplied to the second converter CV2 via the fourth switching element Q4. Output. Further, when the power supply voltage Vdd is in the valley region Z2, the charging current of the capacitor C charged by the first converter CV1 is output to the second converter CV2 via the third switching element Q3.
従って、山領域Z1の部分は第1のコンバータCV1にて電力ロスされずに、第2のコンバータCV2に入力される。また、電源電圧Vddの谷領域Z2の部分が、第1のコンバータCV1にて電圧変換されキャパシタCに充電されることから、電源電圧Vddの谷領域Z2が力率改善される。 Therefore, the portion of the mountain area Z1 is input to the second converter CV2 without being lost by the first converter CV1. In addition, since the portion of the valley region Z2 of the power supply voltage Vdd is voltage-converted by the first converter CV1 and charged to the capacitor C, the power supply voltage Vdd valley region Z2 is improved.
また、第1実施形態の第2のスイッチング素子Q2と選択スイッチング素子Qsを第3のスイッチング素子Q3にて兼用したので、その分だけ回路構成を小型化できる。
さらに、第1実施形態と同様に、第1のコンバータCV1自身の回路構成を小型にして導通角を拡大でき、電源装置1として小型高効率の電源装置を実現できる。
(第3実施形態)
次に、本発明を具体化した電源装置の第3実施形態を図面に従って説明する。
In addition, since the second switching element Q2 and the selective switching element Qs of the first embodiment are shared by the third switching element Q3, the circuit configuration can be reduced in size accordingly.
Further, similarly to the first embodiment, the circuit configuration of the first converter CV1 itself can be reduced in size to increase the conduction angle, and the
(Third embodiment)
Next, a third embodiment of a power supply device embodying the present invention will be described with reference to the drawings.
本実施形態では、複数の負荷を有し、その複数の負荷に対し電流を供給する第2のコンバータCV2に特徴を有するものであり、第1のコンバータCV1は第1実施形態と同じ構成とした。そのため、説明の便宜上、異なる部分について詳細に説明し、第1実施形態と共通する部分は符号を同じにして詳細な説明は省略する。 In the present embodiment, the second converter CV2 has a plurality of loads and supplies current to the plurality of loads. The first converter CV1 has the same configuration as that of the first embodiment. . Therefore, for convenience of explanation, different parts will be described in detail, and parts common to the first embodiment will be given the same reference numerals and detailed description thereof will be omitted.
図4に示すように、第2のコンバータCV2の正極側入力端子PT3は、選択スイッチング素子Qsを介してキャパシタCの正極端子に接続されているとともに、逆止用ダイオードDsを介して整流回路2の正極端子PT1に接続されている。また、第2のコンバータCV2の正極側出力端子PT4と負極側出力端子NT4との間には、第1の負荷LD1と第2の負荷LD2からなる直列回路が接続されている。 As shown in FIG. 4, the positive input terminal PT3 of the second converter CV2 is connected to the positive terminal of the capacitor C via the selection switching element Qs, and the rectifier circuit 2 via the check diode Ds. Is connected to the positive electrode terminal PT1. In addition, a series circuit including the first load LD1 and the second load LD2 is connected between the positive output terminal PT4 and the negative output terminal NT4 of the second converter CV2.
第2のコンバータCV2は、第2のインダクタL2と第5及び第6のスイッチング素子Q5,Q6を有している。第2のインダクタL2は、その入力側の端子が第2のコンバータCV2の正極側入力端子PT3に接続され、その出力側の端子が第2のコンバータCV2の正極側出力端子PT4されている。 Second converter CV2 includes second inductor L2 and fifth and sixth switching elements Q5 and Q6. The second inductor L2 has an input terminal connected to the positive input terminal PT3 of the second converter CV2, and an output terminal connected to the positive output terminal PT4 of the second converter CV2.
第5及び第6のスイッチング素子Q5,Q6は、NチャネルMOSトランジスタにて構成されている。第5のスイッチング素子Q5は、第1端子が第2のインダクタL2の出力側の端子に接続され、第2端子が第6のスイッチング素子Q6の第1端子に接続されている。 The fifth and sixth switching elements Q5 and Q6 are configured by N-channel MOS transistors. The fifth switching element Q5 has a first terminal connected to the output-side terminal of the second inductor L2, and a second terminal connected to the first terminal of the sixth switching element Q6.
第6のスイッチング素子Q6は、第1端子が第5のスイッチング素子Q5の第2端子に接続され、第2端子が第2のコンバータCV2の負極側入力端子NT3に接続されていると共に負極側出力端子NT4に接続されている。また、第5のスイッチング素子Q5の第2端子と第6のスイッチング素子Q6の第1端子との接続点であるノードN3は、第1の負荷LD1と第2の負荷LD2の接続点であるノードN4と電気的に接続されている。 The sixth switching element Q6 has a first terminal connected to the second terminal of the fifth switching element Q5, a second terminal connected to the negative input terminal NT3 of the second converter CV2, and a negative output It is connected to the terminal NT4. A node N3 that is a connection point between the second terminal of the fifth switching element Q5 and the first terminal of the sixth switching element Q6 is a node that is a connection point between the first load LD1 and the second load LD2. It is electrically connected to N4.
第5及び第6のスイッチング素子Q5,Q6の制御端子は、第4の制御回路8が接続されている。第4の制御回路8は、常時、第2のインダクタL2流れる電流I2を検出する図示しない電流検出回路を有している。第4の制御回路8は、第2のインダクタL2流れる電流I2に基づいて、第5のスイッチング素子Q5または第6のスイッチング素子Q6のいずれかを選択、または両方を選択して、スイッチングさせる第5及び第6駆動信号CT5,CT6を生成し出力する。
The
本実施形態では、第2のコンバータCV2の正極側入力端子PT3に入力される入力電圧が変動(低下)して、第2のインダクタL2流れる電流I2が低下する場合がある。第4の制御回路8は、低下する電流I2の電流値に応じて、第5のスイッチング素子Q5及び第6のスイッチング素子Q6を選択してオンして、電流I2が緩やかに変動させるようにしている。
In the present embodiment, the input voltage input to the positive input terminal PT3 of the second converter CV2 may fluctuate (decrease), and the current I2 flowing through the second inductor L2 may decrease. The
従って、第1及び第2の負荷LD1,LD2が発光ダイオードの発光装置の電源装置1に使用された場合、第2のコンバータCV2の正極側入力端子PT3に入力される入力電圧が変動(低下)しても、発光装置の発光輝度を均斉化することができる。
Therefore, when the first and second loads LD1 and LD2 are used in the
なお、第4の制御回路8は、第5のスイッチング素子Q5及び第6のスイッチング素子Q6を選択してオンさせる時、第5のスイッチング素子Q5及び第6のスイッチング素子Q6を交互に所定時間オンさせるように実施してもよい。これによっても、入力電圧の変動に対して、電流I2を緩やかに変動させることができる。
Note that the
従って、第3実施形態は、上記した第1実施形態の効果の(1)(2)を有するとともに、第1及び第2実施形態のバックコンバータ型の第2の第2のコンバータCV2よりも、本実施形態の第2のコンバータCV2の形状・損失をより低減できる。その結果、小型で高効率な電源装置を実現することができる。 Accordingly, the third embodiment has the effects (1) and (2) of the above-described first embodiment, and more than the second second converter CV2 of the buck converter type of the first and second embodiments. The shape and loss of the second converter CV2 of this embodiment can be further reduced. As a result, a small and highly efficient power supply device can be realized.
尚、上記実施形態は以下のように変更してもよい。
・上記第1及び第3実施形態では、第1接続回路を逆止用ダイオードDsで実施したが、MOSトランジスタで実施してもよい。この場合、電源電圧Vddが基準電圧Vk未満のとき、MOSトランジスタをオフさせ、電源電圧Vddが基準電圧Vk以上のとき、MOSトランジスタをオフさせる。
In addition, you may change the said embodiment as follows.
In the first and third embodiments, the first connection circuit is implemented by the check diode Ds, but may be implemented by a MOS transistor. In this case, the MOS transistor is turned off when the power supply voltage Vdd is lower than the reference voltage Vk, and the MOS transistor is turned off when the power supply voltage Vdd is equal to or higher than the reference voltage Vk.
・上記第3実施形態では、第1の負荷LD1と第2の負荷LD2の2個であったが、これに限定されるのもではなく、それ以上の数で実施してもよい。 In the third embodiment, the number of the first load LD1 and the second load LD2 is two. However, the present invention is not limited to this, and the number may be increased.
1…電源装置、2…整流回路、5…第1の制御回路、6…第2の制御回路、7…第3の制御回路、8…第4の制御回路、10…電圧検出回路(判定回路及び選択回路)、C…キャパシタ、CT1〜CT6…第1〜第6駆動信号、CV1…第1のコンバータ、CV2…第2のコンバータ、D1…第1のダイオード、D2…第2のダイオード、Ds…逆止用ダイオード(第1接続回路)、G…商用電源、I1,I2…電流、L1…第1のインダクタ、L2…第2のインダクタ、LD…負荷、LD1…第1の負荷、LD2…第2の負荷、Q1…第1のスイッチング素子、Q2…第2のスイッチング素子、Q3…第3のスイッチング素子(第2接続回路)、Q4…第4のスイッチング素子(第1接続回路)、Q5…第5のスイッチング素子、Q6…第6のスイッチング素子、Qs…選択スイッチング素子(第2接続回路)、PT1…正極端子、NT1…負極端子、PT2…正極側出力端子、NT2…負極側出力端子、PT3…正極側入力端子、NT3…負極側入力端子、PT4…正極側出力端子、NT4…負極側出力端子、Vdd…電源電圧。
DESCRIPTION OF
Claims (2)
第2のスイッチング素子をスイッチングすることにより、前記キャパシタの充電電荷を放出させることで流れる電流を制御して負荷に供給する第2のコンバータと
を備えた電源装置であって、
前記第1のコンバータと前記第2のコンバータとの間を接続する第1接続回路と、
前記整流回路と前記第2のコンバータとの間を接続する第2接続回路と、
前記整流回路からの整流された電源電圧を入力し、その電源電圧が予め定めた値以上かどうかを判定する判定回路と、
前記判定回路にてその時の前記電源電圧が予め定めた値以上と判定されたとき、前記第1接続回路を非接続にして第2接続回路を選択するとともに、前記判定回路にてその時の前記電源電圧が予め定めた値未満と判定されたとき、前記第1接続回路を選択する選択回路と
を備え、
前記第1接続回路は、第1の選択スイッチング素子であり、前記判定回路にて選択された時、該第1の選択スイッチング素子は、前記第2のスイッチング素子を兼用してスイッチング動作するものであり、
前記第2接続回路は、第2の選択スイッチング素子であり、前記判定回路にて選択された時、該第2の選択スイッチング素子は、前記第2のスイッチング素子を兼用してスイッチング動作することを特徴とする電源装置。 A first converter that converts the power supply voltage rectified by the rectifier circuit to charge the capacitor by switching the first switching element;
A power supply device comprising: a second converter that controls a current flowing by discharging a charge of the capacitor by switching a second switching element and supplies the current to a load;
A first connection circuit for connecting between the first converter and the second converter;
A second connection circuit for connecting between the rectifier circuit and the second converter;
A determination circuit that inputs a rectified power supply voltage from the rectifier circuit and determines whether the power supply voltage is equal to or higher than a predetermined value;
When the determination circuit determines that the power supply voltage at that time is equal to or higher than a predetermined value, the first connection circuit is disconnected and a second connection circuit is selected, and the determination circuit selects the power supply at that time A selection circuit that selects the first connection circuit when it is determined that the voltage is less than a predetermined value ;
The first connection circuit is a first selection switching element, and when selected by the determination circuit, the first selection switching element performs a switching operation also using the second switching element. Yes,
The second connection circuit is a second selection switching element, and when selected by the determination circuit, the second selection switching element performs a switching operation also using the second switching element. A featured power supply.
前記第1のコンバータは、第1のインダクタ及び前記第1のスイッチング素子を備え、前記第1のスイッチング素子をスイッチングすることにより、前記第1のインダクタに印加された前記整流回路からの整流された電源電圧を電圧変換して前記キャパシタに充電するブーストコンバータであり、
前記第2のコンバータは、第2のインダクタ及び前記第2のスイッチング素子を備え、前記第2のスイッチング素子をスイッチングすることにより、前記キャパシタの充電電荷を放出させることで流れる電流を前記第2のインダクタによって限流して負荷に供給するバックコンバータであることを特徴とする電源装置。 The power supply device according to claim 1 ,
The first converter includes a first inductor and the first switching element, and is rectified from the rectifier circuit applied to the first inductor by switching the first switching element. A boost converter that converts the power supply voltage to charge the capacitor,
The second converter includes a second inductor and the second switching element, and by switching the second switching element, a current flowing by discharging a charge of the capacitor is supplied to the second converter. A power supply device characterized by being a buck converter that supplies current to a load by limiting the current with an inductor.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011172140A JP5884026B2 (en) | 2011-08-05 | 2011-08-05 | Power supply |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011172140A JP5884026B2 (en) | 2011-08-05 | 2011-08-05 | Power supply |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2013038882A JP2013038882A (en) | 2013-02-21 |
JP5884026B2 true JP5884026B2 (en) | 2016-03-15 |
Family
ID=47887961
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2011172140A Active JP5884026B2 (en) | 2011-08-05 | 2011-08-05 | Power supply |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5884026B2 (en) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP6277699B2 (en) * | 2013-12-11 | 2018-02-14 | オムロン株式会社 | Power supply |
CN105915053B (en) * | 2016-06-12 | 2019-02-26 | 浙江方大智控科技有限公司 | A kind of voltage regulator circuit of wide power input |
US10050517B1 (en) | 2017-01-31 | 2018-08-14 | Ricoh Electronics Devices Co., Ltd. | Power supply apparatus converting input voltage to predetermined output voltage and controlling output voltage based on feedback signal corresponding to output voltage |
CN114094854B (en) * | 2021-11-09 | 2023-07-18 | 深圳市必易微电子股份有限公司 | Power conversion system, control chip thereof and power supply control circuit |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH01157265A (en) * | 1987-09-02 | 1989-06-20 | Fuji Electric Co Ltd | DC/DC power converter |
JPH05130777A (en) * | 1991-10-31 | 1993-05-25 | Matsushita Electric Works Ltd | Dc power unit |
JPH05137267A (en) * | 1991-11-12 | 1993-06-01 | Dia Semikon Syst Kk | Power system |
EP2001111A4 (en) * | 2006-03-29 | 2012-04-04 | Mitsubishi Electric Corp | Power supply apparatus |
JP2008289334A (en) * | 2007-05-21 | 2008-11-27 | Toshiba Corp | Switching power supply device, and power supply control method |
JP2009004156A (en) * | 2007-06-20 | 2009-01-08 | Sharp Corp | Light-emitting element driving circuit for lighting and lighting device equipped with it |
JP5317325B2 (en) * | 2008-03-26 | 2013-10-16 | パナソニック株式会社 | Light emitting device |
KR20100066603A (en) * | 2008-12-10 | 2010-06-18 | 삼성전자주식회사 | Power supply device and control method of the same |
JP5212149B2 (en) * | 2009-02-04 | 2013-06-19 | 富士電機株式会社 | Switching power supply |
CN102414970B (en) * | 2009-04-27 | 2016-08-03 | 惠普开发有限公司 | Energy efficient standby mode in Switching Power Supply |
-
2011
- 2011-08-05 JP JP2011172140A patent/JP5884026B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
JP2013038882A (en) | 2013-02-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9054596B2 (en) | Device for synchronous DC-DC conversion and synchronous DC-DC converter | |
KR101168488B1 (en) | Charge control circuit | |
US9985528B2 (en) | Power converter with hysteretic buck-boost architecture and method therefor | |
US11290006B2 (en) | SIDO buck with negative current | |
US9608516B2 (en) | Battery discharge circuit and discharge method with over discharge protection | |
JPWO2008032424A1 (en) | DC / DC power converter | |
JP2010110070A (en) | Dc-dc converter | |
JP2017051082A (en) | Bidirectional dc/dc converter | |
JP5098760B2 (en) | DC-DC converter and power supply control semiconductor integrated circuit | |
US20110309682A1 (en) | Switching power supply circuit | |
US8824180B2 (en) | Power conversion apparatus | |
JP4963724B2 (en) | Switching power supply, control circuit for controlling switching power supply, and switching power supply control method | |
JP5427862B2 (en) | Power converter | |
JP5884026B2 (en) | Power supply | |
JP6057017B2 (en) | DC-DC converter | |
US10084378B2 (en) | Single-inductor multi-output converter | |
JP2012029362A (en) | Power supply circuit | |
JP2012029415A (en) | Dc-dc converter and switching control circuit | |
TWI477053B (en) | Hybrid dc-to-ac conversion system and method of operating the same | |
JP2019216577A (en) | Ac power supply and voltage converter thereof | |
JP2008086133A (en) | Multi-output power supply unit | |
KR101372825B1 (en) | High Boost Converter | |
JP5954256B2 (en) | Control method | |
JP2008086146A (en) | Dc-dc converter | |
JP2013247732A (en) | Power-supply device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20140415 |
|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A711 Effective date: 20141008 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20150116 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20150203 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20150403 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20150929 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20151007 |
|
R151 | Written notification of patent or utility model registration |
Ref document number: 5884026 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R151 |