JP5867817B2 - 光学デバイスの製造方法 - Google Patents
光学デバイスの製造方法 Download PDFInfo
- Publication number
- JP5867817B2 JP5867817B2 JP2012034657A JP2012034657A JP5867817B2 JP 5867817 B2 JP5867817 B2 JP 5867817B2 JP 2012034657 A JP2012034657 A JP 2012034657A JP 2012034657 A JP2012034657 A JP 2012034657A JP 5867817 B2 JP5867817 B2 JP 5867817B2
- Authority
- JP
- Japan
- Prior art keywords
- lid
- optical
- adhesive layer
- base
- inner space
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/93—Batch processes
- H01L24/95—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
- H01L24/97—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/4805—Shape
- H01L2224/4809—Loop shape
- H01L2224/48091—Arched
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/12—Passive devices, e.g. 2 terminal devices
- H01L2924/1204—Optical Diode
- H01L2924/12041—LED
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Led Device Packages (AREA)
- Light Receiving Elements (AREA)
Description
図1及び図2は、本発明の第一実施形態に係る光学デバイス1の製造方法を説明するための図である。図1(a)、(b)は基体2の断面模式図であり、図1(c)は基体2の上面模式図である。図2(d)、(e)は基体2及び蓋体3の積層体の断面模式図であり、四角形を有する。
図3及び図4は、本発明の第二実施形態に係る光学デバイス1の製造方法を説明するための図である。図3(a)、(b)は基体2の断面模式図であり、図3(c)は基体2の上面模式図である。図4(d)、(e)は基体2と蓋体3の積層体の断面模式図であり、図4(f)は光学デバイス1の上面模式図である。本実施形態は光学デバイス1を多数個同時に形成する方法である。
2 基体
3 蓋体
4 光学チップ
5 接着層
6 凹部
7 ワイヤー
8 電極
9 スリット部
10 内空間
11 貫通電極
12 外部電極
TP 上端面、BP 下面
P 圧力
Claims (6)
- 基体に複数の光学チップを実装する実装工程と、
前記基体に接着剤を使用する接着層を介して蓋体を設置し、前記光学チップを前記基体と前記蓋体により囲まれる内空間に収容する収容工程と、
前記接着層に加熱処理を施して前記基体と前記蓋体を接着する熱処理工程と、
前記基体及び前記蓋体を個々の光学デバイスに切断分離する分離工程と、を備え、
前記収容工程は、複数の前記光学チップのそれぞれを前記基体と前記蓋体により囲まれる内空間に分離して収容し、前記接着層に前記接着剤の無いスリット部を設けて隣接する前記内空間を前記スリット部を介して連通させるとともに前記内空間と外部空間とを連通させる工程であり、
前記熱処理工程は、前記接着層に設けた前記スリット部を閉塞し、前記内空間を隣接する前記内空間及び外部空間から遮断する工程である光学デバイスの製造方法。 - 前記収容工程は、前記接着層を仮乾燥する仮乾燥工程と、前記基体に前記蓋体を設置する蓋体設置工程と、前記内空間を減圧する減圧工程と、を備える請求項1に記載の光学デバイスの製造方法。
- 前記実装工程は、凹部を有する前記基体の底面に前記光学チップを実装する工程であり、
前記収容工程は、前記接着層を前記凹部の周囲の上端面に設置し、前記光学チップを前記内空間に収容する工程である請求項1又は2に記載の光学デバイスの製造方法。 - 前記熱処理工程は、前記内空間を真空又は不活性ガスに置換する工程である請求項1〜3のいずれか一項に記載の光学デバイスの製造方法。
- 前記熱処理工程は、前記蓋体を前記基体に押圧して前記蓋体と前記基体を接着する工程である請求項1〜4のいずれか一項に記載の光学デバイスの製造方法。
- 前記蓋体は光学フィルターからなる請求項1〜5のいずれか一項に記載の光学デバイスの製造方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2012034657A JP5867817B2 (ja) | 2012-02-21 | 2012-02-21 | 光学デバイスの製造方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2012034657A JP5867817B2 (ja) | 2012-02-21 | 2012-02-21 | 光学デバイスの製造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2013171958A JP2013171958A (ja) | 2013-09-02 |
JP5867817B2 true JP5867817B2 (ja) | 2016-02-24 |
Family
ID=49265733
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2012034657A Expired - Fee Related JP5867817B2 (ja) | 2012-02-21 | 2012-02-21 | 光学デバイスの製造方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5867817B2 (ja) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101987627B1 (ko) * | 2017-08-21 | 2019-09-30 | 주식회사 옵티맥 | 발광 패키지 |
JP7177328B2 (ja) * | 2017-09-29 | 2022-11-24 | 日亜化学工業株式会社 | 発光装置 |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6384051A (ja) * | 1986-09-26 | 1988-04-14 | Matsushita Electronics Corp | 半導体装置の製造方法 |
JPS63116461A (ja) * | 1986-11-05 | 1988-05-20 | Tomoegawa Paper Co Ltd | 固体撮像装置の気密封止方法 |
JPH01277068A (ja) * | 1988-04-28 | 1989-11-07 | Toppan Printing Co Ltd | 固体撮像装置のウインドグラスの接着方法及びそのための接着治具 |
JP2673928B2 (ja) * | 1993-05-11 | 1997-11-05 | 株式会社巴川製紙所 | 電子部品素子封止用蓋材 |
JP4475788B2 (ja) * | 2000-10-10 | 2010-06-09 | 三洋電機株式会社 | 半導体装置の製造方法 |
JP4378868B2 (ja) * | 2000-10-16 | 2009-12-09 | ソニー株式会社 | 半導体装置 |
JP5128047B2 (ja) * | 2004-10-07 | 2013-01-23 | Towa株式会社 | 光デバイス及び光デバイスの生産方法 |
JP5082542B2 (ja) * | 2007-03-29 | 2012-11-28 | ソニー株式会社 | 固体撮像装置 |
-
2012
- 2012-02-21 JP JP2012034657A patent/JP5867817B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2013171958A (ja) | 2013-09-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2013004534A (ja) | 半導体パッケージ | |
US20120292722A1 (en) | Package structure having mems elements and fabrication method thereof | |
US20180035548A1 (en) | Patterned layer compound | |
CN103915393A (zh) | 光电封装体及其制造方法 | |
JP2006332680A (ja) | イメージセンサをパッケージングするための方法及びパッケージングされたイメージセンサ | |
KR20130079501A (ko) | 적어도 하나의 광전자 반도체 소자를 제조하기 위한 방법 | |
US9935144B1 (en) | System-in-package image sensor | |
CN109962041A (zh) | 具有光保护的环境光传感器 | |
JP5515223B2 (ja) | 半導体装置 | |
JP5867817B2 (ja) | 光学デバイスの製造方法 | |
WO2014174995A1 (ja) | 半導体装置の製造方法および半導体装置 | |
US8748926B2 (en) | Chip package with multiple spacers and method for forming the same | |
TWI501359B (zh) | 電子元件封裝體及其形成方法 | |
JP4942671B2 (ja) | 半導体装置およびその製造方法 | |
US10347685B2 (en) | Optical device and method for manufacturing same | |
US8785247B2 (en) | Chip package and method for forming the same | |
CN204651317U (zh) | 包括光学传感器芯片的电子设备 | |
JP2014072472A (ja) | 光学デバイス、光学デバイスの製造方法、電子デバイス製造装置、プログラム及び記録媒体 | |
CN104979302B (zh) | 晶片封装体及其制造方法 | |
JP2022543633A (ja) | 気密封止ガラスパッケージ | |
WO2014027476A1 (ja) | 半導体デバイス | |
WO2011142059A1 (ja) | 半導体装置及びその製造方法 | |
KR102081612B1 (ko) | 반도체 패키지 및 이것의 제조 방법 | |
JP6432919B2 (ja) | 光学デバイスの製造方法 | |
JP5825854B2 (ja) | 半導体装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20141208 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20150925 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20151006 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20151117 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20151211 |
|
RD03 | Notification of appointment of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7423 Effective date: 20151224 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20151224 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5867817 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
LAPS | Cancellation because of no payment of annual fees |