JP5610406B2 - 薄膜トランジスタの製造方法 - Google Patents
薄膜トランジスタの製造方法 Download PDFInfo
- Publication number
- JP5610406B2 JP5610406B2 JP2012276568A JP2012276568A JP5610406B2 JP 5610406 B2 JP5610406 B2 JP 5610406B2 JP 2012276568 A JP2012276568 A JP 2012276568A JP 2012276568 A JP2012276568 A JP 2012276568A JP 5610406 B2 JP5610406 B2 JP 5610406B2
- Authority
- JP
- Japan
- Prior art keywords
- film
- insulating film
- light shielding
- semiconductor
- tft
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Landscapes
- Liquid Crystal (AREA)
- Thin Film Transistor (AREA)
Description
前記積層体の各層がシリコン又はシリコンを含む材料から成る、
ことを特徴とする薄膜トランジスタ。
ことを特徴とする付記1記載の薄膜トランジスタ。
ことを特徴とする付記1又は2記載の薄膜トランジスタ。
ことを特徴とする付記1又は2記載の薄膜トランジスタ。
ことを特徴とする付記1又は2記載の薄膜トランジスタ。
ことを特徴とする付記1乃至5のいずれか一項に記載の薄膜トランジスタ。
ことを特徴とする付記1乃至6のいずれか一項に記載の薄膜トランジスタ。
ことを特徴とする付記7に記載の薄膜トランジスタ。
ことを特徴とする付記8記載の薄膜トランジスタ。
前記絶縁基板上に前記積層体の各層を同一の成膜装置内で連続して形成した後、当該積層体の各層を同時にパターニングする、
ことを特徴とする薄膜トランジスタの製造方法。
前記薄膜トランジスタが付記1乃至9のいずれか一項に記載の薄膜トランジスタである、
ことを特徴とするアクティブマトリクス基板。
前記アクティブマトリクス基板が付記11記載のアクティブマトリクス基板である、
ことを特徴とする電子機器。
100a 積層体
104 ゲート絶縁膜
107 絶縁基板
111,111’,111'' 半導体膜
112,112’,112'' 絶縁膜
113,113’,113'' 遮光膜
21 アクティブマトリクス基板
33 携帯電話機
Claims (2)
- 絶縁基板上に形成されたアモルファスシリコンから成る遮光膜と、この遮光膜上に形成された酸化シリコンから成る絶縁膜と、この絶縁膜上に形成された多結晶シリコンから成る半導体膜と、この半導体膜上に形成されたゲート絶縁膜とを有する薄膜トランジスタを製造する方法であって、
同一のCVD装置内で前記絶縁基板上に前記遮光膜、前記絶縁膜及び半導体膜を連続して形成する成膜工程と、
四フッ化炭素と酸素との混合ガスを用いて同一のプラズマエッチング装置内で前記遮光膜、前記絶縁膜及び前記半導体膜を同時にパターニングするエッチング工程とを含み、
このエッチング工程では、前記四フッ化炭素と前記酸素との混合比を最適化した等方性エッチングによって、前記遮光膜、前記絶縁膜及び前記半導体膜からなるテーパ状の積層体を形成する、
ことを特徴とする薄膜トランジスタの製造方法。 - 絶縁基板上に形成されたアモルファスシリコンから成る遮光膜と、この遮光膜上に形成された酸化シリコンから成る絶縁膜と、この絶縁膜上に形成された多結晶シリコンから成る半導体膜と、この半導体膜上に形成されたゲート絶縁膜とを有する薄膜トランジスタを製造する方法であって、
同一のCVD装置内で前記絶縁基板上に前記遮光膜、前記絶縁膜及び半導体膜を連続して形成する成膜工程と、
四フッ化炭素と酸素との混合ガスを用いて同一のプラズマエッチング装置内で前記遮光膜、前記絶縁膜及び前記半導体膜を同時にパターニングするエッチング工程とを含み、
このエッチング工程では、最初に前記絶縁膜よりも前記半導体膜を早くエッチングする前記四フッ化炭素と前記酸素との混合比とし、次に前記遮光膜よりも前記絶縁膜を早くエッチングする前記四フッ化炭素と前記酸素との混合比とすることによって、前記遮光膜、前記絶縁膜及び前記半導体膜からなる階段状の積層体を形成する、
ことを特徴とする薄膜トランジスタの製造方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2012276568A JP5610406B2 (ja) | 2012-12-19 | 2012-12-19 | 薄膜トランジスタの製造方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2012276568A JP5610406B2 (ja) | 2012-12-19 | 2012-12-19 | 薄膜トランジスタの製造方法 |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2007179822A Division JP5458367B2 (ja) | 2007-07-09 | 2007-07-09 | 薄膜トランジスタ及びその製造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2013084977A JP2013084977A (ja) | 2013-05-09 |
JP5610406B2 true JP5610406B2 (ja) | 2014-10-22 |
Family
ID=48529775
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2012276568A Active JP5610406B2 (ja) | 2012-12-19 | 2012-12-19 | 薄膜トランジスタの製造方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5610406B2 (ja) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP6023657B2 (ja) * | 2013-05-21 | 2016-11-09 | 株式会社ジャパンディスプレイ | 薄膜トランジスタ及びその製造方法 |
KR102142483B1 (ko) * | 2013-11-01 | 2020-08-07 | 엘지디스플레이 주식회사 | 표시장치용 박막 트랜지스터 어레이 기판 제조방법 및 박막 트랜지스터 어레이 기판 |
KR102130516B1 (ko) * | 2013-11-26 | 2020-07-06 | 엘지디스플레이 주식회사 | 산화물 박막트랜지스터 및 그 제조방법 |
US11682681B2 (en) | 2019-10-17 | 2023-06-20 | Sharp Kabushiki Kaisha | Active matrix substrate and method for manufacturing same |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH04261017A (ja) * | 1991-02-14 | 1992-09-17 | Mitsubishi Electric Corp | 薄膜トランジスタアレイ基板の製造方法 |
JPH09218425A (ja) * | 1996-02-09 | 1997-08-19 | Toshiba Electron Eng Corp | 液晶表示装置及びその製造方法 |
JP3657702B2 (ja) * | 1996-08-06 | 2005-06-08 | 株式会社東芝 | 液晶表示装置 |
JP2001085698A (ja) * | 1999-09-16 | 2001-03-30 | Toshiba Corp | 半導体装置の製造方法 |
JP4932133B2 (ja) * | 2002-06-06 | 2012-05-16 | 日本電気株式会社 | 積層膜パターンの形成方法 |
JP4245915B2 (ja) * | 2002-12-24 | 2009-04-02 | シャープ株式会社 | 薄膜トランジスタの製造方法及び表示デバイスの製造方法 |
JP2006310372A (ja) * | 2005-04-26 | 2006-11-09 | Canon Inc | 半導体装置および、その製造方法 |
-
2012
- 2012-12-19 JP JP2012276568A patent/JP5610406B2/ja active Active
Also Published As
Publication number | Publication date |
---|---|
JP2013084977A (ja) | 2013-05-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5458367B2 (ja) | 薄膜トランジスタ及びその製造方法 | |
US10580804B2 (en) | Array substrate, fabricating method therefor and display device | |
US10312271B2 (en) | Array substrate, manufacturing method thereof and display device | |
US10707236B2 (en) | Array substrate, manufacturing method therefor and display device | |
TWI492315B (zh) | 低溫多晶矽薄膜晶體管製造方法 | |
CN101681931B (zh) | 电路基板和显示装置 | |
JP5085010B2 (ja) | 薄膜トランジスタ及びその製造方法と、薄膜トランジスタを含む平板表示装置及びその製造方法 | |
KR101675114B1 (ko) | 박막 트랜지스터 및 그 제조방법 | |
US20180315781A1 (en) | Complementary thin film transistor and manufacturing method thereof, and array substrate | |
US20050048706A1 (en) | Method of manufacturing semiconductor device | |
JP5610406B2 (ja) | 薄膜トランジスタの製造方法 | |
EP3373338A1 (en) | Low-temperature polycrystalline silicon thin film transistor and manufacturing method therefor, array substrate, display panel, and display device | |
US20140374714A1 (en) | Thin film transistor and active matrix organic light emitting diode assembly and method for manufacturing the same | |
US7176074B1 (en) | Manufacturing method of thin film transistor array substrate | |
US20120018718A1 (en) | Self-aligned top-gate thin film transistors and method for fabricating same | |
JP5352391B2 (ja) | 表示装置 | |
CN103208528B (zh) | 半导体器件、半导体器件制造方法、液晶显示装置和电子设备 | |
JP2004039997A (ja) | 薄膜トランジスタ装置及びその製造方法、並びにそれを備えた薄膜トランジスタ基板及び表示装置 | |
JP5547995B2 (ja) | 表示装置およびその製造方法 | |
CN114823912B (zh) | 薄膜晶体管、其制作方法及显示面板 | |
US9905590B2 (en) | Manufacturing method of a LTPS array substrate | |
CN1530718A (zh) | 反射式液晶显示器及周边电路的制造方法 | |
TWI651765B (zh) | 結晶金屬氧化物層的製造方法、主動元件基板的製造方法及主動元件基板 | |
US8067771B2 (en) | Semiconductor device and method for manufacturing the same | |
JP2008270637A (ja) | 薄膜トランジスタの製造方法及び薄膜トランジスタ |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20140220 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20140225 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20140403 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20140812 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20140825 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5610406 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |