JP5420436B2 - 不揮発性記憶装置およびその製造方法 - Google Patents
不揮発性記憶装置およびその製造方法 Download PDFInfo
- Publication number
- JP5420436B2 JP5420436B2 JP2010007173A JP2010007173A JP5420436B2 JP 5420436 B2 JP5420436 B2 JP 5420436B2 JP 2010007173 A JP2010007173 A JP 2010007173A JP 2010007173 A JP2010007173 A JP 2010007173A JP 5420436 B2 JP5420436 B2 JP 5420436B2
- Authority
- JP
- Japan
- Prior art keywords
- film
- metal
- phase change
- interlayer insulating
- change material
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76801—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
- H01L21/7682—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing the dielectric comprising air gaps
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B63/00—Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
- H10B63/20—Resistance change memory devices, e.g. resistive RAM [ReRAM] devices comprising selection components having two electrodes, e.g. diodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B63/00—Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
- H10B63/80—Arrangements comprising multiple bistable or multi-stable switching components of the same type on a plane parallel to the substrate, e.g. cross-point arrays
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N—ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N70/00—Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
- H10N70/011—Manufacture or treatment of multistable switching devices
- H10N70/061—Shaping switching materials
- H10N70/063—Shaping switching materials by etching of pre-deposited switching material layers, e.g. lithography
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N—ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N70/00—Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
- H10N70/20—Multistable switching devices, e.g. memristors
- H10N70/231—Multistable switching devices, e.g. memristors based on solid-state phase change, e.g. between amorphous and crystalline phases, Ovshinsky effect
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N—ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N70/00—Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
- H10N70/801—Constructional details of multistable switching devices
- H10N70/821—Device geometry
- H10N70/826—Device geometry adapted for essentially vertical current flow, e.g. sandwich or pillar type devices
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N—ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N70/00—Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
- H10N70/801—Constructional details of multistable switching devices
- H10N70/861—Thermal details
- H10N70/8616—Thermal insulation means
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N—ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N70/00—Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
- H10N70/801—Constructional details of multistable switching devices
- H10N70/881—Switching materials
- H10N70/882—Compounds of sulfur, selenium or tellurium, e.g. chalcogenides
- H10N70/8828—Tellurides, e.g. GeSbTe
Landscapes
- Engineering & Computer Science (AREA)
- Manufacturing & Machinery (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Semiconductor Memories (AREA)
Description
本実施の形態では、自己整列した複数のメモリセルをビットラインとワードラインとの交点に垂直に配置形成するクロスポイント型のメモリマトリクスを有し、選択素子としてダイオードを有し、記憶素子として相変化メモリを有する不揮発性記憶装置について説明する。
次に、図49を用いて、相変化材料膜5の上部に電極膜25を設ける場合の不揮発性記憶装置について説明する。図49は、本実施の形態における相変化メモリの要部断面図であり、図1のA−A線に沿った断面図である図2と同じ位置における断面図を示している。
次に、本実施の形態では図50を用いて、相変化材料膜5の幅を狭めた場合の不揮発性記憶装置について説明する。図50は、本実施の形態における相変化メモリの要部断面図であり、図1のA−A線に沿った断面図である図2と同じ位置における断面図を示している。なお、ここでいう各部位の幅とは、半導体基板1の主面に沿う方向であって、図1に示す第1方向および第2方向における幅をいう。
2 第1金属配線
2a 第1金属膜
3 ダイオード
3a p型半導体膜
3b n型半導体膜
4 下部電極膜
4a 第2金属膜
5 相変化材料膜
5a 相変化材料膜
6 上部電極膜
6a 第3金属膜
7 第2金属配線
7a 第4金属膜
9、10、11、12 層間絶縁膜
13、14、15、16 空隙
20、21、22 溝
23 交点
25 電極膜
WL1、WL2、WLi、WLm ワード線
BL1、BL2、BLj、BLn ビット線
SE 選択素子
VR 相変化抵抗素子
Claims (10)
- 半導体基板の主面の第1方向に沿って延びる複数の第1金属配線と、
前記第1方向と直交する第2方向に沿って延びる複数の第2金属配線と、
前記複数の第1金属配線と前記複数の第2金属配線との各交点に、電流で駆動する記憶素子である相変化材料膜および選択素子であるダイオードを含むメモリセルを有する不揮発性記憶装置であって、
前記各メモリセルは、
前記第1金属配線上に形成された前記ダイオードと、
前記ダイオード上に形成された第1金属電極と、
前記第1金属電極上に形成された前記相変化材料膜と、
前記相変化材料膜上であって前記第2金属配線の下に形成された第2金属電極と、
を有し、
隣り合う前記第1金属電極同士の間と、隣り合う前記第2金属電極同士の間とのそれぞれに空隙が形成されていることを特徴とする不揮発性記憶装置。 - 前記空隙は、隣り合う前記メモリセル同士の間に形成された層間絶縁膜内に形成されていることを特徴とする請求項1記載の不揮発性記憶装置。
- 前記半導体基板の主面に沿う面における前記相変化材料膜の断面積が、前記半導体基板の主面に沿う面における前記ダイオード、前記第1金属電極または前記第2金属電極のいずれかの断面積よりも小さいことを特徴とする請求項1記載の不揮発性記憶装置。
- 前記相変化材料膜の側壁は、前記メモリセル同士の間に形成された層間絶縁膜に覆われていることを特徴とする請求項1記載の不揮発性記憶装置。
- 前記相変化材料膜と前記第2金属電極との間に、金属膜が形成されていることを特徴とする請求項1記載の不揮発性記憶装置。
- 半導体基板の主面にダイオードと相変化材料膜を含む抵抗素子とで構成された相変化メモリを備えた不揮発性記憶装置の製造方法であって、
(a)前記半導体基板上に第1金属膜、第1導電型の不純物を含む第1ポリシリコン膜、第2導電型の不純物を含む第2ポリシリコン膜、第2金属膜および前記相変化材料膜を順次形成する工程と、
(b)前記(a)工程の後、前記半導体基板の主面の第1方向に沿って前記相変化材料膜、前記第2金属膜、前記第2ポリシリコン膜、前記第1ポリシリコン膜および前記第1金属膜を順次ストライプ状にエッチングする工程と、
(c)前記(b)工程の後、前記半導体基板上であって、隣り合う前記相変化材料膜同士の間に第1層間絶縁膜を形成する工程と、
(d)前記(c)工程の後、前記第1方向と直交する第2方向に沿って前記第1層間絶縁膜、前記相変化材料膜、前記第2金属膜、前記第2ポリシリコン膜、前記第1ポリシリコン膜および前記第1金属膜をストライプ状にエッチングする工程と、
(e)前記(d)工程の後、前記半導体基板上であって、隣り合う前記相変化材料膜同士の間に第2層間絶縁膜を形成する工程と、
(f)前記(e)工程の後、前記第1層間絶縁膜上、前記第2層間絶縁膜上および前記相変化材料膜上に、前記相変化材料膜と電気的に接続された第3金属膜を形成する工程と、
(g)前記(f)工程の後、前記第1方向に沿って前記第3金属膜をストライプ状にエッチングする工程と、
(h)前記(g)工程の後、隣り合う前記第3金属膜同士の間に第3層間絶縁膜を形成する工程と、
(i)前記(h)工程の後、前記第3金属膜上および前記第3層間絶縁膜上に、前記第3金属膜と電気的に接続された第4金属膜を形成する工程と、
(j)前記(i)工程の後、前記第2方向に沿って前記第3層間絶縁膜、前記第4金属膜および前記第3金属膜をエッチングして、前記第3層間絶縁膜、前記第4金属膜および、前記第3金属膜をストライプ状にエッチングする工程と、
(k)前記(j)工程の後、隣り合う前記第4金属膜同士の間に第4層間絶縁膜を形成する工程と、
を有し、
隣り合う前記第2金属膜同士の間または隣り合う前記第3金属膜同士の間の少なくとも一方に空隙を形成することを特徴とする不揮発性記憶装置の製造方法。 - 前記空隙は前記第1層間絶縁膜、前記第2層間絶縁膜、前記第3層間絶縁膜または前記第4層間絶縁膜内に形成されていることを特徴とする請求項6記載の不揮発性記憶装置の製造方法。
- 前記(b)工程の後であって前記(c)工程の前、または前記(d)工程の後であって前記(e)工程の前の少なくともどちらか一方において、前記相変化材料膜の側壁の一部をエッチングする工程を有し、
前記半導体基板の主面に沿う面における前記相変化材料膜の断面積を、前記半導体基板の主面に沿う面における前記第1金属膜の断面積よりも小さくすることを特徴とする請求項6記載の不揮発性記憶装置の製造方法。 - 前記(a)工程では、前記半導体基板上に前記第1金属膜、前記第1ポリシリコン膜、前記第2ポリシリコン膜、前記第2金属膜、前記相変化材料膜および第5金属膜を順次形成し、
前記(b)工程では、前記半導体基板の主面の前記第1方向に沿って前記第5金属膜、前記相変化材料膜、前記第2金属膜、前記第2ポリシリコン膜、前記第1ポリシリコン膜および前記第1金属膜を順次ストライプ状にエッチングし、
前記(d)工程では、前記第2方向に沿って前記第1層間絶縁膜、前記第5金属膜、前記相変化材料膜、前記第2金属膜、前記第2ポリシリコン膜、前記第1ポリシリコン膜および前記第1金属膜をストライプ状にエッチングし、
前記(f)工程では、前記第1層間絶縁膜上、前記第2層間絶縁膜上および前記第5金属膜上に、前記相変化材料膜と電気的に接続された前記第3金属膜を形成することを特徴とする請求項6記載の不揮発性記憶装置の製造方法。 - 前記(c)工程、前記(e)工程、前記(h)工程または前記(k)工程において、等方性のあるCVD法により前記第1層間絶縁膜、前記第2層間絶縁膜、前記第3層間絶縁膜または前記第4層間絶縁膜を形成することを特徴とする請求項6記載の不揮発性記憶装置の製造方法。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2010007173A JP5420436B2 (ja) | 2010-01-15 | 2010-01-15 | 不揮発性記憶装置およびその製造方法 |
TW099127432A TWI422026B (zh) | 2010-01-15 | 2010-08-17 | Method for manufacturing nonvolatile memory device |
PCT/JP2010/064175 WO2011086725A1 (ja) | 2010-01-15 | 2010-08-23 | 不揮発性記憶装置およびその製造方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2010007173A JP5420436B2 (ja) | 2010-01-15 | 2010-01-15 | 不揮発性記憶装置およびその製造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2011146590A JP2011146590A (ja) | 2011-07-28 |
JP5420436B2 true JP5420436B2 (ja) | 2014-02-19 |
Family
ID=44304023
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2010007173A Expired - Fee Related JP5420436B2 (ja) | 2010-01-15 | 2010-01-15 | 不揮発性記憶装置およびその製造方法 |
Country Status (3)
Country | Link |
---|---|
JP (1) | JP5420436B2 (ja) |
TW (1) | TWI422026B (ja) |
WO (1) | WO2011086725A1 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9666525B2 (en) | 2015-08-28 | 2017-05-30 | Samsung Electronics Co., Ltd. | Three-dimensional semiconductor memory device |
Families Citing this family (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103560205B (zh) * | 2013-11-04 | 2015-10-14 | 中国科学院上海微系统与信息技术研究所 | 相变存储结构及制作方法 |
KR102092863B1 (ko) | 2013-12-30 | 2020-03-24 | 삼성전자주식회사 | 반도체 장치 및 이의 제조 방법 |
JP6151650B2 (ja) * | 2014-01-17 | 2017-06-21 | ソニーセミコンダクタソリューションズ株式会社 | 記憶装置 |
WO2015107945A1 (ja) * | 2014-01-17 | 2015-07-23 | ソニー株式会社 | スイッチ素子および記憶装置 |
US9748311B2 (en) | 2014-11-07 | 2017-08-29 | Micron Technology, Inc. | Cross-point memory and methods for fabrication of same |
KR102368428B1 (ko) * | 2017-06-29 | 2022-03-02 | 삼성전자주식회사 | 가변 저항 메모리 소자 및 그 제조방법 |
KR102307058B1 (ko) | 2017-07-06 | 2021-10-01 | 삼성전자주식회사 | 분리 라인들 사이의 정보 저장 패턴을 포함하는 반도체 소자 |
KR20200106681A (ko) | 2019-03-05 | 2020-09-15 | 에스케이하이닉스 주식회사 | 전자 장치 및 그 제조 방법 |
CN112151674A (zh) * | 2020-08-31 | 2020-12-29 | 清华大学 | 低温非易失性存储器 |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6579760B1 (en) * | 2002-03-28 | 2003-06-17 | Macronix International Co., Ltd. | Self-aligned, programmable phase change memory |
JP2005064050A (ja) * | 2003-08-14 | 2005-03-10 | Toshiba Corp | 半導体記憶装置及びそのデータ書き込み方法 |
US6815704B1 (en) * | 2003-09-04 | 2004-11-09 | Silicon Storage Technology, Inc. | Phase change memory device employing thermally insulating voids |
WO2006028117A1 (ja) * | 2004-09-09 | 2006-03-16 | Matsushita Electric Industrial Co., Ltd. | 抵抗変化素子とその製造方法 |
JP4991155B2 (ja) * | 2006-01-19 | 2012-08-01 | 株式会社東芝 | 半導体記憶装置 |
JP2009123725A (ja) * | 2007-11-12 | 2009-06-04 | Hitachi Ltd | 不揮発性半導体記憶装置 |
TWI361504B (en) * | 2008-01-30 | 2012-04-01 | Ind Tech Res Inst | Hollow stylus-shaped structure, methods for fabricating the same, and phase-change memory devices, magnetic random access memory devices, resistive random access memory devices, field emission display, multi-electrobeams direct writing lithography appara |
JP2009267219A (ja) * | 2008-04-28 | 2009-11-12 | Hitachi Ltd | 半導体記憶装置およびその製造方法 |
JP5342189B2 (ja) * | 2008-08-06 | 2013-11-13 | 株式会社日立製作所 | 不揮発性記憶装置及びその製造方法 |
-
2010
- 2010-01-15 JP JP2010007173A patent/JP5420436B2/ja not_active Expired - Fee Related
- 2010-08-17 TW TW099127432A patent/TWI422026B/zh not_active IP Right Cessation
- 2010-08-23 WO PCT/JP2010/064175 patent/WO2011086725A1/ja active Application Filing
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9666525B2 (en) | 2015-08-28 | 2017-05-30 | Samsung Electronics Co., Ltd. | Three-dimensional semiconductor memory device |
Also Published As
Publication number | Publication date |
---|---|
JP2011146590A (ja) | 2011-07-28 |
TWI422026B (zh) | 2014-01-01 |
TW201138087A (en) | 2011-11-01 |
WO2011086725A1 (ja) | 2011-07-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5420436B2 (ja) | 不揮発性記憶装置およびその製造方法 | |
JP5342189B2 (ja) | 不揮発性記憶装置及びその製造方法 | |
US8427865B2 (en) | Semiconductor storage device | |
JP4577693B2 (ja) | 不揮発性メモリ素子及びその製造方法 | |
KR100782482B1 (ko) | GeBiTe막을 상변화 물질막으로 채택하는 상변화 기억 셀, 이를 구비하는 상변화 기억소자, 이를 구비하는 전자 장치 및 그 제조방법 | |
JP4577694B2 (ja) | 不揮発性メモリ素子及びその製造方法 | |
JP2009123725A (ja) | 不揮発性半導体記憶装置 | |
JP5268376B2 (ja) | 不揮発性記憶装置およびその製造方法 | |
JP2009267219A (ja) | 半導体記憶装置およびその製造方法 | |
JP4577692B2 (ja) | 不揮発性メモリ素子及びその製造方法 | |
US20100123114A1 (en) | Nonvolatile memory device | |
JP4847743B2 (ja) | 不揮発性メモリ素子 | |
KR20100127825A (ko) | 수축 구조를 갖는 상 변화 메모리 셀 | |
KR102119306B1 (ko) | 저항 스위칭 소자 및 이를 이용한 상변화 메모리 소자 | |
JP5634002B2 (ja) | 相変化型不揮発性メモリ及び半導体装置 | |
TWI704705B (zh) | 半導體記憶裝置 | |
US11678594B2 (en) | Semiconductor storage device | |
KR100876767B1 (ko) | 상 변화 메모리 장치의 형성 방법 | |
JP2011114011A (ja) | 不揮発性記憶装置およびその製造方法 | |
JPWO2009008080A1 (ja) | 半導体装置 | |
US20230403955A1 (en) | Semiconductor memory device | |
JP2009076596A (ja) | 半導体装置およびその製造方法 | |
TW202113823A (zh) | 半導體記憶裝置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20120308 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20130806 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20131003 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20131029 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20131120 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5420436 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
LAPS | Cancellation because of no payment of annual fees |