JP5414725B2 - データセレクタ回路を備えた表示装置 - Google Patents
データセレクタ回路を備えた表示装置 Download PDFInfo
- Publication number
- JP5414725B2 JP5414725B2 JP2011075065A JP2011075065A JP5414725B2 JP 5414725 B2 JP5414725 B2 JP 5414725B2 JP 2011075065 A JP2011075065 A JP 2011075065A JP 2011075065 A JP2011075065 A JP 2011075065A JP 5414725 B2 JP5414725 B2 JP 5414725B2
- Authority
- JP
- Japan
- Prior art keywords
- time division
- switch
- input
- data
- voltage
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3685—Details of drivers for data electrodes
- G09G3/3688—Details of drivers for data electrodes suitable for active matrices only
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0243—Details of the generation of driving signals
- G09G2310/0248—Precharge or discharge of column electrodes before or after applying exact column voltages
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0297—Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/08—Details of timing specific for flat panels, other than clock recovery
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0233—Improving the luminance or brightness uniformity across the screen
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
- Liquid Crystal (AREA)
Description
図1は、本発明の第1の実施の形態における表示装置の概略を示す図である。図1に示すように、例えば、表示装置100は、TFT等(図示せず)が形成されたTFT基板102と、当該TFT基板102に対向し、カラーフィルタ(図示せず)が設けられたフィルタ基板101を有する。また、表示装置100は、TFT基板102及びフィルタ基板101に挟まれた領域に封入された液晶材料(図示せず)と、TFT基板102のフィルタ基板101側と反対側に接して位置するバックライト103を有する。
次に、本発明の第2の実施形態を説明する。第2の実施の形態においては、主にデータセレクタ回路203の構成が、第1の実施の形態と異なり、1のデータ線毎にプリチャージ及び書き込み時に、極性が反転する点が異なる。なお、下記において第1の実施形態と同様である点については説明を省略する。
次に、本発明の第3の実施形態を説明する。第3の実施の形態においては、主にデータセレクタ回路203の構成が、主に、ドライバ204からのデータ信号が入力される入力端子5a、5bが3に分割されて対応する時分割スイッチSW1乃至SW6等に入力される点が、第1の実施の形態と異なり、1のデータ線D1乃至D6毎にプリチャージ電圧及びデータ信号の書き込み時に、極性が反転する点が異なる。なお、下記において第1の実施形態と同様である点については説明を省略する。
次に、本発明の第4の実施形態を説明する。第4の実施の形態においては、主にデータセレクタ回路203の構成が、第1の実施の形態と異なり、また、データ信号の書き込み時にもタイミング調整スイッチTSW1乃至TSW6を用いて、データ信号書き込みの際に生じる、時分割スイッチSW1乃至SW6から出力される出力信号の立ち上がりの差を抑制する点が異なる。なお、下記において第1の実施形態と同様である点については説明を省略する。
次に、本発明の第5の実施形態を説明する。本実施の形態においては、主に、データセレクタ回路203の構成、つまり、データ信号等の入力端子5a、5bが3の時分割スイッチSW1乃至SW3等に分割されて、対応するテータ線D1乃至D6に接続される点が、第1の実施の形態と異なり、1のデータ線D1乃至D6毎に、プリチャージ電圧及び書き込み電圧の、極性が反転する点が異なる。なお、下記において第1の実施形態と同様である点については説明を省略する。
Claims (7)
- トランジスタと、前記トランジスタに接続された画素電極と、該画素電極に対向して配置された基準電極と、を含み、マトリクス状に配置された複数の画素と、
前記複数の画素にそれぞれ接続された複数のゲート線と、
前記複数の画素にそれぞれ接続された複数のデータ線と、
前記複数のゲート線に順次ゲート信号を出力するゲート回路と、
所定の水平期間毎に、極性の異なる、階調値に応じたデータ信号を生成するデータ回路を含むドライバと、
並列に接続された時分割スイッチとタイミング調整スイッチとを含むスイッチ群を複数有するデータセレクタ回路と、を有し、
前記時分割スイッチ及び前記タイミング調整スイッチはNMOSトランジスタで構成され、
各スイッチ群に、前記ドライバから正極性又は負極性の出力信号が入力され、
各スイッチ群は、それぞれ異なる前記データ線に接続され、
前記ドライバは、
各スイッチ群に含まれる時分割スイッチを時分割でオンし、
前記ドライバは、
各スイッチ群に含まれる前記タイミング調整スイッチをそのスイッチ群に正極性の前記出力信号が入力される場合のみオンし、
前記ドライバは、
各スイッチ群に含まれる前記タイミング調整スイッチを、そのスイッチ群に含まれる前記時分割スイッチよりも所定期間早くオンさせること、
を特徴とする表示装置。 - 前記出力信号は、前記ドライバから出力される前記データ信号であることを特徴とする、請求項1に記載の表示装置。
- 前記出力信号は、前記データ信号と、前記データ信号の前記各画素への書き込み期間前に、前記各画素に印加される、前記データ信号の電圧値よりも絶対値が大きい電圧値を有する正及び負のプリチャージ信号と、を含むことを特徴とする、請求項1または2記載の表示装置。
- 前記データセレクタ回路は、前記ドライバからの出力信号が入力される複数の入力端子を有し、
前記各入力端子に、前記複数のスイッチ群のうち、2つのスイッチ群が接続されることを特徴とする請求項1乃至3のいずれかに記載の表示装置。 - 前記データセレクタ回路は、前記ドライバからの出力信号が入力される複数の入力端子を有し、
前記各入力端子に、前記複数のスイッチ群のうち、3つのスイッチ群が接続されることを特徴とする請求項1乃至3のいずれかに記載の表示装置。 - 前記ドライバは、前記データ信号の前記各画素への書き込み期間前に、基準電圧を各スイッチ群に入力することを特徴とする請求項1に記載の表示装置。
- 前記所定期間は、50ns以下の長さの期間であることを特徴とする請求項1乃至6のいずれかに記載の表示装置。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011075065A JP5414725B2 (ja) | 2011-03-30 | 2011-03-30 | データセレクタ回路を備えた表示装置 |
US13/424,540 US8907993B2 (en) | 2011-03-30 | 2012-03-20 | Display device including a data selector circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011075065A JP5414725B2 (ja) | 2011-03-30 | 2011-03-30 | データセレクタ回路を備えた表示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2012208389A JP2012208389A (ja) | 2012-10-25 |
JP5414725B2 true JP5414725B2 (ja) | 2014-02-12 |
Family
ID=46926627
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2011075065A Active JP5414725B2 (ja) | 2011-03-30 | 2011-03-30 | データセレクタ回路を備えた表示装置 |
Country Status (2)
Country | Link |
---|---|
US (1) | US8907993B2 (ja) |
JP (1) | JP5414725B2 (ja) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101773934B1 (ko) * | 2010-10-21 | 2017-09-04 | 삼성디스플레이 주식회사 | 표시 패널 및 이를 포함하는 표시 장치 |
KR102577246B1 (ko) * | 2016-11-11 | 2023-09-12 | 삼성디스플레이 주식회사 | 표시 장치 |
JP7476637B2 (ja) | 2020-04-15 | 2024-05-01 | セイコーエプソン株式会社 | 電気光学装置、及び電子機器 |
CN111477148B (zh) * | 2020-04-21 | 2022-04-01 | 京东方科技集团股份有限公司 | 复用驱动方法、复用驱动模组和显示装置 |
CN116364029A (zh) * | 2023-03-27 | 2023-06-30 | 厦门天马微电子有限公司 | 一种显示面板及显示装置 |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH04322216A (ja) * | 1991-04-23 | 1992-11-12 | Hitachi Ltd | 液晶表示装置 |
JPH1011032A (ja) * | 1996-06-21 | 1998-01-16 | Seiko Epson Corp | 信号線プリチャージ方法,信号線プリチャージ回路,液晶パネル用基板および液晶表示装置 |
JP3704716B2 (ja) * | 1997-07-14 | 2005-10-12 | セイコーエプソン株式会社 | 液晶装置及びその駆動方法、並びにそれを用いた投写型表示装置及び電子機器 |
JP3570362B2 (ja) * | 1999-12-10 | 2004-09-29 | セイコーエプソン株式会社 | 電気光学装置の駆動方法、画像処理回路、電気光学装置および電子機器 |
JP4518717B2 (ja) * | 2001-09-28 | 2010-08-04 | シャープ株式会社 | 液晶表示装置 |
JP3591505B2 (ja) * | 2001-12-05 | 2004-11-24 | セイコーエプソン株式会社 | 表示駆動回路、電気光学装置及び表示駆動方法 |
JP2004264476A (ja) * | 2003-02-28 | 2004-09-24 | Sharp Corp | 表示装置およびその駆動方法 |
JP3879716B2 (ja) * | 2003-07-18 | 2007-02-14 | セイコーエプソン株式会社 | 表示ドライバ、表示装置及び駆動方法 |
JP4584131B2 (ja) * | 2005-04-18 | 2010-11-17 | ルネサスエレクトロニクス株式会社 | 液晶表示装置及びその駆動回路 |
JP2010109286A (ja) | 2008-10-31 | 2010-05-13 | Hitachi Displays Ltd | 表示装置 |
US8587509B2 (en) * | 2008-11-28 | 2013-11-19 | Sharp Kabushiki Kaisha | Display device and drive method for driving the same |
-
2011
- 2011-03-30 JP JP2011075065A patent/JP5414725B2/ja active Active
-
2012
- 2012-03-20 US US13/424,540 patent/US8907993B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
JP2012208389A (ja) | 2012-10-25 |
US8907993B2 (en) | 2014-12-09 |
US20120249616A1 (en) | 2012-10-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5065942B2 (ja) | ゲート駆動回路及びこれを備える表示装置の駆動方法 | |
US10885865B2 (en) | Drive circuit, display device, and drive method | |
EP3343284A1 (en) | Array panel, display device and drive method | |
US11011126B2 (en) | Display device and display controller | |
US9293100B2 (en) | Display apparatus and method of driving the same | |
WO2010087051A1 (ja) | 表示装置および表示装置の駆動方法 | |
KR102353736B1 (ko) | 액정표시장치 | |
JP5414725B2 (ja) | データセレクタ回路を備えた表示装置 | |
JP6588344B2 (ja) | トランジスタ基板及び表示装置 | |
JP7114875B2 (ja) | 電気光学装置、電気光学装置の制御方法および電子機器 | |
JP2010256466A (ja) | 液晶表示装置およびその駆動方法 | |
US20070229431A1 (en) | Display panel and method of driving display panel using inversion driving method | |
KR20160036736A (ko) | 구동회로 및 이를 포함하는 표시장치 | |
WO2014162791A1 (ja) | 駆動装置及び駆動方法並びに表示装置及び表示方法 | |
TWI419134B (zh) | 閘極驅動器 | |
JP2001325798A (ja) | 論理回路およびこれを用いた表示装置 | |
US10026353B2 (en) | Image display device having voltage selection circuit | |
JP2010054527A (ja) | 表示装置及びその表示駆動方法 | |
US20120280967A1 (en) | Gate signal line drive circuit and display device | |
JP2009116122A (ja) | 表示駆動回路、表示装置及び表示駆動方法 | |
JP2013228460A (ja) | 表示装置 | |
KR102306988B1 (ko) | 표시장치 | |
US20120262441A1 (en) | Display device | |
JP2017227820A (ja) | 表示装置 | |
US10002579B2 (en) | Display device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20130228 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20130312 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20130510 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20130730 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20130815 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20131015 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20131112 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5414725 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |