JP5211310B2 - 半導体集積回路 - Google Patents
半導体集積回路 Download PDFInfo
- Publication number
- JP5211310B2 JP5211310B2 JP2007057511A JP2007057511A JP5211310B2 JP 5211310 B2 JP5211310 B2 JP 5211310B2 JP 2007057511 A JP2007057511 A JP 2007057511A JP 2007057511 A JP2007057511 A JP 2007057511A JP 5211310 B2 JP5211310 B2 JP 5211310B2
- Authority
- JP
- Japan
- Prior art keywords
- flip
- clock signal
- inverter
- flop circuit
- circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K3/00—Circuits for generating electric pulses; Monostable, bistable or multistable circuits
- H03K3/02—Generators characterised by the type of circuit or by the means used for producing pulses
- H03K3/353—Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of field-effect transistors with internal or external positive feedback
- H03K3/356—Bistable circuits
- H03K3/3562—Bistable circuits of the primary-secondary type
- H03K3/35625—Bistable circuits of the primary-secondary type using complementary field-effect transistors
Landscapes
- Design And Manufacture Of Integrated Circuits (AREA)
- Semiconductor Integrated Circuits (AREA)
Description
Claims (3)
- 同一のデジタル信号処理を行う、回路構成の異なる少なくとも一つの第1フリップフロップ回路と、複数の第2フリップフロップ回路を備え、
前記少なくとも一つの第1フリップフロップ回路と、複数の第2フリップフロップ回路は、一つの半導体基板上に混載され、
前記第1フリップフロップ回路は、外部から供給されるクロック信号を反転し、反転クロック信号を生成する第1インバータと、前記第1インバータが出力した反転クロック信号を反転して、クロック信号を生成する第2インバータと、前記第2インバータから出力されるクロック信号および前記第1インバータから出力される反転クロック信号を受けて動作する複数のクロックドインバータと、を含み、
前記第2フリップフロップ回路は、外部から供給されるクロック信号を反転し、反転クロック信号を生成する第3インバータと、外部から供給されるクロック信号および前記第3インバータから出力される反転クロック信号を受けて動作する複数のクロックドインバータと、を含み、
前記複数の第2フリップフロップ回路のそれぞれの第3インバータには、クロックツリー方式で配線された経路を介してクロック信号が供給され、
前記少なくとも一つの第1フリップフロップ回路の第1インバータには、クロック生成回路により生成されたクロック信号が直接供給されることを特徴とする半導体集積回路。 - 前記第2フリップフロップ回路は、前記第1フリップフロップ回路に含まれる前記クロックドインバータの数より少ない数のクロックドインバータを含むことを特徴とする請求項1に記載の半導体集積回路。
- 前記第1フリップフロップ回路に含まれるクロックドインバータは、前記第2インバータから出力されるクロック信号および前記第1インバータから出力される反転クロック信号により導通または非導通が制御される第1トランジスタを含み、
前記第2フリップフロップ回路に含まれるクロックドインバータは、外部から供給されるクロック信号および前記第3インバータから出力される反転クロック信号により導通または非導通が制御される第2トランジスタを含み、
前記第2トランジスタのサイズが前記第1トランジスタのサイズより小さく設定されることを特徴とする請求項1に記載の半導体集積回路。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007057511A JP5211310B2 (ja) | 2007-03-07 | 2007-03-07 | 半導体集積回路 |
US12/044,406 US7746138B2 (en) | 2007-03-07 | 2008-03-07 | Semiconductor integrated circuit with flip-flop circuits mounted thereon |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007057511A JP5211310B2 (ja) | 2007-03-07 | 2007-03-07 | 半導体集積回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2008219785A JP2008219785A (ja) | 2008-09-18 |
JP5211310B2 true JP5211310B2 (ja) | 2013-06-12 |
Family
ID=39741028
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2007057511A Expired - Fee Related JP5211310B2 (ja) | 2007-03-07 | 2007-03-07 | 半導体集積回路 |
Country Status (2)
Country | Link |
---|---|
US (1) | US7746138B2 (ja) |
JP (1) | JP5211310B2 (ja) |
Families Citing this family (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101654666B1 (ko) | 2008-03-17 | 2016-09-06 | 후지필름 가부시키가이샤 | 안료 분산 조성물, 착색 감광성 조성물, 광경화성 조성물, 컬러필터, 액정표시소자, 및 고체촬상소자 |
US8026754B2 (en) * | 2009-02-13 | 2011-09-27 | Apple Inc. | Low latency flop circuit |
KR20130105100A (ko) * | 2012-03-16 | 2013-09-25 | 삼성전자주식회사 | 키퍼 회로 및 이를 포함하는 전자 장치 |
US20140184288A1 (en) * | 2012-12-27 | 2014-07-03 | Samsung Electronics Co., Ltd. | Semiconductor circuit and method for operating the same |
JP6169050B2 (ja) * | 2014-06-30 | 2017-07-26 | 株式会社東芝 | フリップフロップ回路 |
KR102280526B1 (ko) | 2014-12-08 | 2021-07-21 | 삼성전자주식회사 | 저전력 작은-면적 고속 마스터-슬레이브 플립-플롭 회로와, 이를 포함하는 장치들 |
US9473117B2 (en) | 2015-02-13 | 2016-10-18 | Samsung Electronics Co., Ltd. | Multi-bit flip-flops and scan chain circuits |
US9985611B2 (en) * | 2015-10-23 | 2018-05-29 | Intel Corporation | Tunnel field-effect transistor (TFET) based high-density and low-power sequential |
CN106023901B (zh) * | 2016-08-03 | 2018-07-17 | 京东方科技集团股份有限公司 | 移位寄存器单元、驱动方法、栅极驱动电路及显示装置 |
KR102508309B1 (ko) * | 2018-04-23 | 2023-03-10 | 에스케이하이닉스 주식회사 | 파이프 래치, 이를 이용하는 반도체 장치 및 반도체 시스템 |
US11095272B2 (en) | 2018-09-21 | 2021-08-17 | Taiwan Semiconductor Manufacturing Company, Ltd. | Flip-flop cell |
TWI778603B (zh) * | 2020-04-30 | 2022-09-21 | 台灣積體電路製造股份有限公司 | 積體電路及其製造方法 |
US11437998B2 (en) * | 2020-04-30 | 2022-09-06 | Taiwan Semiconductor Manufacturing Company, Ltd. | Integrated circuit including back side conductive lines for clock signals |
US11799458B2 (en) | 2021-06-08 | 2023-10-24 | Samsung Electronics Co., Ltd. | Flip flop circuit |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS57106218A (en) * | 1980-12-23 | 1982-07-02 | Fujitsu Ltd | Cmos type dff circuit |
JP2621993B2 (ja) * | 1989-09-05 | 1997-06-18 | 株式会社東芝 | フリップフロップ回路 |
JP2695078B2 (ja) | 1991-06-10 | 1997-12-24 | 株式会社東芝 | データ処理装置クロック信号の分配方法 |
JP2863453B2 (ja) * | 1994-01-19 | 1999-03-03 | 松下電器産業株式会社 | 半導体集積回路の設計方法及び論理合成方法 |
JPH10133768A (ja) * | 1996-10-31 | 1998-05-22 | Fujitsu Ltd | クロックシステム、半導体装置、半導体装置のテスト方法、及びcad装置 |
JPH11330917A (ja) * | 1998-05-19 | 1999-11-30 | Matsushita Electric Ind Co Ltd | フリップ・フロップ |
JP2000332598A (ja) * | 1999-05-17 | 2000-11-30 | Mitsubishi Electric Corp | ランダムロジック回路 |
GB0013790D0 (en) * | 2000-06-06 | 2000-07-26 | Texas Instruments Ltd | Improvements in or relating to flip-flop design |
JP2004150933A (ja) * | 2002-10-30 | 2004-05-27 | Toshiba Corp | 半導体装置及びその設計方法 |
JP4820586B2 (ja) * | 2005-06-29 | 2011-11-24 | ルネサスエレクトロニクス株式会社 | 半導体集積回路装置 |
-
2007
- 2007-03-07 JP JP2007057511A patent/JP5211310B2/ja not_active Expired - Fee Related
-
2008
- 2008-03-07 US US12/044,406 patent/US7746138B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2008219785A (ja) | 2008-09-18 |
US20080218235A1 (en) | 2008-09-11 |
US7746138B2 (en) | 2010-06-29 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5211310B2 (ja) | 半導体集積回路 | |
US7514975B2 (en) | Data retention in operational and sleep modes | |
KR100983188B1 (ko) | 저전압 도메인이 파워 다운되는 경우에 전류 누설을방지하기 위한 장치 및 방법 | |
KR100379610B1 (ko) | 전압 레벨 차이로 인한 누설 전류를 효과적으로 차단할 수있는 전압 레벨 변환 장치를 구비한 온-칩 시스템 | |
US20100164588A1 (en) | Generating a full rail signal | |
JP2002300010A (ja) | 半導体記憶保持装置 | |
CN108233894A (zh) | 一种基于双模冗余的低功耗双边沿触发器 | |
US9337840B2 (en) | Voltage level shifter and systems implementing the same | |
US9871503B2 (en) | Semiconductor integrated circuit, latch circuit, and flip-flop circuit | |
JP2004173168A (ja) | マルチプレクサ回路 | |
CN110928356A (zh) | 全摆幅电压转换电路及应用其的运算单元、芯片、算力板和计算设备 | |
CN102075179A (zh) | 一种亚阈值锁存器 | |
JP5643158B2 (ja) | レベルシフト回路 | |
JP6127759B2 (ja) | 伝送回路および出力回路 | |
JP5627163B2 (ja) | 動作モード及びスリープモードでのデータ保持方法および回路 | |
CN104617943A (zh) | 多阈值低功耗d型cr寄存器 | |
CN115865050A (zh) | 一种cmos低功耗边沿触发器 | |
JP2008054275A (ja) | フリップフロップ回路 | |
US9018976B2 (en) | Dual-port positive level sensitive reset preset data retention latch | |
US20200252068A1 (en) | Single supply clocked voltage level translator with latch functionality | |
JP2001223574A (ja) | 半導体集積回路 | |
JPH1197984A (ja) | ラッチ回路 | |
US7447099B2 (en) | Leakage mitigation logic | |
JP5489211B2 (ja) | バス回路 | |
KR100885490B1 (ko) | 반도체 집적회로의 플립 플롭 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20100108 |
|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A711 Effective date: 20110615 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20110928 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20111025 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120123 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20120821 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20121120 |
|
A911 | Transfer to examiner for re-examination before appeal (zenchi) |
Free format text: JAPANESE INTERMEDIATE CODE: A911 Effective date: 20121128 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20130108 |
|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A711 Effective date: 20130128 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20130129 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5211310 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20160308 Year of fee payment: 3 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |