JP5076317B2 - 情報処理装置、情報処理方法及びそのプログラム - Google Patents
情報処理装置、情報処理方法及びそのプログラム Download PDFInfo
- Publication number
- JP5076317B2 JP5076317B2 JP2005375993A JP2005375993A JP5076317B2 JP 5076317 B2 JP5076317 B2 JP 5076317B2 JP 2005375993 A JP2005375993 A JP 2005375993A JP 2005375993 A JP2005375993 A JP 2005375993A JP 5076317 B2 JP5076317 B2 JP 5076317B2
- Authority
- JP
- Japan
- Prior art keywords
- graphics chip
- information processing
- processing apparatus
- graphics
- chip
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06T—IMAGE DATA PROCESSING OR GENERATION, IN GENERAL
- G06T1/00—General purpose image data processing
- G06T1/20—Processor architectures; Processor configuration, e.g. pipelining
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3234—Power saving characterised by the action undertaken
- G06F1/324—Power saving characterised by the action undertaken by lowering clock frequency
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3234—Power saving characterised by the action undertaken
- G06F1/325—Power saving in peripheral device
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3234—Power saving characterised by the action undertaken
- G06F1/3287—Power saving characterised by the action undertaken by switching off individual functional units in the computer system
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06T—IMAGE DATA PROCESSING OR GENERATION, IN GENERAL
- G06T15/00—3D [Three Dimensional] image rendering
- G06T15/005—General purpose rendering architectures
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/36—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
- G09G5/363—Graphics controllers
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D30/00—Reducing energy consumption in communication networks
- Y02D30/50—Reducing energy consumption in communication networks in wire-line communication networks, e.g. low power modes or reduced link rate
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- Computer Graphics (AREA)
- Computer Hardware Design (AREA)
- Computing Systems (AREA)
- Power Sources (AREA)
- Controls And Circuits For Display Device (AREA)
Description
2…チップセット
3…ノースブリッジ
4…サウスブリッジ
5…内蔵グラフィックスチップ
6…EC
7…グラフィックス切替スイッチ
8…グラフィックス選択表示LED
9…キーボード
10…外部グラフィックスチップ
11…外部グラフィックスチップ用電源回路
12…スイッチIC
13…映像表示部
14…ファン
15…不揮発性メモリ
21…ユーティリティソフト
23…BIOS
100…ノート型PC
Claims (12)
- 情報処理装置であって、
第1の描画処理能力を有し、第1の映像信号を生成可能な第1のグラフィックスチップと、
前記第1の描画処理能力よりも高い第2の描画処理能力を有し、第2の映像信号を生成可能な第2のグラフィックスチップと、
当該情報処理装置が起動した状態で、前記第1のグラフィックスチップと第2のグラフィックスチップのいずれかを選択するためのユーザ操作を入力する入力手段と、
前記入力されたユーザ操作に基づいて、前記第1のグラフィックスチップ及び前記第2のグラフィックスチップのうち、描画処理を行ういずれかのグラフィックスチップを、当該情報処理装置の再起動を行うことなく有効にするように制御する制御手段と
を具備する情報処理装置。 - 請求項1に記載の情報処理装置であって、
前記制御手段は、前記ユーザに選択されなかったグラフィックスチップへの電力供給を停止する
情報処理装置。 - 請求項2に記載の情報処理装置であって、
前記制御手段は、
当該情報処理装置の起動イベントを検知する手段と、
前記起動イベントが検知された場合に前記第1及び第2のグラフィックスチップに電力を供給する手段と、
前記入力されたユーザ操作に基づいて、前記ユーザに選択されなかったグラフィックスチップへの電力供給を停止する手段と
を有する情報処理装置。 - 請求項3に記載の情報処理装置であって、
前記制御手段は、
当該情報処理装置の再起動イベントを検知する手段と、
前記再起動イベントが検知された場合に前記第1及び第2のグラフィックスチップに電力を供給する手段と、
前記入力されたユーザ操作に基づいて、前記ユーザに選択されなかったグラフィックスチップへの電力供給を停止する手段と
を有する情報処理装置。 - 請求項1に記載の情報処理装置であって、
前記制御手段は、前記入力手段によりいずれのグラフィックスチップが選択されているかを報知する報知手段を更に具備する情報処理装置。 - 請求項5に記載の情報処理装置であって、
前記報知手段は、いずれのグラフィックスチップが選択されているかをLEDの点灯により報知するLED表示部である
情報処理装置。 - 請求項1に記載の情報処理装置であって、
当該情報処理装置で発生した熱を放熱するファンを更に具備し、
前記制御手段は、前記入力されたユーザ操作に基づいて、前記第1のグラフィックスチップが選択された場合には前記ファンの回転数を第1の回転数に設定し、前記第2のグラフィックスチップが選択された場合には前記第1の回転数よりも高い第2の回転数に設定する
情報処理装置。 - 請求項1に記載の情報処理装置であって、
当該情報処理装置全体の動作を制御するCPUを更に具備し、
前記制御手段は、前記入力されたユーザ操作に基づいて、前記第1のグラフィックスチップが選択された場合には前記CPUの動作クロック数を第1のクロック数に設定し、前記第2のグラフィックスチップが選択された場合には前記第1のクロック数よりも高い第2のクロック数に設定する手段を有する情報処理装置。 - 請求項1に記載の情報処理装置であって、
当該情報処理装置を省電力状態に移行させる手段を更に具備し、
前記制御手段は、
当該情報処理装置が前記省電力状態に移行する際に前記ユーザによる前記各グラフィックスチップの選択状態に関する情報を記憶し、当該情報処理装置が省電力状態から復帰する場合に、前記記憶された情報に基づいて、前記出力切替手段が、前記省電力状態への移行前に選択されていたグラフィックスチップからの映像信号を出力するよう制御する
情報処理装置。 - 情報処理装置であって、
第1の消費電力を有する第1のグラフィックスチップと、
前記第1の消費電力よりも高い第2の消費電力を有する第2のグラフィックスチップと、
当該情報処理装置が起動した状態で、描画処理に用いるグラフィックスチップを選択するためのユーザ操作を入力する入力手段と、
前記入力手段により前記第1のグラフィックスチップを選択するためのユーザ操作が入力された場合に、当該情報処理装置の再起動を行うことなく当該第1のグラフィックスチップを有効にし、前記第2のグラフィックスチップへの電力供給を停止する制御手段と
を具備する情報処理装置。 - 情報処理装置における情報処理方法であって、
第1の描画処理能力を有する第1のグラフィックスチップから出力される第1の映像信号と、前記第1の描画処理能力よりも高い第2の描画処理能力を有する第2のグラフィックスチップから出力される第2の映像信号とのいずれかを切り替えて出力するステップと、
当該情報処理装置が起動した状態で、前記第1のグラフィックスチップと第2のグラフィックスチップのいずれかを選択するためのユーザ操作を入力するステップと、
前記入力されたユーザ操作に基づいて、前記第1のグラフィックスチップ及び前記第2のグラフィックスチップのうち、描画処理を行ういずれかのグラフィックスチップを、当該情報処理装置の再起動を行うことなく有効にするように制御するステップと
を具備する情報処理方法。 - 情報処理装置に、
第1の描画処理能力を有する第1のグラフィックスチップから出力される第1の映像信号と、前記第1の描画処理能力よりも高い第2の描画処理能力を有する第2のグラフィックスチップから出力される第2の映像信号とのいずれかを切り替えて出力するステップと、
当該情報処理装置が起動した状態で、前記第1のグラフィックスチップと第2のグラフィックスチップのいずれかを選択するためのユーザ操作を入力するステップと、
前記入力されたユーザ操作に基づいて、前記第1のグラフィックスチップ及び前記第2のグラフィックスチップのうち、描画処理を行ういずれかのグラフィックスチップを、当該情報処理装置の再起動を行うことなく有効にするように制御するステップと
を実行させるためのプログラム。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005375993A JP5076317B2 (ja) | 2005-12-27 | 2005-12-27 | 情報処理装置、情報処理方法及びそのプログラム |
US11/645,015 US8599207B2 (en) | 2005-12-27 | 2006-12-22 | Information processing apparatus, information processing method and program |
TW095148791A TWI384353B (zh) | 2005-12-27 | 2006-12-25 | 資訊處理裝置、資訊處理方法及程式 |
US13/739,440 US8970606B2 (en) | 2005-12-27 | 2013-01-11 | Facilitating use of multiple graphics chips |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005375993A JP5076317B2 (ja) | 2005-12-27 | 2005-12-27 | 情報処理装置、情報処理方法及びそのプログラム |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2011039677A Division JP5201231B2 (ja) | 2011-02-25 | 2011-02-25 | 情報処理装置、情報処理方法及びそのプログラム |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2007179225A JP2007179225A (ja) | 2007-07-12 |
JP2007179225A5 JP2007179225A5 (ja) | 2009-01-22 |
JP5076317B2 true JP5076317B2 (ja) | 2012-11-21 |
Family
ID=38285077
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2005375993A Expired - Fee Related JP5076317B2 (ja) | 2005-12-27 | 2005-12-27 | 情報処理装置、情報処理方法及びそのプログラム |
Country Status (3)
Country | Link |
---|---|
US (2) | US8599207B2 (ja) |
JP (1) | JP5076317B2 (ja) |
TW (1) | TWI384353B (ja) |
Families Citing this family (33)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7730336B2 (en) * | 2006-05-30 | 2010-06-01 | Ati Technologies Ulc | Device having multiple graphics subsystems and reduced power consumption mode, software and methods |
US8994700B2 (en) | 2006-03-23 | 2015-03-31 | Mark J. Foster | Artifact-free transitions between dual display controllers |
WO2007112019A2 (en) * | 2006-03-23 | 2007-10-04 | One Laptop Per Child Association, Inc. | Artifact-free transitions between dual display controllers |
US8555099B2 (en) | 2006-05-30 | 2013-10-08 | Ati Technologies Ulc | Device having multiple graphics subsystems and reduced power consumption mode, software and methods |
JP5084372B2 (ja) | 2007-07-03 | 2012-11-28 | キヤノン株式会社 | データ処理装置およびデータ処理装置の制御方法 |
US8022956B2 (en) * | 2007-12-13 | 2011-09-20 | Ati Technologies Ulc | Settings control in devices comprising at least two graphics processors |
JP2009151242A (ja) * | 2007-12-21 | 2009-07-09 | Toshiba Corp | 情報処理装置および表示制御方法 |
JP4748188B2 (ja) * | 2008-07-11 | 2011-08-17 | ソニー株式会社 | 情報処理装置、情報処理方法及びそのプログラム |
US8300056B2 (en) | 2008-10-13 | 2012-10-30 | Apple Inc. | Seamless display migration |
US8296553B2 (en) * | 2008-11-19 | 2012-10-23 | Intel Corporation | Method and system to enable fast platform restart |
JP4459288B1 (ja) | 2008-12-01 | 2010-04-28 | 株式会社東芝 | 情報処理システム、情報処理装置および情報処理方法 |
US8255725B2 (en) | 2009-04-28 | 2012-08-28 | Kabushiki Kaisha Toshiba | Information processing apparatus and power-saving control method |
TWI397009B (zh) * | 2009-04-30 | 2013-05-21 | Inventec Corp | 基本輸入輸出系統的資料處理裝置 |
JP5458697B2 (ja) * | 2009-06-30 | 2014-04-02 | 富士通モバイルコミュニケーションズ株式会社 | 情報処理装置 |
JP4585598B1 (ja) * | 2009-06-30 | 2010-11-24 | 株式会社東芝 | 情報処理装置 |
TWI396976B (zh) * | 2009-09-30 | 2013-05-21 | Wistron Corp | 具可切換顯示晶片功能之電子裝置及其週邊元件控制方法 |
US8797334B2 (en) | 2010-01-06 | 2014-08-05 | Apple Inc. | Facilitating efficient switching between graphics-processing units |
US8648868B2 (en) | 2010-01-06 | 2014-02-11 | Apple Inc. | Color correction to facilitate switching between graphics-processing units |
US8368702B2 (en) | 2010-01-06 | 2013-02-05 | Apple Inc. | Policy-based switching between graphics-processing units |
JP2011141707A (ja) | 2010-01-07 | 2011-07-21 | Sony Corp | 情報処理装置、情報処理方法及びプログラム |
JP4846862B2 (ja) * | 2010-05-12 | 2011-12-28 | 株式会社東芝 | 情報処理装置および省電力制御方法 |
JP2012078931A (ja) | 2010-09-30 | 2012-04-19 | Sony Corp | 表示制御装置、情報処理装置及び表示方法 |
US9652016B2 (en) * | 2011-04-27 | 2017-05-16 | Nvidia Corporation | Techniques for degrading rendering quality to increase operating time of a computing platform |
JP2012256223A (ja) | 2011-06-09 | 2012-12-27 | Sony Corp | 情報処理装置および情報処理方法 |
KR20140013652A (ko) * | 2012-07-26 | 2014-02-05 | 삼성전자주식회사 | 시스템 온 칩 및 이를 포함하는 전자 기기 |
KR101952831B1 (ko) | 2012-12-03 | 2019-02-28 | 삼성전자주식회사 | 전자 장치, 외부 장치 및 그의 제어 방법 |
JP6337494B2 (ja) * | 2013-07-08 | 2018-06-06 | 株式会社リコー | 画像処理装置、画像処理方法、及びプログラム |
KR101385703B1 (ko) | 2013-11-06 | 2014-04-17 | 주식회사 대한전광 | 전 이중화 엘이디 스크린 |
US9558527B2 (en) * | 2014-10-24 | 2017-01-31 | Dell Products L.P. | Systems and methods for orchestrating external graphics |
WO2017092019A1 (zh) | 2015-12-03 | 2017-06-08 | 华为技术有限公司 | 根据场景改变图形处理分辨率的方法和便携电子设备 |
US10475149B2 (en) * | 2017-09-25 | 2019-11-12 | Intel Corporation | Policies and architecture to dynamically offload VR processing to HMD based on external cues |
JP6617388B1 (ja) * | 2018-06-21 | 2019-12-11 | レノボ・シンガポール・プライベート・リミテッド | 情報処理装置、映像表示装置、および映像表示システム |
US20240403521A1 (en) * | 2021-12-10 | 2024-12-05 | Google Llc | Scalable hardware architecture template for processing streaming input data |
Family Cites Families (31)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH03107450U (ja) * | 1990-02-19 | 1991-11-06 | ||
JPH05297993A (ja) | 1992-04-16 | 1993-11-12 | Dia Semikon Syst Kk | マイクロプロセッサの駆動制御装置 |
KR100363588B1 (ko) * | 1993-03-25 | 2003-02-17 | 세이코 엡슨 가부시키가이샤 | 화상처리장치 |
US5799204A (en) * | 1995-05-01 | 1998-08-25 | Intergraph Corporation | System utilizing BIOS-compatible high performance video controller being default controller at boot-up and capable of switching to another graphics controller after boot-up |
US5926166A (en) * | 1995-08-21 | 1999-07-20 | Compaq Computer Corporation | Computer video display switching system |
JPH11233984A (ja) * | 1998-02-03 | 1999-08-27 | Internatl Business Mach Corp <Ibm> | 発熱部品を含んだ電子機器のための冷却システム |
US6304244B1 (en) * | 1998-04-24 | 2001-10-16 | International Business Machines Corporation | Method and system for dynamically selecting video controllers present within a computer system |
JPH11353495A (ja) | 1998-06-10 | 1999-12-24 | Nec Corp | グラフィックス装置とグラフィック方法 |
US6567950B1 (en) * | 1999-04-30 | 2003-05-20 | International Business Machines Corporation | Dynamically replacing a failed chip |
TW436694B (en) * | 1999-08-24 | 2001-05-28 | Via Tech Inc | System control chip and computer system having a multiplexed graphic bus architecture |
US6624816B1 (en) * | 1999-09-10 | 2003-09-23 | Intel Corporation | Method and apparatus for scalable image processing |
US6832312B1 (en) * | 1999-12-22 | 2004-12-14 | Evga.Com | Process for automatically installing video display software upon detecting new video display controller |
JP2001306196A (ja) * | 2000-04-26 | 2001-11-02 | Matsushita Electric Ind Co Ltd | 画像処理集積回路及び画像通信装置及び画像通信方法 |
JP2001352373A (ja) | 2000-06-08 | 2001-12-21 | Nintendo Co Ltd | 携帯端末を用いた表示処理システム、それに用いられる携帯端末、およびそれに用いられる変換アダプタ |
US6734862B1 (en) | 2000-06-14 | 2004-05-11 | Intel Corporation | Memory controller hub |
JP2002044682A (ja) | 2000-07-21 | 2002-02-08 | Asahi Optical Co Ltd | デジタル映像信号を出力する電子内視鏡装置とデジタル映像信号を受信するデコーダを備えた電子内視鏡システム |
US6859208B1 (en) * | 2000-09-29 | 2005-02-22 | Intel Corporation | Shared translation address caching |
JP2003114744A (ja) | 2001-10-04 | 2003-04-18 | Toshiba Corp | 情報処理装置及び同装置に適用される省電力方法 |
TWI251169B (en) * | 2001-12-31 | 2006-03-11 | Penbex Data Systems Incoporati | Hand-held electronic device with selectable power-on display and method of same |
US6864891B2 (en) * | 2002-01-31 | 2005-03-08 | Hewlett-Packard Development Company L.P. | Switching between internal and external display adapters in a portable computer system |
JP3924544B2 (ja) * | 2003-02-26 | 2007-06-06 | インターナショナル・ビジネス・マシーンズ・コーポレーション | 情報処理装置、制御方法、プログラム、及び記録媒体 |
US7119808B2 (en) * | 2003-07-15 | 2006-10-10 | Alienware Labs Corp. | Multiple parallel processor computer graphics system |
US7782325B2 (en) * | 2003-10-22 | 2010-08-24 | Alienware Labs Corporation | Motherboard for supporting multiple graphics cards |
WO2005099397A2 (en) * | 2004-04-09 | 2005-10-27 | Nvidia Corporation | Method and apparatus for routing graphics processing signals to a stand-alone module |
JP2005301905A (ja) | 2004-04-15 | 2005-10-27 | Sony Corp | 情報処理装置 |
JP2005316855A (ja) | 2004-04-30 | 2005-11-10 | Toshiba Corp | 情報処理装置、その起動方法およびその起動プログラム |
US7730335B2 (en) * | 2004-06-10 | 2010-06-01 | Marvell World Trade Ltd. | Low power computer with main and auxiliary processors |
TWM261751U (en) * | 2004-07-09 | 2005-04-11 | Uniwill Comp Corp | Switching display processing architecture for information device |
US7191352B2 (en) * | 2004-07-29 | 2007-03-13 | Seiko Epson Corporation | Circuit and method for controlling a power cut-off protection circuit |
JP2006318420A (ja) * | 2005-05-16 | 2006-11-24 | Renesas Technology Corp | 携帯情報機器用データ処理装置 |
US8004530B2 (en) * | 2005-10-28 | 2011-08-23 | Hewlett-Packard Development Company, L.P. | Video controller switching system and method |
-
2005
- 2005-12-27 JP JP2005375993A patent/JP5076317B2/ja not_active Expired - Fee Related
-
2006
- 2006-12-22 US US11/645,015 patent/US8599207B2/en not_active Expired - Fee Related
- 2006-12-25 TW TW095148791A patent/TWI384353B/zh not_active IP Right Cessation
-
2013
- 2013-01-11 US US13/739,440 patent/US8970606B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
TW200813705A (en) | 2008-03-16 |
JP2007179225A (ja) | 2007-07-12 |
US8599207B2 (en) | 2013-12-03 |
TWI384353B (zh) | 2013-02-01 |
US20130120409A1 (en) | 2013-05-16 |
US20070171230A1 (en) | 2007-07-26 |
US8970606B2 (en) | 2015-03-03 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5076317B2 (ja) | 情報処理装置、情報処理方法及びそのプログラム | |
JP5069291B2 (ja) | 複数のグラフィックスサブシステムと低減電力消費モードとを有する装置、ソフトウェアおよび該装置の動作方法 | |
US8769256B2 (en) | Fast switching between multiple operating systems using standby state | |
US9070333B2 (en) | Information processing apparatus, information processing method, and program | |
US20080065917A1 (en) | Information Processing Apparatus and Resume Control Method | |
US20090112884A1 (en) | Information processing apparatus and control method | |
JP2001222346A (ja) | コンピュータ、コンピュータシステム、および省電力制御方法 | |
JP2008287505A (ja) | 情報処理装置およびレガシーエミュレーション処理停止制御方法 | |
US8166224B2 (en) | Apparatus and method for docking of mobile device supporting docking station | |
JP2007052727A (ja) | 情報処理装置およびアクセス方法 | |
JP2009151242A (ja) | 情報処理装置および表示制御方法 | |
JP2009151488A (ja) | 情報処理装置 | |
EP3889735A1 (en) | Information processing apparatus and control method | |
US8185763B2 (en) | Method of and apparatus for informing user about setting state of wake-on-LAN function | |
US6665765B1 (en) | Hot docking drive wedge and port replicator | |
US20070200841A1 (en) | Information processing apparatus and imaging control method | |
JP5201231B2 (ja) | 情報処理装置、情報処理方法及びそのプログラム | |
US20230030973A1 (en) | Change of firmware settings | |
US11106243B2 (en) | Display screen configuration | |
US8607085B2 (en) | Power saving secondary processing unit for an electronic device | |
KR101672282B1 (ko) | 단일 운영체제 시스템에서의 다중 운영체제 지원방법 및 그를 위한 장치 | |
JP2007065932A (ja) | 情報処理装置、情報処理装置の制御方法 | |
KR102685980B1 (ko) | 전원제어 통합관리자를 통한 컴퓨터 시스템의 에너지 절감 장치 및 방법 | |
JP2003223246A (ja) | 電子機器および省電力制御方法 | |
CN117369606A (zh) | 一种处理方法及第一电子设备 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20081201 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20081201 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20101028 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20110104 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110225 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20111018 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20120508 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120703 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20120731 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20120813 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20150907 Year of fee payment: 3 |
|
R151 | Written notification of patent or utility model registration |
Ref document number: 5076317 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R151 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20150907 Year of fee payment: 3 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |