JP5049253B2 - Semiconductor element - Google Patents
Semiconductor element Download PDFInfo
- Publication number
- JP5049253B2 JP5049253B2 JP2008301460A JP2008301460A JP5049253B2 JP 5049253 B2 JP5049253 B2 JP 5049253B2 JP 2008301460 A JP2008301460 A JP 2008301460A JP 2008301460 A JP2008301460 A JP 2008301460A JP 5049253 B2 JP5049253 B2 JP 5049253B2
- Authority
- JP
- Japan
- Prior art keywords
- semiconductor substrate
- surface side
- groove
- semiconductor element
- groove portion
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 239000004065 semiconductor Substances 0.000 title claims description 182
- 239000000758 substrate Substances 0.000 claims description 154
- 230000002093 peripheral effect Effects 0.000 claims description 18
- 230000015572 biosynthetic process Effects 0.000 claims description 6
- 238000001312 dry etching Methods 0.000 claims description 6
- 238000005452 bending Methods 0.000 description 26
- 239000010410 layer Substances 0.000 description 24
- 230000001133 acceleration Effects 0.000 description 20
- 238000000034 method Methods 0.000 description 15
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 11
- 229910052710 silicon Inorganic materials 0.000 description 11
- 239000010703 silicon Substances 0.000 description 11
- 239000010931 gold Substances 0.000 description 9
- 239000000463 material Substances 0.000 description 9
- 239000002184 metal Substances 0.000 description 7
- 229910052751 metal Inorganic materials 0.000 description 7
- 238000009792 diffusion process Methods 0.000 description 4
- 238000005530 etching Methods 0.000 description 4
- 230000000694 effects Effects 0.000 description 3
- 239000003822 epoxy resin Substances 0.000 description 3
- 239000011521 glass Substances 0.000 description 3
- 238000009616 inductively coupled plasma Methods 0.000 description 3
- 229920000647 polyepoxide Polymers 0.000 description 3
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 2
- 239000012535 impurity Substances 0.000 description 2
- 239000007769 metal material Substances 0.000 description 2
- 238000002161 passivation Methods 0.000 description 2
- 229910052814 silicon oxide Inorganic materials 0.000 description 2
- 238000001039 wet etching Methods 0.000 description 2
- 229910052581 Si3N4 Inorganic materials 0.000 description 1
- 229910004166 TaN Inorganic materials 0.000 description 1
- ATJFFYVFTNAWJD-UHFFFAOYSA-N Tin Chemical compound [Sn] ATJFFYVFTNAWJD-UHFFFAOYSA-N 0.000 description 1
- 230000003321 amplification Effects 0.000 description 1
- 239000003990 capacitor Substances 0.000 description 1
- 229910052804 chromium Inorganic materials 0.000 description 1
- 239000012141 concentrate Substances 0.000 description 1
- 239000004020 conductor Substances 0.000 description 1
- 229910052802 copper Inorganic materials 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 230000003247 decreasing effect Effects 0.000 description 1
- 238000001514 detection method Methods 0.000 description 1
- 230000006866 deterioration Effects 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 description 1
- 229910052737 gold Inorganic materials 0.000 description 1
- 239000011229 interlayer Substances 0.000 description 1
- 238000001459 lithography Methods 0.000 description 1
- 238000005459 micromachining Methods 0.000 description 1
- 229910052759 nickel Inorganic materials 0.000 description 1
- 229910052758 niobium Inorganic materials 0.000 description 1
- 238000003199 nucleic acid amplification method Methods 0.000 description 1
- 230000000149 penetrating effect Effects 0.000 description 1
- 238000007747 plating Methods 0.000 description 1
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 1
- 229910000679 solder Inorganic materials 0.000 description 1
- 229910052718 tin Inorganic materials 0.000 description 1
- 229910052726 zirconium Inorganic materials 0.000 description 1
Images
Landscapes
- Pressure Sensors (AREA)
Description
本発明は、半導体素子に関するものである。 The present invention relates to a semiconductor element.
従来から、半導体基板を用いて形成される半導体素子が提供されている。このような半導体素子には、加速度センサ、圧力センサ、赤外線センサ、BAW(Bulk Acoustic Wave)フィルタ、静電型トランスデューサなどがある。これらは、マイクロマシニング技術などを利用して形成され中央部に周部に比べて薄肉の機能部を有している。例えば、ピエゾ抵抗形の加速度センサや圧力センサでは、上記機能部の適宜位置にピエゾ抵抗が形成されている。また、赤外線センサでは、上記機能部に赤外線検知部の少なくとも一部が形成されている。また、BAWフィルタでは、上記機能部に下部電極と圧電層と上部電極とで構成される共振子が形成されている。また、静電型トランスデューサでは、上記機能部にコンデンサを構成する一対の電極の一方の電極が形成され、上記機能部に対向配置される薄板部に上記一対の電極の他方の電極が形成されている。 Conventionally, a semiconductor element formed using a semiconductor substrate has been provided. Such semiconductor elements include acceleration sensors, pressure sensors, infrared sensors, BAW (Bulk Acoustic Wave) filters, electrostatic transducers, and the like. These are formed by using a micromachining technique or the like, and have a functional portion that is thinner than the peripheral portion at the center. For example, in a piezoresistive acceleration sensor or pressure sensor, a piezoresistor is formed at an appropriate position of the functional unit. In the infrared sensor, at least a part of the infrared detection unit is formed in the functional unit. In the BAW filter, a resonator composed of a lower electrode, a piezoelectric layer, and an upper electrode is formed in the functional part. Further, in the electrostatic transducer, one electrode of a pair of electrodes constituting a capacitor is formed on the functional portion, and the other electrode of the pair of electrodes is formed on a thin plate portion disposed to face the functional portion. Yes.
ところで、上記のような半導体素子を実装基板(例えば、ガラスエポキシ樹脂からなる絶縁性基材の一表面側に接続用端子が形成されたガラスエポキシ樹脂基板など)に実装して用いる場合、半導体素子の半導体基板と実装基板との線膨張率差に起因した応力が半導体素子の上記機能部に生じて、半導体素子の特性が劣化するおそれがある。 By the way, when the semiconductor element as described above is mounted on a mounting substrate (for example, a glass epoxy resin substrate having a connection terminal formed on one surface side of an insulating base made of glass epoxy resin), the semiconductor element is used. There is a possibility that the stress due to the difference in linear expansion coefficient between the semiconductor substrate and the mounting substrate is generated in the functional part of the semiconductor element, and the characteristics of the semiconductor element are deteriorated.
そこで、このような応力に起因する半導体素子の特性の劣化を抑制するために、半導体基板に溝を形成する技術が提案されている。例えば、特許文献1に示すものでは、センサチップの支持部の主表面および裏面に、それぞれ複数の断面V字状の切込み溝が支持部の周方向に沿って離間して形成されている。このものでは、断面V字状の切込み溝によって支持部が変形し易くなる。すなわち、半導体基板と実装基板との線膨張率差に起因した応力によって、支持部が変形することによって、当該応力が上記機能部としての撓み部に生じることを抑制している。
しかしながら、上記特許文献1に示すものでは、支持部の変形量に限界があり、半導体基板と実装基板との線膨張率差に起因した応力を十分に緩和することができていなかった。
However, in the above-mentioned
本発明は上記事由に鑑みて為されたものであり、その目的は、半導体基板と実装基板との線膨張率差に起因して機能部に生じる応力をより緩和することができる半導体素子を提供することにある。 The present invention has been made in view of the above-described reasons, and an object thereof is to provide a semiconductor element that can further relieve stress generated in a functional part due to a difference in linear expansion coefficient between a semiconductor substrate and a mounting substrate. There is to do.
請求項1の発明は、中央部に周部に比べて薄肉の機能部が形成された半導体基板と、当該半導体基板の一表面側において上記機能部に形成された回路部と、上記半導体基板の他表面側に設けられた外部接続電極と、上記半導体基板を厚み方向に貫通し上記回路部と上記外部接続電極とを電気的に接続するための貫通孔配線と、上記半導体基板の上記一表面側に設けられ上記貫通孔配線と上記回路部とを電気的に接続する接続部とを備えた半導体素子において、上記半導体基板の上記一表面側と上記他表面側のいずれか一方において上記貫通孔配線よりも上記半導体基板の中央側に形成された第1の溝部と、上記半導体基板の上記一表面側と上記他表面側のいずれか他方において上記貫通孔配線よりも上記半導体基板の外周側に形成された第2の溝部とを備えていることを特徴とする。 According to a first aspect of the present invention, there is provided a semiconductor substrate in which a thin functional portion is formed in a central portion as compared with a peripheral portion, a circuit portion formed in the functional portion on one surface side of the semiconductor substrate, and the semiconductor substrate An external connection electrode provided on the other surface side, a through-hole wiring for penetrating the semiconductor substrate in the thickness direction to electrically connect the circuit portion and the external connection electrode, and the one surface of the semiconductor substrate In the semiconductor element provided with a connection portion that is provided on a side and electrically connects the through-hole wiring and the circuit portion, the through-hole is formed on either the one surface side or the other surface side of the semiconductor substrate. A first groove formed on the center side of the semiconductor substrate with respect to the wiring, and on the outer peripheral side of the semiconductor substrate with respect to the through-hole wiring on the other side of the one surface side and the other surface side of the semiconductor substrate. Formed second Characterized in that it comprises a groove.
この発明によれば、上記半導体基板の上記一表面側と上記他表面側のいずれか一方において上記貫通孔配線よりも上記半導体基板の中央側に第1の溝部が形成されるとともに、上記半導体基板の上記一表面側と上記他表面側のいずれか他方において上記貫通孔配線よりも上記半導体基板の外周側に第2の溝部が形成されており、上記半導体基板における上記第1の溝部と上記第2の溝部との間の部位は変形し易い部位である。そのため、上記半導体基板と実装基板との線膨張率差に起因して上記機能部に生じる応力を、上記部位が変形することによって十分に緩和することができる。また、上記貫通孔配線は、上記部位に配置されているので、上記第1の溝部と上記第2の溝部とが形成されていても、上記半導体基板の上記一表面側の上記回路部と上記半導体基板の上記他表面側の上記外部接続電極とを電気的に接続することができる。 According to the present invention, the first groove is formed on the center side of the semiconductor substrate with respect to the through-hole wiring on either the one surface side or the other surface side of the semiconductor substrate, and the semiconductor substrate A second groove is formed on the outer peripheral side of the semiconductor substrate with respect to the through-hole wiring on the other of the one surface side and the other surface side of the semiconductor substrate, and the first groove portion and the first groove in the semiconductor substrate are formed. The portion between the two groove portions is a portion that is easily deformed. Therefore, the stress generated in the functional portion due to the difference in linear expansion coefficient between the semiconductor substrate and the mounting substrate can be sufficiently relaxed by the deformation of the portion. Further, since the through-hole wiring is arranged in the portion, even if the first groove and the second groove are formed, the circuit portion on the one surface side of the semiconductor substrate and the circuit The external connection electrode on the other surface side of the semiconductor substrate can be electrically connected.
請求項2の発明は、請求項1の発明において、上記接続部は、上記半導体基板の上記一表面側において上記貫通孔配線よりも上記半導体基板の中心側に形成され、上記外部接続電極は、上記半導体基板の上記他表面側において上記貫通孔配線よりも上記半導体基板の外周側に形成されていることを特徴とする。 According to a second aspect of the present invention, in the first aspect of the invention, the connection portion is formed on the one surface side of the semiconductor substrate on the center side of the semiconductor substrate with respect to the through-hole wiring, and the external connection electrode is It is formed on the outer surface side of the semiconductor substrate from the through hole wiring on the other surface side of the semiconductor substrate.
この発明によれば、上記半導体基板の厚み方向を法線方向とする面内における上記機能部および上記接続部と上記外部接続電極との距離を遠くすることができ、しかも、上記機能部および上記接続部と上記外部接続電極との間には、上記半導体基板における上記第1の溝部と上記第2の溝部との間の部位が介在されることになる。そのため、半導体基板と実装基板との線膨張率差に起因して半導体素子の機能部に生じる応力をより緩和することができる。 According to the present invention, it is possible to increase the distance between the functional part and the connection part and the external connection electrode in a plane whose normal direction is the thickness direction of the semiconductor substrate. A portion between the first groove portion and the second groove portion in the semiconductor substrate is interposed between the connection portion and the external connection electrode. Therefore, the stress generated in the functional part of the semiconductor element due to the difference in linear expansion coefficient between the semiconductor substrate and the mounting substrate can be further relaxed.
請求項3の発明は、請求項2の発明において、上記第1の溝部は、上記半導体基板の上記他表面側に形成され、上記第2の溝部は、上記半導体基板の上記一表面側に形成されていることを特徴とする。 According to a third aspect of the invention, in the second aspect of the invention, the first groove is formed on the other surface side of the semiconductor substrate, and the second groove is formed on the one surface side of the semiconductor substrate. It is characterized by being.
この発明によれば、互いに電気的に接続する上記接続部と上記外部接続電極との間に介在させる上記貫通孔配線を1つにすることができる。そのため、配線の構造を簡略化することができる。また、上記接続部と上記外部接続電極との電気的信頼性を向上することができる。 According to this invention, the said through-hole wiring intervened between the said connection part electrically connected mutually and the said external connection electrode can be made into one. Therefore, the wiring structure can be simplified. In addition, electrical reliability between the connection portion and the external connection electrode can be improved.
請求項4の発明は、請求項1〜3のうちいずれか1項の発明において、上記第1の溝部および上記第2の溝部それぞれの内底面は、凹曲面状であることを特徴とする。 According to a fourth aspect of the present invention, in any one of the first to third aspects, the inner bottom surface of each of the first groove portion and the second groove portion is a concave curved surface.
この発明によれば、上記第1の溝部および上記第2の溝部の内底面が平面状に形成されている場合に比べて、上記第1の溝部および上記第2の溝部の内底面と内周面との境界付近に応力が集中するのを防止することができる。そのため、上記半導体基板の破損を防止することができる。 According to this invention, the inner bottom surface and inner circumference of the first groove portion and the second groove portion are compared with the case where the inner bottom surfaces of the first groove portion and the second groove portion are formed in a planar shape. It is possible to prevent stress from being concentrated near the boundary with the surface. Therefore, damage to the semiconductor substrate can be prevented.
請求項5の発明は、請求項1〜4のうちいずれか1項の発明において、上記第1の溝部および上記第2の溝部は、上記半導体基板における上記第1の溝部および上記第2の溝部それぞれの形成予定領域を、ドライエッチングすることにより形成されてなることを特徴とする。 According to a fifth aspect of the present invention, in any one of the first to fourth aspects, the first groove portion and the second groove portion are the first groove portion and the second groove portion in the semiconductor substrate. Each of the formation scheduled regions is formed by dry etching.
この発明によれば、上記第1の溝部および上記第2の溝部をウェットエッチングにより形成する場合やダイシングソーを用いて形成する場合に比べて、上記第1の溝部および上記第2の溝部のアスペクト比を高くすることができる。そのため、上記第1の溝部および上記第2の溝部それぞれの形成領域を狭くすることができる。 According to the present invention, the aspect ratio of the first groove portion and the second groove portion is higher than that in the case of forming the first groove portion and the second groove portion by wet etching or using a dicing saw. The ratio can be increased. Therefore, the formation area of each of the first groove and the second groove can be narrowed.
本発明は、半導体基板と実装基板との線膨張率差に起因して機能部に生じる応力をより緩和することができるという効果を奏する。 The present invention has an effect that stress generated in the functional part due to the difference in linear expansion coefficient between the semiconductor substrate and the mounting substrate can be further relaxed.
本発明の一実施形態の半導体素子(半導体チップ)1は、図1および図2に示すように、後述するセンシング部が設けられた可動部を有するセンサ部1aと、センサ部1aと協働するIC部1bと、接合用領域部1cとが集積化された加速度センサチップである。本実施形態の半導体素子1では、IC部1bがセンサ部1aの周りを取り囲むように形成されている。また、接合用領域部1cがIC部1bを取り囲むにように形成されている。要するに、半導体素子1では、平面視において中央部に位置するセンサ部1aをIC部1bが囲み、IC部1bを接合用領域部1cが囲むようにセンサ部1a、IC部1b、接合用領域部1cのレイアウトが設計されている。
As shown in FIGS. 1 and 2, a semiconductor element (semiconductor chip) 1 according to an embodiment of the present invention cooperates with a
半導体素子1は、半導体基板10を加工することにより形成されている。半導体基板10は、SOIウェハであり、シリコン基板からなる支持基板10aと、支持基板10a上に形成される絶縁膜(埋込酸化膜)10bと、絶縁膜10b上に形成されるn形のシリコン層(活性層)10cとで構成されている。なお、本実施形態における半導体基板10では、支持基板10aの厚さを300μm〜500μm程度、絶縁膜10bの厚さを0.3μm〜1.5μm程度、シリコン層10cの厚さを4μm〜10μm程度としている。これらの数値はあくまでも一例であって、本実施形態における半導体基板10を上記のものに限定する趣旨ではない。また、SOIウェハの主表面であるシリコン層10cの表面は(100)面としてある。
The
センサ部1aは、枠状(本実施形態では、矩形枠状)のフレーム部11と、フレーム部11の内側に配置される重り部12と、可撓性を有する短冊状に形成され重り部12とフレーム部11とを連結する撓み部13とを有している。重り部12は、半導体基板10の一表面側(図1における上面側)において4つの撓み部13を介してフレーム部11に揺動自在に支持されている。すなわち、半導体素子1では、枠状のフレーム部11の内側に配置される重り部12が重り部12から四方へ延長された4つの撓み部13を介してフレーム部11に揺動自在に支持されている。ここで、フレーム部11は、支持基板10a、絶縁膜10b、シリコン層10cそれぞれを利用して形成してある。これに対して、撓み部13は、シリコン層10cを利用して形成してあり、フレーム部11よりも十分に薄肉となっている。
The
重り部12は、直方体状のコア部12aと、直方体状の4つの付随部12bとで構成されている。コア部12aは、4つの撓み部13を介してフレーム部11に支持されている。すなわち、コア部12aの外側面には、フレーム部11の内側面に一端部が連結された各撓み部13の他端部が連結されている。4つの付随部12bは、半導体基板10の上記一表面側から見てコア部12aの四隅それぞれに連続一体に連結されている。これによって、付随部12bは、コア部12aと一体に形成されるとともに、コア部12aとフレーム部11との間の空間に配置される。さらにいえば、各付随部12bは、半導体基板1の上記一表面側から見て、フレーム部11とコア部12aと互いに直交する方向に延長された2つの撓み部13,13とで囲まれる空間に配置されている。ここで、各付随部12bそれぞれとフレーム部11との間にはスリット14が形成されている。また、撓み部13を挟んで隣り合う付随部12b間の間隔が撓み部13の幅寸法よりも長くなっている。
The
上述したコア部12aは、支持基板10a、絶縁膜10b、シリコン層10cそれぞれを利用して形成されている。また、各付随部12bは、支持基板10aを利用して形成されている。そのため、半導体基板10の上記一表面側において、各付随部12bの表面は、コア部12aの表面を含む平面から半導体基板10の他表面側(図1の下面側)へ離間して位置している。
The
なお、半導体素子1のフレーム部11、重り部12、各撓み部13は、リソグラフィ技術およびエッチング技術を利用して形成すればよい。
Note that the
ところで、図1および図2それぞれの右下に示すように、本実施形態では、半導体基板10の上記一表面に平行な面内でフレーム部11の一辺に沿った一方向をx軸の正方向、この一辺に直交する辺に沿った一方向をy軸の正方向、半導体素子1の厚み方向の一方向をz軸の正方向と規定する。
By the way, as shown in the lower right of each of FIGS. 1 and 2, in this embodiment, one direction along one side of the
この場合、重り部12は、x軸方向に延長されてコア部12aを挟む2つ1組の撓み部13,13と、y軸方向に延長されてコア部12aを挟む2つ1組の撓み部13,13とを介してフレーム部11に支持されていることになる。なお、上述のx軸、y軸、z軸の3軸により規定した直交座標では、半導体素子1においてシリコン層10cにより形成された部分の表面における重り部12の中心位置を原点としている。
In this case, the
重り部12のコア部12aからx軸の正方向に延長された撓み部13(図2の右側の撓み部13)においては、コア部12a近傍に2つ1組のピエゾ抵抗Rx2,Rx4が形成され、フレーム部11近傍に1つのピエゾ抵抗Rz2が形成されている。重り部12のコア部12aからx軸の負方向に延長された撓み部13(図2の左側の撓み部13)においては、コア部12a近傍に2つ1組のピエゾ抵抗Rx1,Rx3が形成され、フレーム部11近傍に1つのピエゾ抵抗Rz3が形成されている。重り部12のコア部12aからy軸の正方向に延長された撓み部13(図2の上側の撓み部13)においては、コア部12a近傍に2つ1組のピエゾ抵抗Ry1,Ry3が形成され、フレーム部11近傍に1つのピエゾ抵抗Rz1が形成されている。重り部12のコア部12aからy軸の負方向に延長された撓み部13(図2の下側の撓み部13)においては、コア部12a近傍に2つ1組のピエゾ抵抗Ry2,Ry4が形成され、フレーム部11側近傍に1つのピエゾ抵抗Rz4が形成されている。
In the bending portion 13 (the right-
4つのピエゾ抵抗Rx1,Rx2,Rx3,Rx4は、x軸方向の加速度を検出するために形成されている。これらピエゾ抵抗Rx1〜Rx4の平面形状はいずれも細長の長方形状である。また、これらピエゾ抵抗Rx1〜Rx4は、長手方向が撓み部13の長手方向に一致するように形成されている。これらピエゾ抵抗Rx1〜Rx4は、図3における左側のブリッジ回路Bxを構成するように接続されている。これらピエゾ抵抗Rx1〜Rx4を接続する配線(図示せず)は、半導体基板10に形成されている拡散層配線や、金属配線などである。なお、これらピエゾ抵抗Rx1〜Rx4は、x軸方向の加速度がかかったときに撓み部13において応力が集中する応力集中領域に形成されている。
Four piezoresistors Rx1, Rx2, Rx3, and Rx4 are formed to detect acceleration in the x-axis direction. The planar shapes of these piezoresistors Rx1 to Rx4 are all elongated rectangles. Further, these piezoresistors Rx1 to Rx4 are formed so that the longitudinal direction thereof coincides with the longitudinal direction of the bending
4つのピエゾ抵抗Ry1,Ry2,Ry3,Ry4は、y軸方向の加速度を検出するために形成されている。これらピエゾ抵抗Ry1〜Ry4の平面形状はいずれも細長の長方形状である。また、これらピエゾ抵抗Ry1〜Ry4は、長手方向が撓み部13の長手方向に一致するように形成されている。これらピエゾ抵抗Ry1〜Ry4は、図3における中央のブリッジ回路Byを構成するように接続されている。これらピエゾ抵抗Ry1〜Ry4を接続する配線(図示せず)は、半導体基板10に形成されている拡散層配線や、金属配線などである。なお、これらピエゾ抵抗Ry〜Ry4は、y軸方向の加速度がかかったときに撓み部13において応力が集中する応力集中領域に形成されている。
Four piezoresistors Ry1, Ry2, Ry3, and Ry4 are formed to detect acceleration in the y-axis direction. The planar shapes of these piezoresistors Ry1 to Ry4 are all elongated rectangular shapes. The piezoresistors Ry <b> 1 to Ry <b> 4 are formed so that the longitudinal direction coincides with the longitudinal direction of the bending
4つのピエゾ抵抗Rz1,Rz2,Rz3,Rz4は、z軸方向の加速度を検出するために形成されている。これらピエゾ抵抗Rz1〜Rz4は、図3における右側のブリッジ回路Bzを構成するように接続されている。これらピエゾ抵抗Rz1〜Rz4を接続する配線(図示せず)は、半導体基板10に形成されている拡散層配線や、金属配線などである。ここで、2つ1組となる撓み部13,13のうち一方の組の撓み部13,13に形成したピエゾ抵抗Rz1,Rz4は、長手方向が撓み部13,13の長手方向と一致するように形成されている。これに対して、他方の組の撓み部13,13に形成したピエゾ抵抗Rz2,Rz3は、長手方向が撓み部13,13の幅方向(短手方向)と一致するように形成されている。
Four piezoresistors Rz1, Rz2, Rz3, and Rz4 are formed to detect acceleration in the z-axis direction. These piezoresistors Rz1 to Rz4 are connected so as to constitute a bridge circuit Bz on the right side in FIG. Wirings (not shown) connecting these piezoresistors Rz1 to Rz4 are diffusion layer wirings formed on the
なお、ピエゾ抵抗Rx1〜Rx4,Ry1〜Ry4,Rz1〜Rz4および上記拡散層配線は、シリコン層10cにおけるそれぞれの形成部位に適宜濃度のp形不純物をドーピングすることにより形成されている。
The piezoresistors Rx1 to Rx4, Ry1 to Ry4, Rz1 to Rz4, and the diffusion layer wirings are formed by doping p-type impurities with appropriate concentrations at respective formation sites in the
ここで、半導体素子1におけるセンサ部1aの動作の一例について説明する。いま、半導体素子1に加速度がかかっていない状態で、半導体素子1に対してx軸の正方向に加速度がかかったとする。この場合、x軸の負方向に作用する重り部12の慣性力によってフレーム部11に対して重り部12が変位する。その結果、x軸方向を長手方向とする撓み部13,13が撓んで当該撓み部13,13に形成されているピエゾ抵抗Rx1〜Rx4の抵抗値が変化する。このとき、ピエゾ抵抗Rx1,Rx3は引張応力を受け、ピエゾ抵抗Rx2,Rx4は圧縮応力を受ける。一般的にピエゾ抵抗は引張応力を受けると抵抗値(抵抗率)が増大し、圧縮応力を受けると抵抗値(抵抗率)が減少する特性を有している。そのため、ピエゾ抵抗Rx1,Rx3の抵抗値は増大し、ピエゾ抵抗Rx2,Rx4の抵抗値は減少する。よって、図3に示した一対の入力端子VDD,GND間に外部電源から一定の直流電圧を印加しておけば、ブリッジ回路Bxの出力端子X1,X2間の電位差がx軸方向の加速度の大きさに応じて変化する。同様に、半導体素子1にy軸方向の加速度がかかった場合には、ブリッジ回路Byの出力端子Y1,Y2間の電位差がy軸方向の加速度の大きさに応じて変化する。同様に、半導体素子1にz軸方向の加速度がかかった場合には、ブリッジ回路Bzの出力端子Z1,Z2間の電位差がz軸方向の加速度の大きさに応じて変化する。
Here, an example of the operation of the
したがって、半導体素子1の各ブリッジ回路Bx〜Bzそれぞれの出力電圧の変化を検出することによって、当該半導体素子1に作用したx軸方向、y軸方向、z軸方向それぞれの加速度を検出することができる。本実施形態では、重り部12と各撓み部13とで可動部を構成している。また、各撓み部13が半導体基板10の中央部に形成され周部に比べて薄肉の機能部を構成している。また、ピエゾ抵抗Rx1〜Rx4,Ry1〜Ry4,Rz1〜Rz4が、半導体素子1におけるセンシング部を構成している。そして、半導体基板10の機能部である撓み部13には、上記センシング部を有するブリッジ回路Bx〜Bzよりなる回路部が形成されている。
Therefore, by detecting a change in the output voltage of each of the bridge circuits Bx to Bz of the
IC部1bは、CMOSを用いた集積回路(CMOS IC)を備えている。このIC部1bの集積回路は、上記センシング部であるピエゾ抵抗Rx1〜Rx4,Ry1〜Ry4,Rz1〜Rz4と協働する集積回路である。IC部1bの集積回路は、ブリッジ回路Bx,By,Bzの出力信号に対して増幅、オフセット調整、温度補償などの信号処理を行って出力する信号処理回路や、当該信号処理回路において用いるデータを格納したEEPROMなどを集積化したものである。
The
また、IC部1bでは、多層配線技術を利用して半導体素子1におけるIC部1bの占有面積の縮小化を図っている。本実施形態において、シリコン層10cにおける絶縁膜10b側とは反対側の面側(図1における上面側)には、絶縁膜16が形成されている。この絶縁膜16は、シリコン酸化膜と当該シリコン酸化膜上のシリコン窒化膜との積層膜である。IC部1bでは、絶縁膜16の表面側に、層間絶縁膜やパッシベーション膜などを有する多層構造部41が形成されている。この多層構造部41の上記パッシベーション膜の適宜部位を除去することにより複数の電極42を露出させてある。
Further, in the
接合用領域部1cには、複数の外部接続電極17と、複数の貫通孔配線18とが設けられている。外部接続電極17は、実装基板(母基板)2に設けられた電気回路などの外部回路に接続するための電極である。複数の外部接続電極17は、半導体基板1の上記他表面側において、接合用領域部1cの周方向に離間して配置されている。また、外部接続電極17は、半導体基板10の上記他表面側において貫通孔配線18よりも半導体基板10の外周側に形成されている。本実施形態では、各外部接続電極17の外周形状が矩形状となっている。この半導体基板10の上記他表面側には、各外部接続電極17と各貫通孔配線18とを電気的に接続する複数の表面配線19aが形成されている。本実施形態では、外部接続電極17の材料と表面配線19aの材料とを同じ金属材料(例えば、Auなど)としてあり、表面配線19aは、外部接続電極17と連続する形に形成されている。
A plurality of
また、外部接続電極17では、Au膜からなる接合膜と絶縁膜10bとの間に密着性改善用の密着層としてTi膜を介在させてある。言い換えれば、外部接続電極17は、絶縁膜10b上に形成されたTi膜と当該Ti膜上に形成された接合膜との積層膜により構成されている。ここで、外部接続電極17では、上記Ti膜の膜厚を15〜50nm、接合膜の膜厚を500nmに設定してある。ただし、これらの数値は一例であって特に限定するものではない。また、各Au膜の材料は、純金に限らず不純物を添加したものでもよい。また、上記の例では、上記密着層としてTi膜を例示しているが、上記密着層の材料はTiに限らず、例えば、Cr、Nb、Zr、TiN、TaNなどでもよい。また、上記接合膜は、Au膜に限らず、Al膜でもよい。
In the
貫通孔配線18は、上記回路部と外部接続電極17とを電気的に接続するためのものであり、半導体基板10を厚み方向(図1における上下方向)に貫通している。ここで、貫通孔配線18を形成するにあたっては、支持基板10aに絶縁層10bを形成する前に、支持基板10aにおける貫通孔配線18の形成予定領域それぞれに厚み方向(図1における上下方向)に貫通する孔部10dを形成しておく。これによって、支持基板10aの一面(図1における上面)と他面(図1における下面)と上記孔部10dの内面とに跨って絶縁膜10bが形成される。その後に、シリコン層10cや絶縁膜16を適宜形成することで、図1に示す貫通孔10eを得る。このような孔部10dは、例えば誘導結合プラズマ(ICP)型のドライエッチング装置を用いた異方性エッチング技術を利用して形成されている。この場合、一般的なRIE装置を用いて孔部10dを形成する場合に比べて、孔部10dのアスペクト比を高くすることができる。その結果、例えば、直径が100μm以下の貫通孔配線18を形成することが可能になる。これによって、半導体基板10の上記一表面および上記他表面それぞれにおける貫通孔配線18の面積を小さくすることができる。なお、貫通孔配線18は、めっき法を利用して形成されている。ここで、貫通孔配線18の材料としては、Cuや、Niなどを採用することができる。
The through-
また、半導体基板10の上記一表面側には、貫通孔配線18と上記回路部とを電気的に接続するための接続部43が設けられている。接続部43は、IC部1bの電極42を貫通孔配線18に接続する引き出し配線よりなる。この接続部43は、半導体基板10の上記一表面側において貫通孔配線18よりも半導体基板10の中央側(中心側)に形成されている。そして、接続部43は、半導体基板10の上記一表面側に形成された表面配線19bによって、貫通孔配線18に電気的に接続されている。すなわち、半導体基板10の上記一表面側には、各接続部43と各貫通孔配線18とを電気的に接続する複数の表面配線19bが形成されている。本実施形態では、接続部43の材料と表面配線19bの材料とを同じ金属材料(例えば、Auなど)として、接続部43と表面配線19bとが連続する形で形成されている。なお、IC部1bに形成された複数の電極42には、上記信号処理回路を通して上記回路部と電気的に接続されるものと、上記信号処理回路を通さずに上記回路部と電気的に接続されるものがある。いずれにしても、接続部43は、上記回路部とが電気的に接続されている。
A
本実施形態の半導体素子1は、例えば、図1に示すような実装基板2に実装される。ここで、実装基板2は、ガラスエポキシ樹脂などからなる絶縁性基材20を備えている。この絶縁性基板20の一表面側(図1における上面側)には、半導体素子1の各外部接続電極17それぞれと電気的に接続される複数の接続用端子(導体パターン)21が形成されている。図1は、半導体素子1を実装基板2にフリップチップ実装方法により実装した例を示している。図1に示す例では、外部接続電極17と実装基板2の接続用端子21とを接合部50によって接続している。ここで、接合部50としては、Auバンプなどのバンプにより形成されている。なお、接合部50をAuバンプにより形成する場合、接合温度は、100〜400℃程度に設定すればよい。
The
ところで、本実施形態の半導体素子1は、半導体基板10の上記他表面側において貫通孔配線18よりも半導体基板10の中央側に形成された第1の溝部31と、半導体基板10の上記一表面側において貫通孔配線18よりも半導体基板10の外周側に形成された第2の溝部32とを備えている。特に、本実施形態では、第2の溝部32は、外部接続電極17と貫通孔配線18との間に位置するように形成している。
By the way, the
本実施形態の半導体素子1では、半導体基板10における第2の溝部32と第1の溝部31との間の部位が、実装基板2から半導体素子1の各撓み部13に伝達される応力(すなわち、外部接続電極17と実装基板2の接続用端子21とを半田からなる接合部50で接合することに伴い撓み部13に発生する応力)を緩和する応力緩和部となる。
In the
本実施形態では、第1の溝部31および第2の溝部32それぞれが、貫通孔配線18の配列方向に沿った矩形環状に形成されている。図2に示すように投影視において第1の溝部31が第2の溝部32の内側に位置している。また、半導体基板10における第2の溝部32と第1の溝部31との間の部位に複数の貫通孔配線18が配列されている。
In the present embodiment, each of the
本実施形態では、第1の溝部31および第2の溝部32それぞれの深さ寸法を半導体基板10の厚み寸法の半分よりも大きな寸法に設定している。このような深溝の第1の溝部31および第2の溝部32は、例えばICP型のドライエッチング装置を用いた異方性エッチング技術を利用して形成すればよい。ICP型のドライエッチング装置を用いて第1の溝部31および第2の溝部32を形成すれば、第1の溝部31および第2の溝部32の幅を100μm以下にすることができる。第1の溝部31の内底面と半導体基板10の上記一表面との間の薄肉部の厚さ、および第2の溝部32の内底面と半導体基板10の上記他表面との間の薄肉部の厚さそれぞれを50μm程度まで薄くすることが可能になる。
In the present embodiment, the depth dimension of each of the
ここで、上述した各薄肉部の厚さが薄いほど、上記応力緩和部が変形しやすくなる。よって、応力伝搬を抑制しやすくなり応力緩和効果が高くなる。しかしながら、上記薄肉部が薄くなりすぎると機械的強度が劣化するので注意が必要である。 Here, as the thickness of each thin-walled portion described above is thinner, the stress relaxation portion is more easily deformed. Therefore, it becomes easy to suppress stress propagation and the stress relaxation effect is enhanced. However, care should be taken because the mechanical strength deteriorates if the thin portion becomes too thin.
本実施形態では、絶縁膜10bを形成した後に各溝部31,32を形成しているが、各溝部31,32を形成した後に絶縁膜10bを形成してもよい。この場合には、各溝部31,32の内面にも、絶縁膜10bが形成されることになる。いずれにしても、第1の溝部31および第2の溝部32は、半導体基板10における第1の溝部31および第2の溝部32それぞれの形成予定領域をドライエッチングすることにより形成されている。そのため、ウェットエッチングにより形成する場合やダイシングソーを用いて形成する場合に比べて、第1の溝部31および第2の溝部32のアスペクト比を高くすることができる。よって、第1の溝部31および第2の溝部32それぞれの形成領域を狭くすることができる。
In the present embodiment, the
以上述べた本実施形態の半導体素子1では、半導体基板10の上記他表面側において貫通孔配線18よりも半導体基板10の中央側に第1の溝部31が形成されるとともに、半導体基板10の上記一表面側において貫通孔配線18よりも半導体基板10の外周側に第2の溝部32が形成されている。これによって、半導体基板10において外部接続電極17が形成される部位と撓み部13との間には、半導体基板10における第1の溝部31と第2の溝部32の間の部位である上記応力緩和部が介在される。当該応力緩和部は、幅寸法が十分に小さく、半導体基板10に比べれば変形し易い部位である。そのため、半導体基板10と実装基板2との線膨張率差に起因して撓み部13に生じる応力を、上記応力緩和部が変形することによって十分に緩和することができる。また、貫通孔配線18は、上記応力緩和部に配置されているので、第1の溝部31と第2の溝部32とが形成されていても、半導体基板10の上記一表面側の上記回路部と半導体基板10の上記他表面側の外部接続電極17とを電気的に接続することができる。
In the
ここで、上記応力緩和部は、その幅が狭いほど変形しやすくなる。そのため、上記応力緩和部の幅を狭くすればするほど、応力伝搬を抑制しやすくなり応力緩和効果が高くなる。しかしながら、上記応力緩和部の幅が狭くなりすぎると、貫通孔配線18が形成し難くなり、また、機械的強度が劣化するので注意が必要である。
Here, the stress relaxation portion is more easily deformed as its width is narrower. Therefore, the narrower the width of the stress relaxation portion, the easier the stress propagation is suppressed and the stress relaxation effect is enhanced. However, if the width of the stress relaxation portion becomes too narrow, it is difficult to form the through-
さらに、本実施形態の半導体素子1では、接続部43は、半導体基板10の上記一表面側において貫通孔配線18よりも半導体基板10の中央側に形成され、外部接続電極17は、半導体基板10の上記他表面側において貫通孔配線18よりも半導体基板10の外周側に形成されている。すなわち、ウェハプロセスで加工する上記回路部および撓み部13は、半導体基板10の中央側に位置し、実装基板2への実装時に応力が伝播する外部接続電極17は、半導体基板10の外周側に位置している。そのため、半導体基板10の厚み方向を法線方向とする面内における撓み部13および接続部43と外部接続電極17との距離を遠くすることができ、しかも、撓み部13および接続部43と外部接続電極17との間には、上記応力緩和部が介在されることになる。よって、半導体基板10と実装基板2との線膨張率差に起因して半導体素子1の撓み部13に生じる応力をより緩和することができる。特に、本実施形態の半導体素子1では、外部接続電極17を、第2の溝部32よりも半導体基板10の外周側に形成しているから、半導体基板10と実装基板2との線膨張率差に起因して半導体素子1の撓み部13に生じる応力のさらなる緩和を図ることができる。
Furthermore, in the
ところで、本実施形態の半導体素子1では、第1の溝部31が半導体基板10の上記他表面側において貫通孔配線18よりも半導体基板10の中央側に形成されている。また、第2の溝部32が半導体基板10の上記一表面側において貫通孔配線18よりも半導体基板10の外周側に形成されている。
By the way, in the
しかしながら、第1の溝部31は、半導体基板10の上記他表面側ではなく上記一表面側において半導体基板31の中央側に形成されていてもよい。この場合、第2の溝部32は、半導体基板10の上記一表面側ではなく上記他表面側において半導体基板10の外周側に形成される。
However, the
ただし、後者の場合には、図4に示すように、接続部43と外部接続電極17とを電気的に接続するために貫通孔配線18が3つ必要になる。また、この場合には、2つの表面配線19c,19dを追加する必要がある。ここで、表面配線19cは、半導体基板10の上記他表面側において貫通孔配線18(図4における右側の貫通孔配線18と中央の貫通孔配線18)同士を電気的に接続するための配線である。一方、表面配線19dは、半導体基板10の上記一表面側において貫通孔配線18(図4における中央の貫通孔配線18と左側の貫通孔配線18)同士を電気的に接続するための配線である。
However, in the latter case, as shown in FIG. 4, three through-
これに対して、前者の場合(すなわち本実施形態の場合)には、図1に示すように、貫通孔配線18は1つでよい。すなわち、前者の場合には、後者の場合に比べて、互いに電気的に接続する接続部43と外部接続電極17との間に介在させる貫通孔配線18を1つにすることができる。そのため、配線の構造を簡略化することができるという利点がある。また、接続部43と外部接続電極17との電気的信頼性を向上することができるという利点がある。
On the other hand, in the former case (that is, in the case of the present embodiment), as shown in FIG. That is, in the former case, as compared with the latter case, the number of through-
また、本実施形態の半導体素子1において、図5に示すように、第1の溝部31の内底面31aおよび第2の溝部32の内底面32aそれぞれを凹曲面状に形成してもよい。このようにすれば、第1の溝部31の内底面31aが平面状に形成されている場合に比べて、第1の溝部31の内底面31aと内周面との境界付近に応力が集中することを防止することができる。同様に、第2の溝部32の内底面32aが平面状に形成されている場合に比べて、第2の溝部32の内底面32aと内周面との境界付近に応力が集中することを防止することができる。これによって、半導体基板10の破損を防止することができる。なお、図5に示すような、内底面31a,32aが凹曲面状となった第1の溝部31および第2の溝部32は、第1の溝部31および第2の溝部32を形成する際のエッチング条件を適宜設定することで容易に形成することができる。
Further, in the
ところで、本実施形態では、フリップチップ実装方法により、半導体素子1を実装基板2に実装した例を示している。ここで、半導体素子1は、フリップチップ実装方法ではなく、ワイヤボンディング実装方法により実装基板2に実装されていてもよい。この場合、半導体素子1に接合用金属層(図示せず)が設けられる。当該接合用金属層は、接合用領域部1cにおいて絶縁膜16上に形成される。このような接合用金属層は、例えば、絶縁膜16上に形成されたTi膜と当該Ti膜上に形成されたAu膜との積層膜により構成される。
By the way, in this embodiment, the example which mounted the
そして、半導体素子1をワイヤボンディング実装方法により実装基板2に実装するにあたっては、上記接合用金属層を利用して半導体素子1を実装基板2の絶縁性基材20に接合し、ボンディングワイヤ(図示せず)を介して外部接続端子17を実装基板2の接続用端子21に電気的に接続すればよい。
When the
また、本実施形態では、半導体素子1がIC部1bを備えている加速度センサについて説明したが、IC部1bを備えていない加速度センサでもよい。また、上記各実施形態では、半導体素子1として、ピエゾ抵抗形の加速度センサを例示したが、半導体素子1は、ピエゾ抵抗形の加速度センサに限らず、例えば、圧力センサ、赤外線センサ、BAWフィルタ、静電型トランスデューサなどでもよい。
Moreover, although the
1 半導体素子
10 半導体基板
13 撓み部(機能部)
17 外部接続電極
18 貫通孔配線
31 第1の溝部
31a 内底面
32 第2の溝部
32a 内底面
43 接続部
DESCRIPTION OF
17
Claims (5)
上記半導体基板の上記一表面側と上記他表面側のいずれか一方において上記貫通孔配線よりも上記半導体基板の中央側に形成された第1の溝部と、
上記半導体基板の上記一表面側と上記他表面側のいずれか他方において上記貫通孔配線よりも上記半導体基板の外周側に形成された第2の溝部とを備えていることを特徴とする半導体素子。 A semiconductor substrate in which a thin functional portion is formed in the center compared to the peripheral portion, a circuit portion formed in the functional portion on one surface side of the semiconductor substrate, and provided on the other surface side of the semiconductor substrate An external connection electrode; a through-hole wiring for passing through the semiconductor substrate in the thickness direction and electrically connecting the circuit portion and the external connection electrode; and the through-hole provided on the one surface side of the semiconductor substrate In a semiconductor element comprising a wiring and a connection part for electrically connecting the circuit part,
A first groove formed on the center side of the semiconductor substrate rather than the through-hole wiring on either the one surface side or the other surface side of the semiconductor substrate;
A semiconductor element comprising: a second groove formed on an outer peripheral side of the semiconductor substrate with respect to the through-hole wiring on the other one of the one surface side and the other surface side of the semiconductor substrate. .
上記外部接続電極は、上記半導体基板の上記他表面側において上記貫通孔配線よりも上記半導体基板の外周側に形成されていることを特徴とする請求項1記載の半導体素子。 The connecting portion is formed on the center side of the semiconductor substrate from the through-hole wiring on the one surface side of the semiconductor substrate,
2. The semiconductor element according to claim 1, wherein the external connection electrode is formed on an outer peripheral side of the semiconductor substrate with respect to the through hole wiring on the other surface side of the semiconductor substrate.
上記第2の溝部は、上記半導体基板の上記一表面側に形成されていることを特徴とする請求項2記載の半導体素子。 The first groove is formed on the other surface side of the semiconductor substrate,
3. The semiconductor device according to claim 2, wherein the second groove is formed on the one surface side of the semiconductor substrate.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2008301460A JP5049253B2 (en) | 2008-11-26 | 2008-11-26 | Semiconductor element |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2008301460A JP5049253B2 (en) | 2008-11-26 | 2008-11-26 | Semiconductor element |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2010127710A JP2010127710A (en) | 2010-06-10 |
JP5049253B2 true JP5049253B2 (en) | 2012-10-17 |
Family
ID=42328229
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2008301460A Expired - Fee Related JP5049253B2 (en) | 2008-11-26 | 2008-11-26 | Semiconductor element |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5049253B2 (en) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2014052248A (en) * | 2012-09-06 | 2014-03-20 | Denso Corp | Physical quantity sensor |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5810500B2 (en) * | 2010-09-30 | 2015-11-11 | セイコーエプソン株式会社 | Sensor devices, motion sensors, electronic devices |
US8906730B2 (en) * | 2011-04-14 | 2014-12-09 | Robert Bosch Gmbh | Method of forming membranes with modified stress characteristics |
JP6387850B2 (en) * | 2015-02-10 | 2018-09-12 | 株式会社デンソー | Semiconductor device and manufacturing method thereof |
CN109167128B (en) * | 2018-08-20 | 2021-01-26 | 武汉衍熙微器件有限公司 | Method for improving performance of filter and filter thereof |
-
2008
- 2008-11-26 JP JP2008301460A patent/JP5049253B2/en not_active Expired - Fee Related
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2014052248A (en) * | 2012-09-06 | 2014-03-20 | Denso Corp | Physical quantity sensor |
Also Published As
Publication number | Publication date |
---|---|
JP2010127710A (en) | 2010-06-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5049253B2 (en) | Semiconductor element | |
JP5395412B2 (en) | Interposer | |
JP4081496B2 (en) | Wafer level package structure, acceleration sensor | |
JP4925272B2 (en) | Semiconductor device | |
JP3938198B1 (en) | Wafer level package structure and sensor element | |
JP3938204B1 (en) | Wafer level package structure and sensor element | |
JP3938199B1 (en) | Wafer level package structure and sensor device | |
JP3938205B1 (en) | Sensor element | |
JP2007263766A (en) | Sensor device | |
JP2008049467A (en) | Semiconductor device | |
JP2008241482A (en) | Sensor device | |
JP4839826B2 (en) | Sensor module | |
JP2010008172A (en) | Semiconductor device | |
JP4715503B2 (en) | Manufacturing method of sensor module | |
JP3938206B1 (en) | Wafer level package structure and sensor element | |
JP4000168B2 (en) | Sensor device | |
JP4665733B2 (en) | Sensor element | |
JP3938203B1 (en) | Sensor element and wafer level package structure | |
JP4816065B2 (en) | Manufacturing method of sensor module | |
JP2007171153A (en) | Sensor element | |
JP4000169B2 (en) | Chip size package | |
JP5069410B2 (en) | Sensor element | |
JP2007266320A (en) | Sensor module | |
JP2007263767A (en) | Sensor device | |
JP2007263760A (en) | Sensor device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
RD04 | Notification of resignation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7424 Effective date: 20100715 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20110617 |
|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A712 Effective date: 20120112 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20120620 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20120626 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20120720 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20150727 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
LAPS | Cancellation because of no payment of annual fees |