JP4716819B2 - インターポーザの製造方法 - Google Patents
インターポーザの製造方法 Download PDFInfo
- Publication number
- JP4716819B2 JP4716819B2 JP2005239776A JP2005239776A JP4716819B2 JP 4716819 B2 JP4716819 B2 JP 4716819B2 JP 2005239776 A JP2005239776 A JP 2005239776A JP 2005239776 A JP2005239776 A JP 2005239776A JP 4716819 B2 JP4716819 B2 JP 4716819B2
- Authority
- JP
- Japan
- Prior art keywords
- wiring
- insulating material
- interposer
- pattern
- substrate
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/44—Manufacturing insulated metal core circuits or other insulated electrically conductive core circuits
- H05K3/445—Manufacturing insulated metal core circuits or other insulated electrically conductive core circuits having insulated holes or insulated via connections through the metal core
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/48—Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the groups H01L21/18 - H01L21/326 or H10D48/04 - H10D48/07
- H01L21/4814—Conductive parts
- H01L21/4846—Leads on or in insulating or insulated substrates, e.g. metallisation
- H01L21/486—Via connections through the substrate with or without pins
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/48—Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the groups H01L21/18 - H01L21/326 or H10D48/04 - H10D48/07
- H01L21/4814—Conductive parts
- H01L21/4846—Leads on or in insulating or insulated substrates, e.g. metallisation
- H01L21/4867—Applying pastes or inks, e.g. screen printing
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49827—Via connections through the substrates, e.g. pins going through the substrate, coaxial cables
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/0002—Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/03—Use of materials for the substrate
- H05K1/0306—Inorganic insulating substrates, e.g. ceramic, glass
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2203/00—Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
- H05K2203/01—Tools for processing; Objects used during processing
- H05K2203/0104—Tools for processing; Objects used during processing for patterning or coating
- H05K2203/0108—Male die used for patterning, punching or transferring
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/0011—Working of insulating substrates or insulating layers
- H05K3/0044—Mechanical working of the substrate, e.g. drilling or punching
- H05K3/005—Punching of holes
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/40—Forming printed elements for providing electric connections to or between printed circuits
- H05K3/4038—Through-connections; Vertical interconnect access [VIA] connections
- H05K3/4053—Through-connections; Vertical interconnect access [VIA] connections by thick-film techniques
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Power Engineering (AREA)
- Ceramic Engineering (AREA)
- Manufacturing Of Printed Wiring (AREA)
- Production Of Multi-Layered Print Wiring Board (AREA)
- Printing Elements For Providing Electric Connections Between Printed Circuits (AREA)
Description
無機材料からなる平板状の基体と、該基体を貫通して形成された1個もしくはそれ以上のスルーホールに埋め込まれた導体からなる貫通配線と、前記基体の表面に予め定められたパターンで形成されるともに、前記貫通配線を介して電気的に導通された上部配線及び(又は)下部配線とを有しており、そして
前記貫通配線、上部配線及び下部配線は、それぞれ、前記基体の配線形成部位に少なくとも適用された絶縁材料の層に一括してあるいは順を追って付形された配線予備パターンの上に形成されており、かつ前記配線予備パターンの形成に使用された金型そのものからなるかもしくは、前記金型の微細構造パターンの転写により前記絶縁材料の層に形成された配線予備パターンの上に印刷、めっきもしくは蒸着によって適用された配線材料の層からなることを特徴とするインターポーザにある。
前記基体の配線形成部位に絶縁材料を少なくとも適用し、得られた絶縁材料の層に一括してあるいは順を追って配線予備パターンを付形した後、その配線予備パターンの上に前記貫通配線、上部配線及び下部配線を形成し、かつ、その際、前記配線予備パターンの形成に金型を使用し、使用された金型そのものを前記貫通配線、上部配線及び下部配線として利用するかもしくは、前記金型の微細構造パターンの転写により前記絶縁材料の層に付形された配線予備パターンの上に配線材料を印刷、めっきもしくは蒸着によって適用して前記貫通配線、上部配線及び下部配線を形成することを特徴とするインターポーザの製造方法にある。
無機材料からなる平板状の基体を作製し、
前記基体の貫通配線形成部位に1個もしくはそれ以上のスルーホールを形成し、
絶縁材料を前記スルーホールに充填するとともに、前記基体の表面に所定の厚さで塗布して絶縁材料の層を形成し、
配線パターンに対応する微細な凹凸構造パターンを表面に有するナノ金型を前記絶縁材料の層に押し付けることによって前記凹凸構造パターンを前記絶縁材料の層に転写し、
前記ナノ金型を前記基体から分離して前記絶縁材料の層に付形された配線予備パターンを得、そして
前記配線予備パターンの上に配線材料を印刷、めっきもしくは蒸着によって適用して前記貫通配線、上部配線及び下部配線を形成すること
によって有利に実施することができる。ここで、平板状の基体は、必要ならば、肉厚のものを準備し、バックグラインディングによって背面研磨を行い、所要の厚さに調整してもよい。
無機材料からなる平板状の基体を作製し、
絶縁材料を前記基体の表面に所定の厚さで塗布して第1の絶縁材料の層を形成し、
第1の配線パターンに対応する微細な凹凸構造パターンを表面に有する第1のナノ金型を前記第1の絶縁材料の層に押し付けることによって、前記凹凸構造パターンを前記第1の絶縁材料の層に転写して第1の配線予備パターンを付形し、
前記基体の貫通配線形成部位に1個もしくはそれ以上のスルーホールを形成し、
前記基体の第1の絶縁材料の層とは反対側の表面に絶縁材料を所定の厚さで塗布して、その絶縁材料で前記スルーホールを充填するとともに第2の絶縁材料の層を形成し、
第2の配線パターンに対応する微細な凹凸構造パターンを表面に有する第2のナノ金型を前記第2の絶縁材料の層に押し付けることによって前記凹凸構造パターンを前記第2の絶縁材料の層に転写し、
前記第2のナノ金型を前記基体から分離して前記第2の絶縁材料の層に付形された第2の配線予備パターンを得、そして
前記第1及び第2の配線予備パターンの上に配線材料を印刷、めっきもしくは蒸着によって適用して前記貫通配線、上部配線及び下部配線を形成すること
によって有利に実施することができる。ここで、平板状の基体は、必要ならば、肉厚のものを準備し、バックグラインディングによって背面研磨を行い、所要の厚さに調整してもよい。また、第2の絶縁材料の層の形成に使用される絶縁材料は、所望ならば第1の絶縁材料の層の形成に使用された絶縁材料とは異なっていてもよいが、得られる絶縁性や製造コストなどの面から、第1及び第2の絶縁材料の層は同一の絶縁材料から形成するのが好ましい。
(1)インプリント技術による、配線予備パターンを有する層間絶縁樹脂層33の形成、
(2)層間絶縁樹脂層33の所定の部位におけるビアホールの形成、
(3)銅インクのインクジェット印刷による、貫通配線35及び上部配線36の形成、
(4)ソルダーレジストによるパッシベーション膜の形成(ポリイミド膜やSiN膜であってもよい)、及び
(5)ボード接続端子(はんだボール)の形成。
本例では、図1に示した半導体装置用インターポーザの製造を図4及び図5を参照して説明する。
本例では、図2に示した半導体装置用インターポーザの製造を図6〜図8を参照して説明する。
3 絶縁材料の層
5 貫通配線
6 上部配線
10 インターポーザ
20 インターポーザ
30 インターポーザ
Claims (7)
- 配線基板と、該配線基板に搭載される電子素子との間に介挿されて電子装置を構成するために用いられるインターポーザであって、シリコンからなる平板状の基体と、該基体を貫通して形成された1個もしくはそれ以上のスルーホールに埋め込まれた導体からなる貫通配線と、前記基体のそれぞれの表面に予め定められたパターンで形成されるともに、前記貫通配線を介して電気的に導通された上部配線及び、又は下部配線とを有しているインターポーザを製造するに当たって、
シリコンからなる平板状の基体を作製し、
前記基体の貫通配線形成部位に1個もしくはそれ以上のスルーホールを形成し、
絶縁材料を前記スルーホールに充填するとともに、前記基体の表面に所定の厚さで塗布して絶縁材料の層を形成し、
配線パターンに対応する微細な凹凸構造パターンを表面に有するナノ金型を前記絶縁材料の層に押し付けることによって前記凹凸構造パターンを前記絶縁材料の層に転写し、
前記ナノ金型を前記基体から分離して前記絶縁材料の層に付形された配線予備パターンを得、そして
前記配線予備パターンの上に配線材料を印刷、めっきもしくは蒸着によって適用して前記貫通配線、上部配線及び下部配線を形成することを特徴とするインターポーザの製造方法。 - 前記配線予備パターンを、配線パターンに対応する微細な凹凸構造パターンを表面に有するナノ金型を前記絶縁材料の層に押し付け、前記凹凸構造パターンを前記絶縁材料の層に転写するナノインプリント技術によって付形することを特徴とする請求項1に記載のインターポーザの製造方法。
- 前記貫通配線、上部配線及び、又は下部配線を、前記配線材料のスクリーン印刷、インクジェット印刷又はその組み合わせによって形成することを特徴とする請求項1又は2に記載のインターポーザの製造方法。
- 配線基板と、該配線基板に搭載される電子素子との間に介挿されて電子装置を構成するために用いられるインターポーザであって、シリコンからなる平板状の基体と、該基体を貫通して形成された1個もしくはそれ以上のスルーホールに埋め込まれた導体からなる貫通配線と、前記基体のそれぞれの表面に予め定められたパターンで形成されるともに、前記貫通配線を介して電気的に導通された上部配線及び、又は下部配線とを有しているインターポーザを製造するに当たって、
シリコンからなる平板状の基体を作製し、
絶縁材料を前記基体の表面に所定の厚さで塗布して第1の絶縁材料の層を形成し、
第1の配線パターンに対応する微細な凹凸構造パターンを表面に有する第1のナノ金型を前記第1の絶縁材料の層に押し付けることによって、前記凹凸構造パターンを前記第1の絶縁材料の層に転写して第1の配線予備パターンを付形し、
前記基体の貫通配線形成部位に1個もしくはそれ以上のスルーホールを形成し、
前記基体の第1の絶縁材料の層とは反対側の表面に絶縁材料を所定の厚さで塗布して、その絶縁材料で前記スルーホールを充填するとともに第2の絶縁材料の層を形成し、
第2の配線パターンに対応する微細な凹凸構造パターンを表面に有する第2のナノ金型を前記第2の絶縁材料の層に押し付けることによって前記凹凸構造パターンを前記第2の絶縁材料の層に転写し、
前記第2のナノ金型を前記基体から分離して前記第2の絶縁材料の層に付形された第2の配線予備パターンを得、そして
前記第1及び第2の配線予備パターンの上に配線材料を印刷、めっきもしくは蒸着によって適用して前記貫通配線、上部配線及び下部配線を形成することを特徴とするインターポーザの製造方法。 - 前記配線予備パターンを、配線パターンに対応する微細な凹凸構造パターンを表面に有するナノ金型を前記絶縁材料の層に押し付け、前記凹凸構造パターンを前記絶縁材料の層に転写するナノインプリント技術によって付形することを特徴とする請求項4に記載のインターポーザの製造方法。
- 前記貫通配線、上部配線及び、又は下部配線を、前記配線材料のスクリーン印刷、インクジェット印刷又はその組み合わせによって形成することを特徴とする請求項4又は5に記載のインターポーザの製造方法。
- 前記基体の作製工程に続く一連の加工工程を反復して前記基体の表面に複数の配線層が絶縁層を介して積層された多層構造体を形成することを特徴とする請求項1〜6のいずれか1項に記載のインターポーザの製造方法。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005239776A JP4716819B2 (ja) | 2005-08-22 | 2005-08-22 | インターポーザの製造方法 |
US11/505,899 US7605463B2 (en) | 2005-08-22 | 2006-08-18 | Interposer and method for producing the same and electronic device |
EP06017442A EP1758166A3 (en) | 2005-08-22 | 2006-08-22 | Interposer and method for producing the same and electronic device |
US12/081,639 US7678685B2 (en) | 2005-08-22 | 2008-04-18 | Interposer and method for producing the same and electronic device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005239776A JP4716819B2 (ja) | 2005-08-22 | 2005-08-22 | インターポーザの製造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2007059452A JP2007059452A (ja) | 2007-03-08 |
JP4716819B2 true JP4716819B2 (ja) | 2011-07-06 |
Family
ID=37529326
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2005239776A Active JP4716819B2 (ja) | 2005-08-22 | 2005-08-22 | インターポーザの製造方法 |
Country Status (3)
Country | Link |
---|---|
US (2) | US7605463B2 (ja) |
EP (1) | EP1758166A3 (ja) |
JP (1) | JP4716819B2 (ja) |
Families Citing this family (104)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7678385B2 (en) * | 2004-04-28 | 2010-03-16 | Biomet Manufacturing Corp. | Irradiated implantable bone material |
US7390700B2 (en) * | 2006-04-07 | 2008-06-24 | Texas Instruments Incorporated | Packaged system of semiconductor chips having a semiconductor interposer |
WO2008002670A2 (en) * | 2006-06-29 | 2008-01-03 | Icemos Technology Corporation | Varying pitch adapter and a method of forming a varying pitch adapter |
US10231344B2 (en) | 2007-05-18 | 2019-03-12 | Applied Nanotech Holdings, Inc. | Metallic ink |
US9601412B2 (en) * | 2007-06-08 | 2017-03-21 | Cyntec Co., Ltd. | Three-dimensional package structure |
US7982137B2 (en) * | 2007-06-27 | 2011-07-19 | Hamilton Sundstrand Corporation | Circuit board with an attached die and intermediate interposer |
JP2009099681A (ja) | 2007-10-15 | 2009-05-07 | Shinko Electric Ind Co Ltd | 基板の個片化方法 |
US20090123877A1 (en) * | 2007-11-14 | 2009-05-14 | Hui-Shen Shih | Method for forming an opening of nano-meter scale |
US9730333B2 (en) | 2008-05-15 | 2017-08-08 | Applied Nanotech Holdings, Inc. | Photo-curing process for metallic inks |
US7919851B2 (en) * | 2008-06-05 | 2011-04-05 | Powertech Technology Inc. | Laminate substrate and semiconductor package utilizing the substrate |
JP2010129934A (ja) * | 2008-11-30 | 2010-06-10 | Sintokogio Ltd | ガラス回路基板及びガラス回路基板の製造方法 |
JP5471268B2 (ja) | 2008-12-26 | 2014-04-16 | 大日本印刷株式会社 | 貫通電極基板及びその製造方法 |
JP4900508B2 (ja) * | 2008-12-26 | 2012-03-21 | 大日本印刷株式会社 | 貫通電極基板及びその製造方法 |
US8258010B2 (en) * | 2009-03-17 | 2012-09-04 | Stats Chippac, Ltd. | Making a semiconductor device having conductive through organic vias |
WO2010111581A1 (en) * | 2009-03-27 | 2010-09-30 | Applied Nanotech Holdings, Inc. | Buffer layer to enhance photo and/or laser sintering |
US8955215B2 (en) | 2009-05-28 | 2015-02-17 | Hsio Technologies, Llc | High performance surface mount electrical interconnect |
WO2014011232A1 (en) | 2012-07-12 | 2014-01-16 | Hsio Technologies, Llc | Semiconductor socket with direct selective metalization |
WO2010147939A1 (en) | 2009-06-17 | 2010-12-23 | Hsio Technologies, Llc | Semiconductor socket |
US9276336B2 (en) | 2009-05-28 | 2016-03-01 | Hsio Technologies, Llc | Metalized pad to electrical contact interface |
WO2010141311A1 (en) | 2009-06-02 | 2010-12-09 | Hsio Technologies, Llc | Compliant printed circuit area array semiconductor device package |
US8955216B2 (en) | 2009-06-02 | 2015-02-17 | Hsio Technologies, Llc | Method of making a compliant printed circuit peripheral lead semiconductor package |
US8525346B2 (en) | 2009-06-02 | 2013-09-03 | Hsio Technologies, Llc | Compliant conductive nano-particle electrical interconnect |
WO2010141264A1 (en) | 2009-06-03 | 2010-12-09 | Hsio Technologies, Llc | Compliant wafer level probe assembly |
US8988093B2 (en) | 2009-06-02 | 2015-03-24 | Hsio Technologies, Llc | Bumped semiconductor wafer or die level electrical interconnect |
US9184527B2 (en) | 2009-06-02 | 2015-11-10 | Hsio Technologies, Llc | Electrical connector insulator housing |
US8618649B2 (en) | 2009-06-02 | 2013-12-31 | Hsio Technologies, Llc | Compliant printed circuit semiconductor package |
WO2013036565A1 (en) | 2011-09-08 | 2013-03-14 | Hsio Technologies, Llc | Direct metalization of electrical circuit structures |
US9930775B2 (en) * | 2009-06-02 | 2018-03-27 | Hsio Technologies, Llc | Copper pillar full metal via electrical circuit structure |
US9318862B2 (en) | 2009-06-02 | 2016-04-19 | Hsio Technologies, Llc | Method of making an electronic interconnect |
US9093767B2 (en) | 2009-06-02 | 2015-07-28 | Hsio Technologies, Llc | High performance surface mount electrical interconnect |
US9232654B2 (en) | 2009-06-02 | 2016-01-05 | Hsio Technologies, Llc | High performance electrical circuit structure |
US8610265B2 (en) | 2009-06-02 | 2013-12-17 | Hsio Technologies, Llc | Compliant core peripheral lead semiconductor test socket |
US9184145B2 (en) | 2009-06-02 | 2015-11-10 | Hsio Technologies, Llc | Semiconductor device package adapter |
WO2010141316A1 (en) | 2009-06-02 | 2010-12-09 | Hsio Technologies, Llc | Compliant printed circuit wafer probe diagnostic tool |
US8970031B2 (en) | 2009-06-16 | 2015-03-03 | Hsio Technologies, Llc | Semiconductor die terminal |
US9276339B2 (en) | 2009-06-02 | 2016-03-01 | Hsio Technologies, Llc | Electrical interconnect IC device socket |
WO2010141295A1 (en) | 2009-06-02 | 2010-12-09 | Hsio Technologies, Llc | Compliant printed flexible circuit |
US8928344B2 (en) | 2009-06-02 | 2015-01-06 | Hsio Technologies, Llc | Compliant printed circuit socket diagnostic tool |
WO2010141318A1 (en) | 2009-06-02 | 2010-12-09 | Hsio Technologies, Llc | Compliant printed circuit peripheral lead semiconductor test socket |
US8987886B2 (en) * | 2009-06-02 | 2015-03-24 | Hsio Technologies, Llc | Copper pillar full metal via electrical circuit structure |
US9320133B2 (en) | 2009-06-02 | 2016-04-19 | Hsio Technologies, Llc | Electrical interconnect IC device socket |
US9136196B2 (en) | 2009-06-02 | 2015-09-15 | Hsio Technologies, Llc | Compliant printed circuit wafer level semiconductor package |
US9613841B2 (en) | 2009-06-02 | 2017-04-04 | Hsio Technologies, Llc | Area array semiconductor device package interconnect structure with optional package-to-package or flexible circuit to package connection |
US9196980B2 (en) | 2009-06-02 | 2015-11-24 | Hsio Technologies, Llc | High performance surface mount electrical interconnect with external biased normal force loading |
WO2010141303A1 (en) | 2009-06-02 | 2010-12-09 | Hsio Technologies, Llc | Resilient conductive electrical interconnect |
US9699906B2 (en) | 2009-06-02 | 2017-07-04 | Hsio Technologies, Llc | Hybrid printed circuit assembly with low density main core and embedded high density circuit regions |
WO2010141298A1 (en) | 2009-06-02 | 2010-12-09 | Hsio Technologies, Llc | Composite polymer-metal electrical contacts |
US8981568B2 (en) | 2009-06-16 | 2015-03-17 | Hsio Technologies, Llc | Simulated wirebond semiconductor package |
US8981809B2 (en) | 2009-06-29 | 2015-03-17 | Hsio Technologies, Llc | Compliant printed circuit semiconductor tester interface |
US8984748B2 (en) | 2009-06-29 | 2015-03-24 | Hsio Technologies, Llc | Singulated semiconductor device separable electrical interconnect |
JP5644242B2 (ja) * | 2009-09-09 | 2014-12-24 | 大日本印刷株式会社 | 貫通電極基板及びその製造方法 |
TWI392069B (zh) * | 2009-11-24 | 2013-04-01 | Advanced Semiconductor Eng | 封裝結構及其封裝製程 |
KR101825149B1 (ko) * | 2010-03-03 | 2018-02-02 | 조지아 테크 리서치 코포레이션 | 무기 인터포저상의 패키지-관통-비아(tpv) 구조 및 그의 제조방법 |
US10159154B2 (en) | 2010-06-03 | 2018-12-18 | Hsio Technologies, Llc | Fusion bonded liquid crystal polymer circuit structure |
US9689897B2 (en) | 2010-06-03 | 2017-06-27 | Hsio Technologies, Llc | Performance enhanced semiconductor socket |
US8758067B2 (en) | 2010-06-03 | 2014-06-24 | Hsio Technologies, Llc | Selective metalization of electrical connector or socket housing |
US9350093B2 (en) | 2010-06-03 | 2016-05-24 | Hsio Technologies, Llc | Selective metalization of electrical connector or socket housing |
TWI446420B (zh) | 2010-08-27 | 2014-07-21 | Advanced Semiconductor Eng | 用於半導體製程之載體分離方法 |
TWI445152B (zh) | 2010-08-30 | 2014-07-11 | Advanced Semiconductor Eng | 半導體結構及其製作方法 |
US9007273B2 (en) | 2010-09-09 | 2015-04-14 | Advances Semiconductor Engineering, Inc. | Semiconductor package integrated with conformal shield and antenna |
TWI434387B (zh) | 2010-10-11 | 2014-04-11 | Advanced Semiconductor Eng | 具有穿導孔之半導體裝置及具有穿導孔之半導體裝置之封裝結構及其製造方法 |
TWI527174B (zh) | 2010-11-19 | 2016-03-21 | 日月光半導體製造股份有限公司 | 具有半導體元件之封裝結構 |
TWI445155B (zh) | 2011-01-06 | 2014-07-11 | Advanced Semiconductor Eng | 堆疊式封裝結構及其製造方法 |
US8853819B2 (en) | 2011-01-07 | 2014-10-07 | Advanced Semiconductor Engineering, Inc. | Semiconductor structure with passive element network and manufacturing method thereof |
US8357591B2 (en) | 2011-04-14 | 2013-01-22 | Harris Corporation | Method of processing a wafer by using and reusing photolithographic masks |
JP5775747B2 (ja) * | 2011-06-03 | 2015-09-09 | 新光電気工業株式会社 | 配線基板及びその製造方法 |
US9236274B1 (en) * | 2011-11-01 | 2016-01-12 | Triton Microtechnologies | Filling materials and methods of filling through holes for improved adhesion and hermeticity in glass substrates and other electronic components |
US8541883B2 (en) | 2011-11-29 | 2013-09-24 | Advanced Semiconductor Engineering, Inc. | Semiconductor device having shielded conductive vias |
US8975157B2 (en) | 2012-02-08 | 2015-03-10 | Advanced Semiconductor Engineering, Inc. | Carrier bonding and detaching processes for a semiconductor wafer |
US8963316B2 (en) | 2012-02-15 | 2015-02-24 | Advanced Semiconductor Engineering, Inc. | Semiconductor device and method for manufacturing the same |
US8786060B2 (en) | 2012-05-04 | 2014-07-22 | Advanced Semiconductor Engineering, Inc. | Semiconductor package integrated with conformal shield and antenna |
US9583365B2 (en) * | 2012-05-25 | 2017-02-28 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method of forming interconnects for three dimensional integrated circuit |
US9598776B2 (en) | 2012-07-09 | 2017-03-21 | Pen Inc. | Photosintering of micron-sized copper particles |
US9761520B2 (en) | 2012-07-10 | 2017-09-12 | Hsio Technologies, Llc | Method of making an electrical connector having electrodeposited terminals |
US9153542B2 (en) | 2012-08-01 | 2015-10-06 | Advanced Semiconductor Engineering, Inc. | Semiconductor package having an antenna and manufacturing method thereof |
US9553021B2 (en) * | 2012-09-03 | 2017-01-24 | Infineon Technologies Ag | Method for processing a wafer and method for dicing a wafer |
US8937387B2 (en) | 2012-11-07 | 2015-01-20 | Advanced Semiconductor Engineering, Inc. | Semiconductor device with conductive vias |
US8952542B2 (en) | 2012-11-14 | 2015-02-10 | Advanced Semiconductor Engineering, Inc. | Method for dicing a semiconductor wafer having through silicon vias and resultant structures |
US9406552B2 (en) | 2012-12-20 | 2016-08-02 | Advanced Semiconductor Engineering, Inc. | Semiconductor device having conductive via and manufacturing process |
US8841751B2 (en) | 2013-01-23 | 2014-09-23 | Advanced Semiconductor Engineering, Inc. | Through silicon vias for semiconductor devices and manufacturing method thereof |
US9978688B2 (en) | 2013-02-28 | 2018-05-22 | Advanced Semiconductor Engineering, Inc. | Semiconductor package having a waveguide antenna and manufacturing method thereof |
US9089268B2 (en) | 2013-03-13 | 2015-07-28 | Advanced Semiconductor Engineering, Inc. | Neural sensing device and method for making the same |
US8987734B2 (en) | 2013-03-15 | 2015-03-24 | Advanced Semiconductor Engineering, Inc. | Semiconductor wafer, semiconductor process and semiconductor package |
US9173583B2 (en) | 2013-03-15 | 2015-11-03 | Advanced Semiconductor Engineering, Inc. | Neural sensing device and method for making the same |
US20140306349A1 (en) * | 2013-04-11 | 2014-10-16 | Qualcomm Incorporated | Low cost interposer comprising an oxidation layer |
TWI539572B (zh) | 2013-05-23 | 2016-06-21 | 財團法人工業技術研究院 | 半導體裝置及其製造方法 |
US9368475B2 (en) | 2013-05-23 | 2016-06-14 | Industrial Technology Research Institute | Semiconductor device and manufacturing method thereof |
US10506722B2 (en) | 2013-07-11 | 2019-12-10 | Hsio Technologies, Llc | Fusion bonded liquid crystal polymer electrical circuit structure |
US10667410B2 (en) | 2013-07-11 | 2020-05-26 | Hsio Technologies, Llc | Method of making a fusion bonded circuit structure |
KR101607981B1 (ko) * | 2013-11-04 | 2016-03-31 | 앰코 테크놀로지 코리아 주식회사 | 반도체 패키지용 인터포저 및 이의 제조 방법, 제조된 인터포저를 이용한 반도체 패키지 |
WO2015072775A1 (ko) * | 2013-11-14 | 2015-05-21 | 주식회사 아모그린텍 | 연성인쇄회로기판과 그 제조 방법 |
TWI544555B (zh) * | 2014-02-11 | 2016-08-01 | 東琳精密股份有限公司 | 半導體封裝結構及其製造方法 |
EP3128547B1 (en) | 2014-03-31 | 2019-07-17 | Toppan Printing Co., Ltd. | Interposer and semiconductor device |
JP6539992B2 (ja) * | 2014-11-14 | 2019-07-10 | 凸版印刷株式会社 | 配線回路基板、半導体装置、配線回路基板の製造方法、半導体装置の製造方法 |
US9570385B2 (en) | 2015-01-22 | 2017-02-14 | Invensas Corporation | Method for fabrication of interconnection circuitry with electrically conductive features passing through a support and comprising core portions formed using nanoparticle-containing inks |
US9559447B2 (en) | 2015-03-18 | 2017-01-31 | Hsio Technologies, Llc | Mechanical contact retention within an electrical connector |
EP3361492B1 (en) * | 2015-10-08 | 2022-08-24 | Dai Nippon Printing Co., Ltd. | Detection element |
US10104773B2 (en) | 2016-01-27 | 2018-10-16 | Northrop Grumman Systems Corporation | Resilient micro lattice electrical interconnection assembly |
JP6852404B2 (ja) * | 2017-01-06 | 2021-03-31 | 大日本印刷株式会社 | インターポーザー及びその製造方法、並びに、インターポーザーを備える半導体装置 |
US10418311B2 (en) * | 2017-03-28 | 2019-09-17 | Micron Technology, Inc. | Method of forming vias using silicon on insulator substrate |
JP6950747B2 (ja) * | 2017-11-16 | 2021-10-13 | 株式会社村田製作所 | 樹脂多層基板、電子部品およびその実装構造 |
JP6841342B2 (ja) * | 2017-11-16 | 2021-03-10 | 株式会社村田製作所 | 樹脂多層基板、電子部品およびその実装構造 |
JP7117615B2 (ja) * | 2017-12-08 | 2022-08-15 | パナソニックIpマネジメント株式会社 | 半導体装置の製造方法 |
CN110783727A (zh) * | 2018-11-09 | 2020-02-11 | 广州方邦电子股份有限公司 | 一种连接器及制作方法 |
Family Cites Families (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5306670A (en) * | 1993-02-09 | 1994-04-26 | Texas Instruments Incorporated | Multi-chip integrated circuit module and method for fabrication thereof |
KR100272739B1 (ko) * | 1994-05-13 | 2000-11-15 | 기타지마 요시토시 | 다층 프린트 배선판과 그 제조방법 및, 전사용 원판과 그 제조방법 |
JP3127195B2 (ja) * | 1994-12-06 | 2001-01-22 | シャープ株式会社 | 発光デバイスおよびその製造方法 |
JP2000031345A (ja) | 1998-07-13 | 2000-01-28 | Ricoh Co Ltd | 半導体装置 |
JP4034477B2 (ja) * | 1999-07-01 | 2008-01-16 | 株式会社日立製作所 | インターポーザ及びその製造方法とそれを用いた回路モジュール |
JP2001196491A (ja) * | 2000-01-06 | 2001-07-19 | Motorola Inc | Icパッケージおよびその製造方法 |
US6444576B1 (en) * | 2000-06-16 | 2002-09-03 | Chartered Semiconductor Manufacturing, Ltd. | Three dimensional IC package module |
JP4329251B2 (ja) * | 2000-10-03 | 2009-09-09 | ソニー株式会社 | 積層型半導体装置の製造方法 |
EP1509379B1 (en) * | 2002-05-24 | 2012-02-29 | Stephen Y. Chou | Methods and apparatus of field-induced pressure imprint lithography |
JP2005045168A (ja) * | 2003-07-25 | 2005-02-17 | Tokyo Electron Ltd | インプリント方法およびインプリント装置 |
JP2005108924A (ja) * | 2003-09-29 | 2005-04-21 | Ibiden Co Ltd | 多層プリント配線板およびその製造方法 |
JP4351214B2 (ja) * | 2003-11-07 | 2009-10-28 | 新光電気工業株式会社 | 電子装置及びその製造方法 |
JP4343044B2 (ja) * | 2004-06-30 | 2009-10-14 | 新光電気工業株式会社 | インターポーザ及びその製造方法並びに半導体装置 |
-
2005
- 2005-08-22 JP JP2005239776A patent/JP4716819B2/ja active Active
-
2006
- 2006-08-18 US US11/505,899 patent/US7605463B2/en not_active Expired - Fee Related
- 2006-08-22 EP EP06017442A patent/EP1758166A3/en not_active Withdrawn
-
2008
- 2008-04-18 US US12/081,639 patent/US7678685B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
US20080241997A1 (en) | 2008-10-02 |
US7605463B2 (en) | 2009-10-20 |
US7678685B2 (en) | 2010-03-16 |
JP2007059452A (ja) | 2007-03-08 |
EP1758166A2 (en) | 2007-02-28 |
EP1758166A3 (en) | 2011-09-21 |
US20070108591A1 (en) | 2007-05-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4716819B2 (ja) | インターポーザの製造方法 | |
US10483235B2 (en) | Stacked electronic device and method for fabricating the same | |
JP4343044B2 (ja) | インターポーザ及びその製造方法並びに半導体装置 | |
JP5331958B2 (ja) | 配線基板及び半導体パッケージ | |
JP6590179B2 (ja) | 多層複合電子構造体の側面を終端する方法 | |
JP2008028376A (ja) | 回路基板、半導体モジュールおよび回路基板の製造方法 | |
JP2014154800A (ja) | 配線基板及びその製造方法 | |
CN101013686A (zh) | 互连衬底、半导体器件及其制造方法 | |
KR102194722B1 (ko) | 패키지 기판, 패키지 기판의 제조 방법 및 이를 포함하는 적층형 패키지 | |
US11024573B2 (en) | Substrate structure with high-density wiring and manufacturing method thereof | |
JP4890959B2 (ja) | 配線基板及びその製造方法並びに半導体パッケージ | |
US20230092242A1 (en) | Dielectric layer separating a metal pad of a through glass via from a surface of the glass | |
TW201906021A (zh) | 半導體封裝結構及其製造方法 | |
KR101167429B1 (ko) | 반도체 패키지의 제조방법 | |
TW201640976A (zh) | 堆疊電子裝置及其製造方法 | |
KR100908986B1 (ko) | 코어리스 패키지 기판 및 제조 방법 | |
TWI593073B (zh) | 用於形成半導體封裝的方法、封裝設備以及晶片系統 | |
TW201110299A (en) | Multilayer semiconductor device and method for manufacturing multilayer semiconductor device | |
JP5118614B2 (ja) | 半導体装置の製造方法 | |
TWI361483B (en) | Aluminum oxide-based substrate and method for manufacturing the same | |
CN101197294A (zh) | 封装基底的形成方法与芯片的封装方法 | |
JP2001223289A (ja) | リードフレームと、その製造方法と、半導体集積回路装置と、その製造方法 | |
JP4241202B2 (ja) | めっきポスト型配線基板の製造方法 | |
JP2005332848A (ja) | 多層配線基板およびその製造方法 | |
KR20100126991A (ko) | 능동 및 수동 소자를 내장한 플렉시블 인쇄회로기판 및 그 제조방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20080416 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20101005 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20101130 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20101221 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110208 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20110301 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20110329 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140408 Year of fee payment: 3 |