JP4712641B2 - 半導体ウエハとその試験方法 - Google Patents
半導体ウエハとその試験方法 Download PDFInfo
- Publication number
- JP4712641B2 JP4712641B2 JP2006216838A JP2006216838A JP4712641B2 JP 4712641 B2 JP4712641 B2 JP 4712641B2 JP 2006216838 A JP2006216838 A JP 2006216838A JP 2006216838 A JP2006216838 A JP 2006216838A JP 4712641 B2 JP4712641 B2 JP 4712641B2
- Authority
- JP
- Japan
- Prior art keywords
- film
- semiconductor wafer
- reference mark
- chip
- insulating film
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/544—Marks applied to semiconductor devices or parts, e.g. registration marks, alignment structures, wafer maps
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L22/00—Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
- H01L22/20—Sequence of activities consisting of a plurality of measurements, corrections, marking or sorting steps
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/2851—Testing of integrated circuits [IC]
- G01R31/2886—Features relating to contacting the IC under test, e.g. probe heads; chucks
- G01R31/2891—Features relating to contacting the IC under test, e.g. probe heads; chucks related to sensing or controlling of force, position, temperature
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2223/00—Details relating to semiconductor or other solid state devices covered by the group H01L23/00
- H01L2223/544—Marks applied to semiconductor devices or parts
- H01L2223/5442—Marks applied to semiconductor devices or parts comprising non digital, non alphanumeric information, e.g. symbols
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2223/00—Details relating to semiconductor or other solid state devices covered by the group H01L23/00
- H01L2223/544—Marks applied to semiconductor devices or parts
- H01L2223/54426—Marks applied to semiconductor devices or parts for alignment
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2223/00—Details relating to semiconductor or other solid state devices covered by the group H01L23/00
- H01L2223/544—Marks applied to semiconductor devices or parts
- H01L2223/54453—Marks applied to semiconductor devices or parts for use prior to dicing
- H01L2223/5446—Located in scribe lines
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/0002—Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Testing Or Measuring Of Semiconductors Or The Like (AREA)
- Semiconductor Memories (AREA)
Description
また、基準マークの平面形状はL字状、T字状、及び十字のいずれかであるのが好ましい。このような形状を採用すると、線状のパターンと比較して、基準マークが光学顕微鏡の視野において占める面積の割合が増えるので、試験装置において位置合わせが行い易くなる。
図1〜図20は、本実施形態に係る半導体ウエハの製造途中の断面図である。
上記した本実施形態では、図20に示してように、多層膜90を構成する膜のうち、三層目金属配線60c、60dに基準マークMを形成した。
図25は、第1例に係る半導体ウエハの断面図である。なお、本例以降では、図を見易くするために、スクライブ領域Rsにおける半導体ウエハの断面のみを示し、チップ領域Rcの断面は省略する
図25に示されるように、本例では、一層目金属配線41a、41b(図8参照)に基準マークMを形成する。
図26は、第2例に係る半導体ウエハの断面図である。
図27は、第3例に係る半導体ウエハの断面図である。
図28は、第4例に係る半導体ウエハの断面図である。
図29は、第5例に係る半導体ウエハの断面図である。
図30は、第6例に係る半導体ウエハの断面図である。
図31は、第7例に係る半導体ウエハの断面図である。
図32及び図33は、第8例に係る半導体ウエハの断面図である。
図34は、第9例に係る半導体ウエハの断面図である。
図35は、本例に係る半導体ウエハの断面図である。
図37及び図38は、本例に係る半導体ウエハの拡大の拡大平面図である。
図39は、本例に係る半導体ウエハの拡大平面図である。
図40は、本例に係る半導体ウエハの拡大平面図である。
図41は、本例に係る半導体ウエハの拡大平面図である。
上記した第1実施形態では、プローブガード114とウエハWとのXY方向の位置合わせをしたが、上記の基準マークMを用いることで、ウエハWの回転ずれも補正することができる。
前記半導体基板の上に形成された多層膜と、
前記多層膜を構成する少なくとも一つの膜に形成された基準マークとを有し、
前記基準マークが、複数の前記チップ領域を包含する仮想矩形の少なくとも一頂点に位置すると共に、前記チップ領域の一辺よりも長いことを特徴とする半導体ウエハ。
前記位置合わせの後、前記半導体ウエハにニードルを当て、該半導体ウエハのチップ領域に形成された素子の電気的特性について試験するステップとを有し、
前記基準マークが、複数の前記チップ領域を包含する仮想矩形の少なくとも一頂点に位置すると共に、前記チップ領域の一辺よりも長いことを特徴とする半導体ウエハの試験方法。
前記回転ずれが検出された場合に、前記回転ずれを補正するステップとを更に有することを特徴とする付記18に記載の半導体ウエハの試験方法。
Claims (10)
- チップ領域とスクライブ領域とを有する半導体基板と、
前記半導体基板の上に形成された多層膜と、
前記多層膜を構成する少なくとも一つの膜に形成された基準マークとを有し、
前記基準マークが、複数の前記チップ領域を包含する仮想矩形の少なくとも一頂点に位置すると共に、前記チップ領域の一辺よりも長いことを特徴とする半導体ウエハ。 - 前記基準マークが前記スクライブ領域に配されたことを特徴とする請求項1に記載の半導体ウエハ。
- 前記基準マークは、前記多層膜の複数の層に互いに重なるように複数形成されたことを特徴とする請求項1に記載の半導体ウエハ。
- 前記基準マークは、前記多層膜を構成する金属配線層に形成されたことを特徴とする請求項1に記載の半導体ウエハ。
- 前記金属配線の平面形状はストライプ状であり、該金属配線の集合体により前記基準マークが構成されたことを特徴とする請求項4に記載の半導体ウエハ。
- 前記基準マークは、前記多層膜の最上層のポリイミド保護膜の上に形成されたことを特徴とする請求項1に記載の半導体ウエハ。
- 前記基準マークは、前記多層膜に形成された複数の導電性プラグの集合体で構成されることを特徴とする請求項1に記載の半導体ウエハ。
- 前記基準マークの平面形状は、L字状、T字状、及び十字のいずれかであることを特徴とする請求項1に記載の半導体ウエハ。
- 半導体ウエハに形成された基準マークを光学顕微鏡で認識することにより、前記半導体ウエハと試験装置との位置合わせを行うステップと、
前記位置合わせの後、前記半導体ウエハにニードルを当て、該半導体ウエハのチップ領域に形成された素子の電気的特性について試験するステップとを有し、
前記基準マークが、複数の前記チップ領域を包含する仮想矩形の少なくとも一頂点に位置すると共に、前記チップ領域の一辺よりも長いことを特徴とする半導体ウエハの試験方法。 - 二つの前記基準マークのそれぞれの中心が基準直線上に位置しているかどうかを認識することにより、前記試験装置における前記半導体ウエハの回転ずれを検出するステップと、
前記回転ずれが検出された場合に、前記回転ずれを補正するステップとを更に有することを特徴とする請求項9に記載の半導体ウエハの試験方法。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006216838A JP4712641B2 (ja) | 2006-08-09 | 2006-08-09 | 半導体ウエハとその試験方法 |
US11/829,388 US9064877B2 (en) | 2006-08-09 | 2007-07-27 | Semiconductor wafer and method of testing the same |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006216838A JP4712641B2 (ja) | 2006-08-09 | 2006-08-09 | 半導体ウエハとその試験方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2008042065A JP2008042065A (ja) | 2008-02-21 |
JP4712641B2 true JP4712641B2 (ja) | 2011-06-29 |
Family
ID=39050119
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2006216838A Expired - Fee Related JP4712641B2 (ja) | 2006-08-09 | 2006-08-09 | 半導体ウエハとその試験方法 |
Country Status (2)
Country | Link |
---|---|
US (1) | US9064877B2 (ja) |
JP (1) | JP4712641B2 (ja) |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100720472B1 (ko) * | 2005-12-29 | 2007-05-22 | 동부일렉트로닉스 주식회사 | 씨모스 이미지 센서 및 그 제조방법 |
US7943529B2 (en) * | 2008-12-22 | 2011-05-17 | United Microelectronics Corp. | Passivation structure and fabricating method thereof |
JP5448675B2 (ja) * | 2009-09-25 | 2014-03-19 | パナソニック株式会社 | プローブカード及びそれを用いた半導体ウェーハの検査方法 |
JP6377936B2 (ja) * | 2014-04-01 | 2018-08-22 | エイブリック株式会社 | 半導体ウェハ |
JP6344991B2 (ja) * | 2014-06-17 | 2018-06-20 | キヤノン株式会社 | 撮像装置の製造方法 |
US10515903B2 (en) * | 2018-05-18 | 2019-12-24 | International Business Machines Corporation | Selective CVD alignment-mark topography assist for non-volatile memory |
JP7288300B2 (ja) | 2018-08-17 | 2023-06-07 | キオクシア株式会社 | 半導体基板および半導体装置 |
CN111693850B (zh) * | 2020-06-17 | 2023-03-28 | 西安微电子技术研究所 | 一种芯片抗辐照性能的监控方法 |
Family Cites Families (20)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4343877A (en) * | 1981-01-02 | 1982-08-10 | Amdahl Corporation | System for design and production of integrated circuit photomasks and integrated circuit devices |
JPS63288009A (ja) * | 1987-05-20 | 1988-11-25 | Hitachi Ltd | ウエハとウエハ処理工程管理方法 |
JP3174786B2 (ja) * | 1991-05-31 | 2001-06-11 | 富士通株式会社 | 半導体装置の製造方法 |
US5206181A (en) * | 1991-06-03 | 1993-04-27 | Motorola, Inc. | Method for manufacturing a semiconductor device with a slotted metal test pad to prevent lift-off during wafer scribing |
JPH05198465A (ja) * | 1992-01-23 | 1993-08-06 | Hitachi Ltd | 半導体ウエハおよび半導体集積回路装置の製造方法 |
KR0156422B1 (ko) * | 1995-10-05 | 1999-02-01 | 김광호 | 반도체장치 제조용 레티클 |
JPH11274357A (ja) * | 1998-03-20 | 1999-10-08 | Sony Corp | 電子部品の分割方法および分割装置 |
US6303423B1 (en) * | 1998-12-21 | 2001-10-16 | Megic Corporation | Method for forming high performance system-on-chip using post passivation process |
JP4504515B2 (ja) * | 2000-06-13 | 2010-07-14 | ルネサスエレクトロニクス株式会社 | 半導体装置及びその製造方法 |
JP2002083784A (ja) | 2000-09-07 | 2002-03-22 | Sanyo Electric Co Ltd | 半導体装置の製造方法 |
JP2003007604A (ja) | 2001-06-27 | 2003-01-10 | Matsushita Electric Ind Co Ltd | 半導体装置の製造方法および半導体装置の検査方法 |
JP4061108B2 (ja) | 2002-04-09 | 2008-03-12 | 株式会社リコー | 実装装置 |
JP2003332270A (ja) * | 2002-05-15 | 2003-11-21 | Renesas Technology Corp | 半導体装置およびその製造方法 |
WO2004097916A1 (ja) * | 2003-04-30 | 2004-11-11 | Fujitsu Limited | 半導体装置の製造方法、半導体ウエハおよび半導体装置 |
US6940107B1 (en) * | 2003-12-12 | 2005-09-06 | Marvell International Ltd. | Fuse structures, methods of making and using the same, and integrated circuits including the same |
JP2005252196A (ja) * | 2004-03-08 | 2005-09-15 | Toshiba Corp | 半導体装置及びその製造方法 |
JP4377300B2 (ja) * | 2004-06-22 | 2009-12-02 | Necエレクトロニクス株式会社 | 半導体ウエハおよび半導体装置の製造方法 |
US20060022195A1 (en) * | 2004-08-01 | 2006-02-02 | Kun-Chih Wang | Scribe line structure |
JP4570446B2 (ja) * | 2004-11-16 | 2010-10-27 | パナソニック株式会社 | 半導体ウェハーおよびその検査方法 |
US7755207B2 (en) * | 2005-07-27 | 2010-07-13 | Ricoh Company, Ltd. | Wafer, reticle, and exposure method using the wafer and reticle |
-
2006
- 2006-08-09 JP JP2006216838A patent/JP4712641B2/ja not_active Expired - Fee Related
-
2007
- 2007-07-27 US US11/829,388 patent/US9064877B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
US20080036485A1 (en) | 2008-02-14 |
US9064877B2 (en) | 2015-06-23 |
JP2008042065A (ja) | 2008-02-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4712641B2 (ja) | 半導体ウエハとその試験方法 | |
JP5104317B2 (ja) | 半導体装置、半導体ウエハ構造、及び半導体ウエハ構造の製造方法 | |
US8076780B2 (en) | Semiconductor device with pads of enhanced moisture blocking ability | |
KR101109028B1 (ko) | 반도체 장치 및 그 제조 방법 | |
US8558352B2 (en) | Semiconductor integrated circuit device and process for manufacturing the same | |
US7812385B2 (en) | Ferroelectric capacitor device and method with optimum hysteresis characteristics | |
KR100361121B1 (ko) | 반도체 장치 및 그 제조 방법 | |
US20090072287A1 (en) | Semiconductor device and its manufacturing method | |
US8742479B2 (en) | Semiconductor device and method of manufacturing the same | |
US20050205913A1 (en) | Semiconductor substrate and method of fabricating semiconductor device | |
US7768082B2 (en) | Surface-shape sensor and method of manufacturing the same | |
JP2008210893A (ja) | 半導体装置とその製造方法 | |
JP5168273B2 (ja) | 半導体装置とその製造方法 | |
US6452284B1 (en) | Semiconductor device substrate and a process for altering a semiconductor device | |
CN101213655A (zh) | 半导体器件及其制造方法 | |
JPWO2007116501A1 (ja) | 半導体装置及びその製造方法 | |
JP5785523B2 (ja) | 半導体装置及びその製造方法 | |
JP4920855B2 (ja) | 半導体装置及びその製造方法 | |
KR20020016337A (ko) | 신뢰성 있는 고집적 강유전체 커패시터 제조 방법 | |
US20200058485A1 (en) | Hydrogen ventilation of cmos wafers | |
JP5423723B2 (ja) | 半導体装置及びその製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A712 Effective date: 20080731 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20090521 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20091224 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20110322 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20110323 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 4712641 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313111 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
LAPS | Cancellation because of no payment of annual fees |