JP4635897B2 - 半導体装置及びその製造方法 - Google Patents
半導体装置及びその製造方法 Download PDFInfo
- Publication number
- JP4635897B2 JP4635897B2 JP2006038252A JP2006038252A JP4635897B2 JP 4635897 B2 JP4635897 B2 JP 4635897B2 JP 2006038252 A JP2006038252 A JP 2006038252A JP 2006038252 A JP2006038252 A JP 2006038252A JP 4635897 B2 JP4635897 B2 JP 4635897B2
- Authority
- JP
- Japan
- Prior art keywords
- layer
- insulating film
- semiconductor device
- channel
- semiconductor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/62—Fin field-effect transistors [FinFET]
- H10D30/6212—Fin field-effect transistors [FinFET] having fin-shaped semiconductor bodies having non-rectangular cross-sections
-
- H10P10/00—
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/024—Manufacture or treatment of FETs having insulated gates [IGFET] of fin field-effect transistors [FinFET]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/67—Thin-film transistors [TFT]
- H10D30/674—Thin-film transistors [TFT] characterised by the active materials
- H10D30/6741—Group IV materials, e.g. germanium or silicon carbide
- H10D30/6748—Group IV materials, e.g. germanium or silicon carbide having a multilayer structure or superlattice structure
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/01—Manufacture or treatment
- H10D62/021—Forming source or drain recesses by etching e.g. recessing by etching and then refilling
Landscapes
- Thin Film Transistor (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
Description
図1〜図3は、本発明の第1の実施形態に係わるマルチゲートMISFETの概略構成を説明するためのもので、図1は平面図、図2は鳥瞰図、図3(a)は図1のA−A’断面図、図3(b)は図1のB−B’断面図である。
図10及び図11は、本発明の第2の実施形態に係わるマルチゲートMISFETの概略構成を説明するためのもので、図10は平面図、図11(a)は図10のA−A’断面図、図11(b)は図10のC−C’断面図である。なお、図1乃至図3と同一部分には同一符号を付して、その詳しい説明は省略する。
なお、本発明は上述した各実施形態に限定されるものではない。
12…Si酸化膜(埋め込み絶縁膜)
13…SiGe層
15…Si層
16…Ge層
17…Si層
18…Si窒化膜(マスク材)
21…Ge層(半導体層)
22…Si酸化膜(酸化濃縮絶縁膜)
23…ゲート絶縁膜
24…ゲート電極
25…エクステンション領域
26…ゲート側壁絶縁膜
27…ソース・ドレイン電極
31…ゲート側壁絶縁膜
32…選択成長Si層
33…選択成長SiGe層
Claims (19)
- 面方位が(100)の単結晶半導体基板上に形成された絶縁膜上に前記単結晶半導体基板の<110>軸方向に沿って島状に形成され、前記<110>軸方向に沿った複数の側面を有し、該側面のうち隣接する側面の成す角が全て90度よりも大きく、前記<110>軸方向と垂直な断面が上下及び左右に対称性を有し、SiGe層に酸化処理を施すことにより形成された半導体層と、
前記側面のチャネルとすべき複数の側面に跨った領域上に形成されたゲート絶縁膜と、
前記側面のチャネルとすべき複数の側面に跨った領域上に前記ゲート絶縁膜を介して形成されたゲート電極と、
前記半導体層に接して形成されたソース・ドレイン電極と、
を具備したことを特徴とする半導体装置。 - 前記絶縁膜の表面上の一部であって、前記半導体層のチャネルとすべき領域に対向する領域が除去され、前記ゲート絶縁膜及びゲート電極は、前記半導体層の一部を囲むように前記側面の全てに形成されていることを特徴とする請求項1記載の半導体装置。
- 前記半導体層は、Geであることを特徴とする請求項1又は2記載の半導体装置。
- 前記半導体層のチャネルはGeであり、前記ソース・ドレイン電極とチャネルとの間に、Si又はSiGeのエクステンション層が形成されていることを特徴とする請求項1又は2記載の半導体装置。
- 前記半導体層のチャネルはGeであり、前記ソース・ドレイン電極は、ジャーマナイド,ジャーマノシリサイド,又はシリサイドであり、前記チャネルに接して設けられていることを特徴とする請求項1又は2記載の半導体装置。
- 前記側面のうちの4つが、(111)面であることを特徴とする請求項1〜5の何れかに記載の半導体装置。
- 前記半導体層の前記<110>軸方向に垂直な断面は、六角形であることを特徴とする請求項1〜6の何れかに記載の半導体装置。
- 前記ゲート電極は、前記<110>軸方向と交差する方向に沿って前記絶縁膜上に配置されていることを特徴とする請求項1〜7の何れかに記載の半導体装置。
- 面方位が(100)の基板と、
前記基板上に形成された埋め込み絶縁膜と、
前記埋め込み絶縁膜上に、前記基板の<110>軸方向に沿って島状に形成され、前記<110>軸方向に沿った複数の側面を有し、該側面のうち隣接する側面の成す角が全て90度より大きく、前記<110>軸方向と垂直な断面が上下及び左右に対称性を有する六角形であり、SiGe層に酸化処理を施すことにより形成された半導体層と、
前記半導体層の一部を囲むように、前記<110>軸方向に沿った側面上に形成されたゲート絶縁膜と、
前記半導体層の一部を囲むように、前記ゲート絶縁膜上に形成されたゲート電極と、
前記半導体層に接して形成され、前記半導体層の前記ゲート電極で囲まれたチャネル領域を挟んで形成されたソース・ドレイン電極と、
を具備したことを特徴とする半導体装置。 - 前記絶縁膜の表面上の一部であって、前記半導体層のチャネルとすべき領域に対向する領域が除去され、前記ゲート絶縁膜及びゲート電極は、前記半導体層の一部を囲むように該半導体層の前記<110>軸方向に沿った側面の全てに形成されていることを特徴とする請求項9記載の半導体装置。
- 前記半導体層は、Geであることを特徴とする請求項9又は10記載の半導体装置。
- 前記半導体層のチャネルはGeであり、前記ソース・ドレイン電極とチャネルとの間に、Si又はSiGeのエクステンション層が形成されていることを特徴とする請求項9又は10記載の半導体装置。
- 前記半導体層のチャネルはGeであり、前記ソース・ドレイン電極は、ジャーマナイド、ジャーマノシリサイド、又はシリサイドであり、前記チャネル領域に接して設けられていることを特徴とする請求項9又は10記載の半導体装置。
- 前記半導体層の前記<110>軸方向に沿った側面のうちの4つが、(111)面であることを特徴とする請求項9〜13の何れかに記載の半導体装置。
- 前記ゲート電極は、前記<110>軸方向と交差する方向に沿って前記絶縁膜上に配置されていることを特徴とする請求項9〜14の何れかに記載の半導体装置。
- 絶縁膜上にSiGe層を形成する工程と、
前記SiGe層を半導体装置形成領域に合わせて選択的にエッチングすることにより、該SiGe層を一方向に沿って島状に残す工程と、
前記SiGe層に酸化処理を施すことにより、前記一方向に沿った複数の側面を有し、該側面のうち隣接する側面の成す角が全て90度よりも大きく、前記一方向と垂直な断面が上下及び左右に対称性を有するGe層を形成する工程と、
前記Ge層の側面のチャネルとすべき複数の側面に跨った領域上に、ゲート絶縁膜を介してゲート電極を形成する工程と、
前記ゲート電極をマスクに用いて、前記Ge層に接してソース・ドレイン電極を形成する工程と、
を含むことを特徴とする半導体装置の製造方法。 - 前記絶縁膜は、面方位が(100)の単結晶半導体基板上に形成され、前記SiGe層は、前記基板の<110>軸方向に沿って島状に残されることを特徴とする請求項16記載の半導体装置の製造方法。
- 前記Ge層の前記<110>軸方向に垂直な断面は六角形であり、前記Ge層の前記<110>軸方向に沿った側面のうちの4つは(111)面となっていることを特徴とする請求項17記載の半導体装置の製造方法。
- 前記ソース・ドレイン電極を形成する工程の前に、前記ゲート電極をマスクに用いて前記チャネルに隣接する領域に、Si又はSiGeのエピタキシャル成長と熱処理によりSiGe層を形成することを特徴とする請求項16〜18の何れかに記載の半導体装置の製造方法。
Priority Applications (5)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2006038252A JP4635897B2 (ja) | 2006-02-15 | 2006-02-15 | 半導体装置及びその製造方法 |
| US11/705,450 US7622773B2 (en) | 2006-02-15 | 2007-02-13 | Semiconductor device including multi-gate metal-insulator-semiconductor (MIS) transistor |
| KR1020070015185A KR100819643B1 (ko) | 2006-02-15 | 2007-02-14 | 반도체 장치 및 이를 제조하는 방법 |
| DE102007007261A DE102007007261B4 (de) | 2006-02-15 | 2007-02-14 | Halbleitervorrichtung und Verfahren zum Herstellen derselben |
| CNB2007100879678A CN100517759C (zh) | 2006-02-15 | 2007-02-15 | 半导体器件及其制造方法 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2006038252A JP4635897B2 (ja) | 2006-02-15 | 2006-02-15 | 半導体装置及びその製造方法 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2007220809A JP2007220809A (ja) | 2007-08-30 |
| JP4635897B2 true JP4635897B2 (ja) | 2011-02-23 |
Family
ID=38289025
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2006038252A Expired - Lifetime JP4635897B2 (ja) | 2006-02-15 | 2006-02-15 | 半導体装置及びその製造方法 |
Country Status (5)
| Country | Link |
|---|---|
| US (1) | US7622773B2 (ja) |
| JP (1) | JP4635897B2 (ja) |
| KR (1) | KR100819643B1 (ja) |
| CN (1) | CN100517759C (ja) |
| DE (1) | DE102007007261B4 (ja) |
Families Citing this family (55)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP4504390B2 (ja) * | 2007-02-27 | 2010-07-14 | 株式会社東芝 | 相補型半導体装置 |
| JP2009032955A (ja) * | 2007-07-27 | 2009-02-12 | Toshiba Corp | 半導体装置、およびその製造方法 |
| JP2011507231A (ja) * | 2007-12-07 | 2011-03-03 | エージェンシー フォー サイエンス,テクノロジー アンド リサーチ | シリコン−ゲルマニウムナノワイヤ構造およびその形成方法 |
| US7727830B2 (en) * | 2007-12-31 | 2010-06-01 | Intel Corporation | Fabrication of germanium nanowire transistors |
| WO2009150999A1 (ja) * | 2008-06-09 | 2009-12-17 | 独立行政法人産業技術総合研究所 | ナノワイヤ電界効果トランジスタ及びその作製方法、並びにこれを含む集積回路 |
| DE102008030853B4 (de) * | 2008-06-30 | 2014-04-30 | Globalfoundries Dresden Module One Limited Liability Company & Co. Kg | Dreidimensionaler Transistor mit einer Doppelkanal-Konfiguration |
| US7504654B1 (en) * | 2008-07-29 | 2009-03-17 | International Business Machines Corporation | Structure for logical “OR” using ballistics transistor technology |
| JP4724231B2 (ja) | 2009-01-29 | 2011-07-13 | 株式会社東芝 | 半導体装置およびその製造方法 |
| JP5645368B2 (ja) * | 2009-04-14 | 2014-12-24 | 株式会社日立製作所 | 半導体装置およびその製造方法 |
| US8053299B2 (en) * | 2009-04-17 | 2011-11-08 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method of fabrication of a FinFET element |
| JP2010267713A (ja) * | 2009-05-13 | 2010-11-25 | Panasonic Corp | 半導体装置及びその製造方法 |
| US8362575B2 (en) * | 2009-09-29 | 2013-01-29 | Taiwan Semiconductor Manufacturing Company, Ltd. | Controlling the shape of source/drain regions in FinFETs |
| US8653608B2 (en) * | 2009-10-27 | 2014-02-18 | Taiwan Semiconductor Manufacturing Company, Ltd. | FinFET design with reduced current crowding |
| US7993999B2 (en) * | 2009-11-09 | 2011-08-09 | International Business Machines Corporation | High-K/metal gate CMOS finFET with improved pFET threshold voltage |
| US8269209B2 (en) * | 2009-12-18 | 2012-09-18 | Intel Corporation | Isolation for nanowire devices |
| US8310013B2 (en) | 2010-02-11 | 2012-11-13 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method of fabricating a FinFET device |
| US8263451B2 (en) * | 2010-02-26 | 2012-09-11 | Taiwan Semiconductor Manufacturing Company, Ltd. | Epitaxy profile engineering for FinFETs |
| US9312179B2 (en) | 2010-03-17 | 2016-04-12 | Taiwan-Semiconductor Manufacturing Co., Ltd. | Method of making a finFET, and finFET formed by the method |
| US8796759B2 (en) | 2010-07-15 | 2014-08-05 | Taiwan Semiconductor Manufacturing Company, Ltd. | Fin-like field effect transistor (FinFET) device and method of manufacturing same |
| US20120199888A1 (en) * | 2011-02-09 | 2012-08-09 | United Microelectronics Corporation | Fin field-effect transistor structure |
| US8236634B1 (en) * | 2011-03-17 | 2012-08-07 | International Business Machines Corporation | Integration of fin-based devices and ETSOI devices |
| TWI597842B (zh) | 2011-03-25 | 2017-09-01 | 半導體能源研究所股份有限公司 | 場效電晶體及包含該場效電晶體之記憶體與半導體電路 |
| US9035774B2 (en) | 2011-04-11 | 2015-05-19 | Lone Star Ip Holdings, Lp | Interrogator and system employing the same |
| US9461160B2 (en) | 2011-12-19 | 2016-10-04 | Intel Corporation | Non-planar III-N transistor |
| US9466696B2 (en) | 2012-01-24 | 2016-10-11 | Taiwan Semiconductor Manufacturing Company, Ltd. | FinFETs and methods for forming the same |
| US9281378B2 (en) | 2012-01-24 | 2016-03-08 | Taiwan Semiconductor Manufacturing Company, Ltd. | Fin recess last process for FinFET fabrication |
| US9171925B2 (en) * | 2012-01-24 | 2015-10-27 | Taiwan Semiconductor Manufacturing Company, Ltd. | Multi-gate devices with replaced-channels and methods for forming the same |
| US9559189B2 (en) | 2012-04-16 | 2017-01-31 | United Microelectronics Corp. | Non-planar FET |
| US8847281B2 (en) | 2012-07-27 | 2014-09-30 | Intel Corporation | High mobility strained channels for fin-based transistors |
| US20140030876A1 (en) * | 2012-07-27 | 2014-01-30 | Globalfoundries Inc. | Methods for fabricating high carrier mobility finfet structures |
| US20140054705A1 (en) * | 2012-08-27 | 2014-02-27 | International Business Machines Corporation | Silicon germanium channel with silicon buffer regions for fin field effect transistor device |
| EP2717316B1 (en) * | 2012-10-05 | 2019-08-14 | IMEC vzw | Method for producing strained germanium fin structures |
| CN103794498B (zh) * | 2012-10-29 | 2016-12-21 | 中芯国际集成电路制造(上海)有限公司 | 一种半导体器件及其制备方法 |
| US9349837B2 (en) | 2012-11-09 | 2016-05-24 | Taiwan Semiconductor Manufacturing Company, Ltd. | Recessing STI to increase Fin height in Fin-first process |
| US9443962B2 (en) | 2012-11-09 | 2016-09-13 | Taiwan Semiconductor Manufacturing Company, Ltd. | Recessing STI to increase fin height in fin-first process |
| US9299809B2 (en) * | 2012-12-17 | 2016-03-29 | Globalfoundries Inc. | Methods of forming fins for a FinFET device wherein the fins have a high germanium content |
| US8768271B1 (en) | 2012-12-19 | 2014-07-01 | Intel Corporation | Group III-N transistors on nanoscale template structures |
| US8963258B2 (en) | 2013-03-13 | 2015-02-24 | Taiwan Semiconductor Manufacturing Company | FinFET with bottom SiGe layer in source/drain |
| US8796093B1 (en) * | 2013-03-14 | 2014-08-05 | International Business Machines Corporation | Doping of FinFET structures |
| KR102038486B1 (ko) | 2013-04-09 | 2019-10-30 | 삼성전자 주식회사 | 반도체 장치 및 그 제조 방법 |
| WO2014209393A1 (en) * | 2013-06-28 | 2014-12-31 | Intel Corporation | NANOSTRUCTURES AND NANOFEATURES WITH Si (111) PLANES ON Si (100) WAFERS FOR III-N EPITAXY |
| US9245882B2 (en) * | 2013-09-27 | 2016-01-26 | Taiwan Semiconductor Manufacturing Company, Ltd. | FinFETs with gradient germanium-containing channels |
| CN105493251A (zh) * | 2013-09-27 | 2016-04-13 | 英特尔公司 | 具有多层柔性衬底的非平面半导体器件 |
| US9299768B2 (en) * | 2013-10-06 | 2016-03-29 | Taiwan Semiconductor Manufacturing Company Limited | Semiconductor device with non-linear surface |
| US9837537B2 (en) * | 2014-02-17 | 2017-12-05 | Taiwan Semiconductor Manufacturing Company Limited | Semiconductor device and formation thereof |
| US9196479B1 (en) | 2014-07-03 | 2015-11-24 | International Business Machines Corporation | Method of co-integration of strained silicon and strained germanium in semiconductor devices including fin structures |
| US9472575B2 (en) * | 2015-02-06 | 2016-10-18 | International Business Machines Corporation | Formation of strained fins in a finFET device |
| US9577099B2 (en) * | 2015-03-09 | 2017-02-21 | Globalfoundries Inc. | Diamond shaped source drain epitaxy with underlying buffer layer |
| US9954107B2 (en) | 2015-05-05 | 2018-04-24 | International Business Machines Corporation | Strained FinFET source drain isolation |
| US9761667B2 (en) * | 2015-07-30 | 2017-09-12 | International Business Machines Corporation | Semiconductor structure with a silicon germanium alloy fin and silicon germanium alloy pad structure |
| EP3394896B1 (en) * | 2015-12-24 | 2025-10-08 | Tahoe Research, Ltd. | Methods of forming doped source/drain contacts and structures formed thereby |
| US20190172920A1 (en) * | 2017-12-06 | 2019-06-06 | Nanya Technology Corporation | Junctionless transistor device and method for preparing the same |
| US10622208B2 (en) | 2017-12-22 | 2020-04-14 | International Business Machines Corporation | Lateral semiconductor nanotube with hexagonal shape |
| US11195764B2 (en) * | 2018-04-04 | 2021-12-07 | International Business Machines Corporation | Vertical transport field-effect transistors having germanium channel surfaces |
| US11670675B2 (en) | 2020-12-04 | 2023-06-06 | United Semiconductor Japan Co., Ltd. | Semiconductor device |
Family Cites Families (15)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP3647777B2 (ja) | 2001-07-06 | 2005-05-18 | 株式会社東芝 | 電界効果トランジスタの製造方法及び集積回路素子 |
| JP2003060065A (ja) * | 2001-08-09 | 2003-02-28 | Sanyo Electric Co Ltd | 半導体装置のパターンレイアウト方法 |
| JP3782021B2 (ja) | 2002-02-22 | 2006-06-07 | 株式会社東芝 | 半導体装置、半導体装置の製造方法、半導体基板の製造方法 |
| AU2003261205A1 (en) | 2002-07-19 | 2004-02-09 | President And Fellows Of Harvard College | Nanoscale coherent optical components |
| US7051945B2 (en) * | 2002-09-30 | 2006-05-30 | Nanosys, Inc | Applications of nano-enabled large area macroelectronic substrates incorporating nanowires and nanowire composites |
| US7432522B2 (en) * | 2003-04-04 | 2008-10-07 | Qunano Ab | Nanowhiskers with pn junctions, doped nanowhiskers, and methods for preparing them |
| US6911383B2 (en) * | 2003-06-26 | 2005-06-28 | International Business Machines Corporation | Hybrid planar and finFET CMOS devices |
| WO2005036651A1 (ja) * | 2003-10-09 | 2005-04-21 | Nec Corporation | 半導体装置及びその製造方法 |
| US7385247B2 (en) | 2004-01-17 | 2008-06-10 | Samsung Electronics Co., Ltd. | At least penta-sided-channel type of FinFET transistor |
| EP1555688B1 (en) | 2004-01-17 | 2009-11-11 | Samsung Electronics Co., Ltd. | Method of manufacturing a multi-sided-channel finfet transistor |
| KR100526887B1 (ko) * | 2004-02-10 | 2005-11-09 | 삼성전자주식회사 | 전계효과 트랜지스터 및 그의 제조방법 |
| WO2005096076A1 (en) * | 2004-03-30 | 2005-10-13 | Ecole Polytechnique Federale De Lausanne (Epfl) | Light phase modulator |
| KR100613338B1 (ko) | 2004-05-18 | 2006-08-22 | 동부일렉트로닉스 주식회사 | 모스 트랜지스터 및 그 제조 방법 |
| US7547637B2 (en) | 2005-06-21 | 2009-06-16 | Intel Corporation | Methods for patterning a semiconductor film |
| US7554621B2 (en) * | 2006-06-26 | 2009-06-30 | Panasonic Corporation | Nanostructured integrated circuits with capacitors |
-
2006
- 2006-02-15 JP JP2006038252A patent/JP4635897B2/ja not_active Expired - Lifetime
-
2007
- 2007-02-13 US US11/705,450 patent/US7622773B2/en active Active
- 2007-02-14 KR KR1020070015185A patent/KR100819643B1/ko active Active
- 2007-02-14 DE DE102007007261A patent/DE102007007261B4/de active Active
- 2007-02-15 CN CNB2007100879678A patent/CN100517759C/zh active Active
Also Published As
| Publication number | Publication date |
|---|---|
| CN101022132A (zh) | 2007-08-22 |
| US20070241399A1 (en) | 2007-10-18 |
| US7622773B2 (en) | 2009-11-24 |
| CN100517759C (zh) | 2009-07-22 |
| KR20070082528A (ko) | 2007-08-21 |
| DE102007007261A1 (de) | 2007-08-23 |
| DE102007007261B4 (de) | 2010-03-18 |
| KR100819643B1 (ko) | 2008-04-04 |
| JP2007220809A (ja) | 2007-08-30 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP4635897B2 (ja) | 半導体装置及びその製造方法 | |
| US9673302B2 (en) | Conversion of strain-inducing buffer to electrical insulator | |
| US8008751B2 (en) | Semiconductor device and manufacturing method thereof | |
| CN100530567C (zh) | 形成双栅极场效应晶体管的方法 | |
| US8154082B2 (en) | Semiconductor device and manufacturing method thereof | |
| US7326634B2 (en) | Bulk non-planar transistor having strained enhanced mobility and methods of fabrication | |
| JP4271210B2 (ja) | 電界効果トランジスタ、集積回路素子、及びそれらの製造方法 | |
| CN101404257B (zh) | 场效应晶体管及其制造方法 | |
| KR101354844B1 (ko) | 반도체 장치 및 그의 제조 방법 | |
| KR101324380B1 (ko) | 반도체 장치 및 그 제조 방법 | |
| JP4239203B2 (ja) | 半導体装置とその製造方法 | |
| WO2011066725A1 (zh) | 混合晶向积累型全包围栅cmos场效应晶体管 | |
| CN105261645B (zh) | 半导体装置及其制作方法 | |
| US20060118776A1 (en) | Field effect transistor | |
| JP2010129974A (ja) | 相補型半導体装置とその製造方法 | |
| US20230154985A1 (en) | Semiconductor structure and method of forming the same | |
| CN114664944A (zh) | 半导体结构及其形成方法 | |
| JP2010118566A (ja) | 半導体装置 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20091005 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20100427 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100625 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20100720 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100921 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20101019 |
|
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20101108 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20131203 Year of fee payment: 3 |
|
| R150 | Certificate of patent or registration of utility model |
Ref document number: 4635897 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| S533 | Written request for registration of change of name |
Free format text: JAPANESE INTERMEDIATE CODE: R313533 |
|
| R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
| S533 | Written request for registration of change of name |
Free format text: JAPANESE INTERMEDIATE CODE: R313533 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |