JP4386918B2 - レベルシフト回路及びこれを備えた半導体集積回路 - Google Patents
レベルシフト回路及びこれを備えた半導体集積回路 Download PDFInfo
- Publication number
- JP4386918B2 JP4386918B2 JP2006519717A JP2006519717A JP4386918B2 JP 4386918 B2 JP4386918 B2 JP 4386918B2 JP 2006519717 A JP2006519717 A JP 2006519717A JP 2006519717 A JP2006519717 A JP 2006519717A JP 4386918 B2 JP4386918 B2 JP 4386918B2
- Authority
- JP
- Japan
- Prior art keywords
- channel transistor
- drain
- level shift
- shift circuit
- transistor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K3/00—Circuits for generating electric pulses; Monostable, bistable or multistable circuits
- H03K3/01—Details
- H03K3/012—Modifications of generator to improve response time or to decrease power consumption
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K3/00—Circuits for generating electric pulses; Monostable, bistable or multistable circuits
- H03K3/02—Generators characterised by the type of circuit or by the means used for producing pulses
- H03K3/353—Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of field-effect transistors with internal or external positive feedback
- H03K3/356—Bistable circuits
- H03K3/356104—Bistable circuits using complementary field-effect transistors
- H03K3/356113—Bistable circuits using complementary field-effect transistors using additional transistors in the input circuit
- H03K3/35613—Bistable circuits using complementary field-effect transistors using additional transistors in the input circuit the input circuit having a differential configuration
Landscapes
- Logic Circuits (AREA)
Description
図1は本発明の実施形態1のレベルシフト回路の構成図を示す。
次に、本発明の実施形態2のレベルシフト回路について説明する。
次に、本発明の実施形態3のレベルシフト回路について説明する。
図4は、本発明の実施形態4のレベルシフト回路を示す。
Tp2 第2のPchMOSトランジスタ
Tn1 第1のNchMOSトランジスタ
Tn2 第2のNchMOSトランジスタ
Tp3、Tp4 PchMOSトランジスタ(抵抗)
Tn3 NchMOSトランジスタ(抵抗)
Tn4 NchMOSトランジスタ
BUF1、
BUF2、BUF3 バッファ
A、B ノード
IN 入力端子
OUT 出力端子
OUTP、OUTN 差動出力端子
VDDH 高電源電圧
VDDL 低電源電圧
VSSH 高電源電圧側のグランド
VSSL 低電源電圧側のグランド
Stb 待機モード信号
(ON/OFF切換信号及び動作モード切換信号)
Claims (9)
- ソースが高電圧電源に接続された第1及び第2のPチャネルトランジスタと、
ソースがグランドに接続された第1及び第2のNチャネルトランジスタとを含み、
低電源電圧動作回路からの入力信号と同位相及び逆位相の相補の入力信号が、各々、前記第1及び第2のNチャネルトランジスタのゲートに接続され、
前記第1のNチャネルトランジスタのドレインは、前記第1のPチャネルトランジスタのドレイン及び前記第2のPチャネルトランジスタのゲートに接続され、
前記第2のNチャネルトランジスタのドレインは、前記第2のPチャネルトランジスタのドレイン及び前記第1のPチャネルトランジスタのゲートに接続され、
更に、前記第1のNチャネルトランジスタのドレインと前記第2のNチャネルトランジスタのドレインとを接続する抵抗を有し、
前記第2のNチャネルトランジスタのドレインは、高電源電圧動作回路への出力端子となり、
前記抵抗が、電流経路の一端が前記第1のNチャネルトランジスタのドレインに接続され、前記電流経路の他端が前記第2のNチャネルトランジスタのドレインに接続され、ゲートが固定電圧源に接続されたトランジスタで形成された
ことを特徴とするレベルシフト回路。 - 前記請求項1記載のレベルシフト回路において、
前記抵抗は、Pチャネルトランジスタで構成され、
前記Pチャネルトランジスタは、
ゲートがグランドに、ソースが前記第1のNチャネルトランジスタのドレインに、ドレインが前記第2のNチャネルトランジスタのドレインに各々接続されて、常時ON状態となっている
ことを特徴とするレベルシフト回路。 - 前記請求項1記載のレベルシフト回路において、
前記抵抗は、Nチャネルトランジスタで構成され、
前記Nチャネルトランジスタは、
ゲートが高電圧電源に、ソースが前記第1のNチャネルトランジスタのドレインに、ドレインが前記第2のNチャネルトランジスタのドレインに各々接続されて、常時ON状態となっている
ことを特徴とするレベルシフト回路。 - 前記請求項1記載のレベルシフト回路において、
前記抵抗は、Pチャネルトランジスタで構成され、
前記Pチャネルトランジスタは、
ゲートにON/OFF動作切換信号が入力され、ソースが前記第1のNチャネルトランジスタのドレインに、ドレインが前記第2のNチャネルトランジスタのドレインに各々接続される
ことを特徴とするレベルシフト回路。 - 前記請求項1記載のレベルシフト回路において、
前記抵抗は、Nチャネルトランジスタで構成され、
前記Nチャネルトランジスタは、
ゲートにON/OFF動作切換信号が入力され、ソースが前記第1のNチャネルトランジスタのドレインに、ドレインが前記第2のNチャネルトランジスタのドレインに各々接続される
ことを特徴とするレベルシフト回路。 - 前記請求項4又は5記載のレベルシフト回路において、
前記ON/OFF動作切換信号は、外部から入力される動作モード切換信号である
ことを特徴とするレベルシフト回路。 - 前記請求項1〜6の何れか1項に記載のレベルシフト回路において、
前記第1及び第2のNチャネルトランジスタの両ドレインは、前記高電源電圧動作回路への差動出力端子となる
ことを特徴とするレベルシフト回路。 - 前記請求項1〜7の何れか1項に記載のレベルシフト回路を備えた
ことを特徴とする半導体集積回路。 - 前記請求項1記載のレベルシフト回路において、
前記第2のPチャンネルトランジスタ、前記抵抗及び前記第1のNチャンネルトランジスタの直列接続の合計抵抗値の値に対する前記抵抗及び前記第1のNチャンネルトランジスタの直列接続の合計抵抗値の比を前記高電圧電源の電圧値に掛けた値が、前記高電源電圧動作回路を駆動するに必要な電圧よりも高くなるように、前記抵抗の値が、前記第2のPチャンネルトランジスタ及び前記第1のNチャンネルトランジスタのON抵抗値に対して選択される
ことを特徴とするレベルシフト回路。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005041291 | 2005-02-17 | ||
JP2005041291 | 2005-02-17 | ||
PCT/JP2005/019780 WO2006087845A1 (ja) | 2005-02-17 | 2005-10-27 | レベルシフト回路及びこれを備えた半導体集積回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPWO2006087845A1 JPWO2006087845A1 (ja) | 2008-08-07 |
JP4386918B2 true JP4386918B2 (ja) | 2009-12-16 |
Family
ID=36916259
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2006519717A Active JP4386918B2 (ja) | 2005-02-17 | 2005-10-27 | レベルシフト回路及びこれを備えた半導体集積回路 |
Country Status (5)
Country | Link |
---|---|
US (1) | US20090015313A1 (ja) |
EP (1) | EP1715584A4 (ja) |
JP (1) | JP4386918B2 (ja) |
CN (1) | CN100495923C (ja) |
WO (1) | WO2006087845A1 (ja) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2006295322A (ja) * | 2005-04-06 | 2006-10-26 | Nec Electronics Corp | レベルシフタ回路 |
US20080088352A1 (en) * | 2006-10-12 | 2008-04-17 | Himax Technologies Limited | Level shift circuit |
CN102859877B (zh) * | 2010-05-24 | 2015-01-07 | 松下电器产业株式会社 | 电平位移器及包括该电平位移器的半导体集成电路 |
US8324933B2 (en) * | 2011-02-18 | 2012-12-04 | International Business Machines Corporation | Implementing dual speed level shifter with automatic mode control |
CN104813404B (zh) * | 2012-12-27 | 2017-12-26 | 英特尔公司 | 用于降低动态功率和峰值电流的sram位线和写入辅助装置与方法及双输入电平移位器 |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH05300001A (ja) * | 1992-04-23 | 1993-11-12 | Oki Electric Ind Co Ltd | レベルシフト回路 |
JP3477448B2 (ja) * | 2000-02-10 | 2003-12-10 | 松下電器産業株式会社 | レベルシフト回路 |
US6445210B2 (en) * | 2000-02-10 | 2002-09-03 | Matsushita Electric Industrial Co., Ltd. | Level shifter |
JP3579633B2 (ja) * | 2000-05-19 | 2004-10-20 | 株式会社ルネサステクノロジ | 半導体集積回路 |
JP4414560B2 (ja) * | 2000-05-23 | 2010-02-10 | 新日本無線株式会社 | センスアンプ |
US6414534B1 (en) * | 2001-02-20 | 2002-07-02 | Taiwan Semiconductor Manufacturing Company | Level shifter for ultra-deep submicron CMOS designs |
JP3563370B2 (ja) * | 2001-06-08 | 2004-09-08 | Necマイクロシステム株式会社 | 信号生成回路 |
JP4327411B2 (ja) * | 2001-08-31 | 2009-09-09 | 株式会社ルネサステクノロジ | 半導体装置 |
JP4680448B2 (ja) * | 2001-09-04 | 2011-05-11 | ルネサスエレクトロニクス株式会社 | 高速サンプリングレシーバー |
US6777992B2 (en) * | 2002-04-04 | 2004-08-17 | The Regents Of The University Of Michigan | Low-power CMOS flip-flop |
-
2005
- 2005-10-27 WO PCT/JP2005/019780 patent/WO2006087845A1/ja active Application Filing
- 2005-10-27 CN CNB2005800013833A patent/CN100495923C/zh not_active Expired - Fee Related
- 2005-10-27 JP JP2006519717A patent/JP4386918B2/ja active Active
- 2005-10-27 EP EP05799099A patent/EP1715584A4/en not_active Withdrawn
- 2005-10-27 US US10/575,098 patent/US20090015313A1/en not_active Abandoned
Also Published As
Publication number | Publication date |
---|---|
EP1715584A4 (en) | 2008-01-02 |
EP1715584A1 (en) | 2006-10-25 |
WO2006087845A1 (ja) | 2006-08-24 |
JPWO2006087845A1 (ja) | 2008-08-07 |
CN100495923C (zh) | 2009-06-03 |
US20090015313A1 (en) | 2009-01-15 |
CN1898870A (zh) | 2007-01-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6819142B2 (en) | Circuit for transforming a differential mode signal into a single ended signal with reduced standby current consumption | |
US20070257724A1 (en) | Level conversion circuit and input-output device using same | |
KR20040098566A (ko) | 레벨시프트회로 | |
JP2628942B2 (ja) | プルアップ抵抗コントロール入力回路及び出力回路 | |
CN108736863B (zh) | 一种输出驱动电路 | |
JP4731333B2 (ja) | レベルシフト回路 | |
JP2003309462A (ja) | レベルシフト回路 | |
KR20040002722A (ko) | 레벨 시프터, 반도체 집적 회로 및 정보 처리 시스템 | |
TWI677189B (zh) | 用於產生25%工作週期之時脈的裝置 | |
JP4386918B2 (ja) | レベルシフト回路及びこれを備えた半導体集積回路 | |
JP4117275B2 (ja) | 半導体集積回路 | |
US7282981B2 (en) | Level conversion circuit with improved margin of level shift operation and level shifting delays | |
JPH06216759A (ja) | 半導体集積回路装置 | |
CN108011629A (zh) | 一种高速低功耗电平位移电路 | |
JP4724575B2 (ja) | レベル変換回路 | |
JP2018117212A (ja) | レベルシフト回路 | |
US20090066397A1 (en) | Level shift circuit | |
US8653879B2 (en) | Level shifter and semiconductor integrated circuit including the shifter | |
JP2004228879A (ja) | レベルシフト回路 | |
US7663403B2 (en) | High-speed asynchronous digital signal level conversion circuit | |
JP4249597B2 (ja) | レベルシフト回路 | |
JP2012249261A (ja) | レベルシフト回路 | |
JP2005260350A (ja) | レベルシフト回路 | |
JP2003198358A (ja) | レベルシフト回路 | |
JP2006295322A (ja) | レベルシフタ回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20081104 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20081224 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20090901 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20090929 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20121009 Year of fee payment: 3 |