JP4097149B2 - 差動駆動回路およびそれを内蔵する電子機器 - Google Patents
差動駆動回路およびそれを内蔵する電子機器 Download PDFInfo
- Publication number
- JP4097149B2 JP4097149B2 JP2004075940A JP2004075940A JP4097149B2 JP 4097149 B2 JP4097149 B2 JP 4097149B2 JP 2004075940 A JP2004075940 A JP 2004075940A JP 2004075940 A JP2004075940 A JP 2004075940A JP 4097149 B2 JP4097149 B2 JP 4097149B2
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- potential
- transistor
- nmos transistor
- resistor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Electronic Switches (AREA)
- Logic Circuits (AREA)
- Dc Digital Transmission (AREA)
Description
ドレインが高電位側の電源電位に接続され、ソースが前記スイッチ回路の第1トランジスタおよび第2トランジスタの一方の端子が接続されたノードに接続され、そのノード電位が安定化するようソースフォロワとして動作するNMOSトランジスタと、ドレインが低電位側の電源電位に接続され、ソースが前記スイッチ回路の第3トランジスタおよび第4トランジスタの一方の端子が接続されたノードに接続され、そのノード電位が安定化するようソースフォロワとして動作するPMOSトランジスタと、を有する出力回路と、
オフセット電位一定で差動電位を可変してなる電位可変手段を有し、前記NMOSトランジスタと前記PMOSトランジスタのそれぞれのゲートに基準電位を供給する基準電位生成回路と、
を備えることを特徴とする。
前記基準電位生成回路が、前記高電位側の電源電位と前記NMOSトランジスタのゲートとの間に接続された第1抵抗と、
前記NMOSトランジスタのゲートと前記PMOSトランジスタのゲートとの間に接続された第2抵抗と、
前記PMOSトランジスタのゲートと前記低電位の電源電位との間に接続された第3抵抗とからなることを特徴とする。
前記基準電位生成回路の前記第1抵抗と、前記第3抵抗とは抵抗値が等しいことを特徴とする。
前記基準電位生成回路が、直列に接続されたPMOSトランジスタと抵抗とを複数個並列に接続してなる第1回路群と、
直列に接続されたNMOSトランジスタと抵抗とを複数個並列に接続してなる第2回路群と、
前記第1回路群の抵抗と前記第2回路群の抵抗との間に接続された抵抗とを備え、
前記第1回路群の抵抗と、前記第2回路群の抵抗とはそれぞれ抵抗値が等しく設定され、前記第1および第2回路群のトランジスタのゲートを制御することにより、抵抗値を可変することを特徴とする。
一方が高電位側の電源電位に接続され、他方が前記スイッチ回路の一方のノードに接続され、ソースフォロワとして動作するNMOSトランジスタと、一方が低電位側の電源電位に接続され、他方が前記スイッチ回路の他方のノードに接続され、ソースフォロワとして動作するPMOSトランジスタとから構成される出力回路と、
前記NMOSトランジスタと前記PMOSトランジスタのそれぞれのゲートに基準電位を供給する基準電圧生成回路とを備え、
前記基準電圧生成回路は、オフセット電位一定で差動電位を可変してなる電位可変手段を備える低電位差動信号用差動駆動回路において、
前記基準電位生成回路が、
前記高電位側の電源電位にドレインを接続された第1NMOSトランジスタと、
前記第1NMOSトランジスタのソースにドレインを接続され且つゲートが前記高電位の側電源電位に接続された第2NMOSトランジスタと、
前記低電位側の電源電位にソースを接続された第3NMOSトランジスタと、
前記第3NMOSトランジスタのドレインにソースを接続され且つゲートが前記高電位側の電源電位に接続された第4NMOSトランジスタと、
前記第2NMOSトランジスタのソースと前記第4NMOSトランジスタのドレインとの間に接続された第1抵抗および第2抵抗と、
前記第1NMOSトランジスタと第5NMOSトランジスタとのゲートに出力端子が接続され前記ゲート電位を制御し、前記第1抵抗と前記第2抵抗との接続されたノード電位を、第1基準電位に近づくように動作する第1差動増幅器と、
前記低電位側の電源電位にソースを接続された前記第3NMOSトランジスタの電流を制御する前記電流源可変手段とを備える第1回路群と、
前記高電位側の電源電位にドレインを接続された前記第5NMOSトランジスタと、
前記第5NMOSトランジスタのソースにドレインを接続され且つゲートが前記高電位側の電源電位に接続された第6NMOSトランジスタと、前記低電位側の電源電位にドレインを接続された第7PMOSトランジスタと、
前記第7PMOSトランジスタのソースにソースを接続され且つゲートが前記高電位側の電源に接続された第8のNMOSトランジスタと、前記第6のNMOSトランジスタのソースと前記第8NMOSトランジスタのドレインとの間に接続された第3抵抗および第4抵抗と、
前記第7PMOSトランジスタのゲートに出力端子が接続され前記ゲート電位を制御し、前記第3抵抗と前記第4抵抗との接続されたノード電位を、前記第1基準電位に近づくように動作する第2差動増幅器とを備える第2回路群とを備えることを特徴とする。
前記基準電位生成回路の前記第1抵抗、前記第2抵抗、前記第3抵抗および前記第4抵抗の抵抗値が、前記出力回路の出力端子に接続される終端抵抗の抵抗値のn/2(nは正の整数値)倍であることを特徴とする。
前記基準電位生成回路の前記第1NMOSトランジスタおよび前記第5NMOSトランジスタのサイズが、前記NMOSトランジスタのサイズの1/n(nは正の整数値)のサイズを有し、
前記第7PMOSトランジスタのサイズが、前記PMOSトランジスタのサイズの1/n(nは正の整数値)のサイズを有することを特徴とする。
前記出力回路の出力端子とエンファシス回路の出力端子とが互いに接続され、
前記エンファシス回路は、さらに異なる差動信号が入力され電流信号を出力するMOSトランジスタからなるエンファシス回路用スイッチ回路の一方のノードがPMOSトランジスタのドレインと接続され、前記PMOSトランジスタのソースが前記高電位側の電源電位に接続され、前記PMOSトランジスタのゲートがエンファシス回路用バイアス電源の一方に端子に接続され、
前記エンファシス回路用スイッチ回路の他方のノードがNMOSトランジスタのドレインと接続され、前記NMOSトランジスタのソースが前記低電位側の電源に接続され、前記NMOSトランジスタのゲートが前記エンファシス回路用バイアス電源の他方の端子に接続されて構成されて成ることを特徴とする。
前記エンファシス回路用スイッチ回路の一方のノードがNMOSトランジスタのソースと接続され、前記NMOSトランジスタのドレインが前記高電位側の電源に接続され、前記NMOSトランジスタのゲートがエンファシス回路用バイアス電源の一方の端子に接続され、
前記エンファシス回路用スイッチ回路の他方のノードがPMOSトランジスタのソースと接続され、前記PMOSトランジスタのドレインが前記低電位側の電源に接続され、前記PMOSトランジスタのゲートが前記エンファシス回路用バイアス電源の他方の端子に接続されて成ることを特徴とする。
本発明による低電圧差動信号用差動駆動回路の第1の実施の形態について、図1を用いて説明する。図1は、本発明の低電圧差動信号用差動駆動回路の構成を説明する回路ブロック図である。本発明の低電圧差動信号用差動駆動回路300は、LVDSインターフェース規格(IEEE P1596,3)に準拠する出力回路100と基準電圧生成回路102から構成される。
本発明による低電圧差動信号用差動駆動回路の第2の実施の形態について、図6を用いて説明する。図6は、本発明の高出力差動駆動回路の構成を説明する回路ブロック図である。本発明の低電圧差動信号用差動駆動回路300は、出力回路100とエンファシス回路300およびこれらのバイアス回路(図示されず)例えば基準電位生成回路102から構成される。
そのNMOSトランジスタ62のソースが低電位側の電源14に接続され、さらにNMOSトランジスタ62のゲートがエンファシス回路用バイアス電源の他方の端子68に接続されている。
45、46、53、54 抵抗
7、8、11、12、21、22、71〜74 ノード
9、10、69、70 差動入力端子
13、14 高電位側および低電位側電源電位
47、55 第1および第2差動増幅器
48 第1基準電位
100 出力回路
101 スイッチ回路
102 基準電位生成回路
300 低電圧差動信号用差動駆動回路
400 エンファシス回路
401,402 第1および第2回路群
R1〜3、Rp1、Rpn、Rn1、Rnn 抵抗
P1〜Pn、N1〜Nn トランジスタ
CMC カレントミラー回路
IN+ ドライブ回路差動入力信号正側
IN− ドライブ回路差動入力信号負側
EMP+ エンファシス回路差動入力信号正側
EMP− エンファシス回路差動入力信号負側
OUT+ 高出力差動駆動回路出力正側
OUT− 高出力差動駆動回路出力負側
HiZ ハイインピーダンス
Claims (11)
- 一方の端子が接続されノードを形成した第1トランジスタおよび第2トランジスタと、一方の端子が接続されノードを形成した第3トランジスタおよび第4トランジスタと、を有し、前記第1トランジスタと前記第4トランジスタのゲートが接続されたノードと前記第2トランジスタと前記第3トランジスタのゲートが接続されたノードとが、差動信号の入力端子を形成し、前記第1トランジスタと前記第3トランジスタの他方の端子が接続されたノードと前記第2トランジスタと前記第4トランジスタの他方の端子が接続されたノードとが、電流信号の出力端子を形成し、前記第1から第4トランジスタがMOSトランジスタで形成され、差動信号が入力され電流信号を出力するスイッチ回路と、
ドレインが高電位側の電源電位に接続され、ソースが前記スイッチ回路の第1トランジスタおよび第2トランジスタの一方の端子が接続されたノードに接続され、そのノード電位が安定化するようソースフォロワとして動作するNMOSトランジスタと、ドレインが低電位側の電源電位に接続され、ソースが前記スイッチ回路の第3トランジスタおよび第4トランジスタの一方の端子が接続されたノードに接続され、そのノード電位が安定化するようソースフォロワとして動作するPMOSトランジスタと、を有する出力回路と、
オフセット電位一定で差動電位を可変してなる電位可変手段を有し、前記NMOSトランジスタと前記PMOSトランジスタのそれぞれのゲートに基準電位を供給する基準電位生成回路と、
を備えることを特徴とする低電圧差動信号用差動駆動回路。 - 請求項1に記載の低電圧差動信号用差動駆動回路において、
前記基準電位生成回路が、前記高電位側の電源電位と前記NMOSトランジスタのゲートとの間に接続された第1抵抗と、
前記NMOSトランジスタのゲートと前記PMOSトランジスタのゲートとの間に接続された第2抵抗と、
前記PMOSトランジスタのゲートと前記低電位の電源電位との間に接続された第3抵抗とからなることを特徴とする低電圧差動信号用差動駆動回路。 - 請求項2に記載の低電圧差動信号用差動駆動回路において、
前記基準電位生成回路の前記第1抵抗と、前記第3抵抗とは抵抗値が等しいことを特徴とする低電圧差動信号用差動駆動回路。 - 請求項1に記載の低電圧差動信号用差動駆動回路において、
前記基準電位生成回路が、直列に接続されたPMOSトランジスタと抵抗とを複数個並列に接続してなる第1回路群と、
直列に接続されたNMOSトランジスタと抵抗とを複数個並列に接続してなる第2回路群と、
前記第1回路群の抵抗と前記第2回路群の抵抗との間に接続された抵抗とを備え、
前記第1回路群の抵抗と、前記第2回路群の抵抗とはそれぞれ抵抗値が等しく設定され、前記第1および第2回路群のトランジスタのゲートを制御することにより、抵抗値を可変することを特徴とする低電圧差動信号用差動駆動回路。 - 差動信号が入力され電流信号を出力するMOSトランジスタからなるスイッチ回路と、
一方が高電位側の電源電位に接続され、他方が前記スイッチ回路の一方のノードに接続され、ソースフォロワとして動作するNMOSトランジスタと、一方が低電位側の電源電位に接続され、他方が前記スイッチ回路の他方のノードに接続され、ソースフォロワとして動作するPMOSトランジスタとから構成される出力回路と、
前記NMOSトランジスタと前記PMOSトランジスタのそれぞれのゲートに基準電位を供給する基準電圧生成回路とを備え、
前記基準電圧生成回路は、オフセット電位一定で差動電位を可変してなる電位可変手段を備える低電位差動信号用差動駆動回路において、
前記基準電位生成回路が、
前記高電位側の電源電位にドレインを接続された第1NMOSトランジスタと、
前記第1NMOSトランジスタのソースにドレインを接続され且つゲートが前記高電位の側電源電位に接続された第2NMOSトランジスタと、
前記低電位側の電源電位にソースを接続された第3NMOSトランジスタと、
前記第3NMOSトランジスタのドレインにソースを接続され且つゲートが前記高電位側の電源電位に接続された第4NMOSトランジスタと、
前記第2NMOSトランジスタのソースと前記第4NMOSトランジスタのドレインとの間に接続された第1抵抗および第2抵抗と、
前記第1NMOSトランジスタと第5NMOSトランジスタとのゲートに出力端子が接続され前記ゲート電位を制御し、前記第1抵抗と前記第2抵抗との接続されたノード電位を、第1基準電位に近づくように動作する第1差動増幅器と、
前記低電位側の電源電位にソースを接続された前記第3NMOSトランジスタの電流を制御する前記電流源可変手段とを備える第1回路群と、
前記高電位側の電源電位にドレインを接続された前記第5NMOSトランジスタと、
前記第5NMOSトランジスタのソースにドレインを接続され且つゲートが前記高電位側の電源電位に接続された第6NMOSトランジスタと、前記低電位側の電源電位にドレインを接続された第7PMOSトランジスタと、
前記第7PMOSトランジスタのソースにソースを接続され且つゲートが前記高電位側の電源に接続された第8のNMOSトランジスタと、前記第6のNMOSトランジスタのソースと前記第8NMOSトランジスタのドレインとの間に接続された第3抵抗および第4抵抗と、
前記第7PMOSトランジスタのゲートに出力端子が接続され前記ゲート電位を制御し、前記第3抵抗と前記第4抵抗との接続されたノード電位を、前記第1基準電位に近づくように動作する第2差動増幅器とを備える第2回路群とを備えることを特徴とする低電圧差動信号用差動駆動回路。 - 請求項5に記載の低電圧差動信号用差動駆動回路において、
前記基準電位生成回路の前記第1抵抗、前記第2抵抗、前記第3抵抗および前記第4抵抗の抵抗値が、前記出力回路の出力端子に接続される終端抵抗の抵抗値のn/2(nは正の整数値)倍であることを特徴とする低電圧差動信号用差動駆動回路。 - 請求項5に記載の低電圧差動信号用差動駆動回路において、
前記基準電位生成回路の前記第1NMOSトランジスタおよび前記第5NMOSトランジスタのサイズが、前記NMOSトランジスタのサイズの1/n(nは正の整数値)のサイズを有し、
前記第7PMOSトランジスタのサイズが、前記PMOSトランジスタのサイズの1/n(nは正の整数値)のサイズを有することを特徴とする低電圧差動信号用差動駆動回路。 - 請求項1又は5に記載の低電圧差動信号用差動駆動回路において、
前記出力回路の出力端子とエンファシス回路の出力端子とが互いに接続され、
前記エンファシス回路は、さらに異なる差動信号が入力され電流信号を出力するMOSトランジスタからなるエンファシス回路用スイッチ回路の一方のノードがPMOSトランジスタのドレインと接続され、前記PMOSトランジスタのソースが前記高電位側の電源電位に接続され、前記PMOSトランジスタのゲートがエンファシス回路用バイアス電源の一方に端子に接続され、
前記エンファシス回路用スイッチ回路の他方のノードがNMOSトランジスタのドレインと接続され、前記NMOSトランジスタのソースが前記低電位側の電源に接続され、前記NMOSトランジスタのゲートが前記エンファシス回路用バイアス電源の他方の端子に接続されて構成されて成ることを特徴とする低電圧差動信号用差動駆動回路。 - 請求項8に記載の低電圧差動信号用差動駆動回路の前記エンファシス回路が、
前記エンファシス回路用スイッチ回路の一方のノードがNMOSトランジスタのソースと接続され、前記NMOSトランジスタのドレインが前記高電位側の電源に接続され、前記NMOSトランジスタのゲートがエンファシス回路用バイアス電源の一方の端子に接続され、
前記エンファシス回路用スイッチ回路の他方のノードがPMOSトランジスタのソースと接続され、前記PMOSトランジスタのドレインが前記低電位側の電源に接続され、前記PMOSトランジスタのゲートが前記エンファシス回路用バイアス電源の他方の端子に接続されて成ることを特徴とする低電圧差動信号用差動駆動回路。 - 請求項1乃至9のいずれかに記載の低電圧差動信号用差動駆動回路を内蔵することを特徴とする電子機器。
- 請求項10に記載の電子機器は、携帯端末であることを特徴とする電子機器。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2004075940A JP4097149B2 (ja) | 2004-01-05 | 2004-03-17 | 差動駆動回路およびそれを内蔵する電子機器 |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2004000585 | 2004-01-05 | ||
JP2004075940A JP4097149B2 (ja) | 2004-01-05 | 2004-03-17 | 差動駆動回路およびそれを内蔵する電子機器 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2005223872A JP2005223872A (ja) | 2005-08-18 |
JP4097149B2 true JP4097149B2 (ja) | 2008-06-11 |
Family
ID=34999136
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2004075940A Expired - Fee Related JP4097149B2 (ja) | 2004-01-05 | 2004-03-17 | 差動駆動回路およびそれを内蔵する電子機器 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP4097149B2 (ja) |
Families Citing this family (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100939622B1 (ko) | 2005-05-26 | 2010-01-29 | 쟈인 에레쿠토로닉스 가부시키가이샤 | 신호 변환 회로 |
US20100066450A1 (en) * | 2007-02-12 | 2010-03-18 | Rambus Inc. | High-Speed Low-Power Differential Receiver |
JP4983284B2 (ja) * | 2007-02-13 | 2012-07-25 | 富士通株式会社 | 差動ドライバ回路 |
JP2010093318A (ja) * | 2008-10-03 | 2010-04-22 | Panasonic Corp | 半導体集積回路及びlsiシステム |
KR101000289B1 (ko) * | 2008-12-29 | 2010-12-13 | 주식회사 실리콘웍스 | 차동전압구동방식의 송신부 및 차동전류구동방식과 차동전압구동방식을 선택적으로 적용할 수 있는 송신부와 수신부 및 인터페이스 시스템 |
JP5411001B2 (ja) * | 2010-01-08 | 2014-02-12 | 株式会社日本自動車部品総合研究所 | 送信ドライバ回路 |
JP5410318B2 (ja) | 2010-02-05 | 2014-02-05 | 株式会社日立製作所 | 出力ドライバ回路 |
JP6140573B2 (ja) * | 2012-09-03 | 2017-05-31 | 株式会社メガチップス | 出力バッファ回路 |
JP6496572B2 (ja) * | 2015-03-04 | 2019-04-03 | ザインエレクトロニクス株式会社 | 受信装置および送受信システム |
US10298419B2 (en) | 2016-11-17 | 2019-05-21 | Ricoh Company, Ltd. | Low voltage differential signaling driver |
JP6952619B2 (ja) * | 2018-02-21 | 2021-10-20 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
JP7455550B2 (ja) | 2019-10-30 | 2024-03-26 | キヤノン株式会社 | 差動信号駆動回路及び光電変換装置 |
JP2021150867A (ja) * | 2020-03-19 | 2021-09-27 | 株式会社リコー | Lvdsドライバ |
WO2022049893A1 (ja) * | 2020-09-07 | 2022-03-10 | ソニーセミコンダクタソリューションズ株式会社 | 制御回路および駆動回路 |
CN115454190A (zh) * | 2022-09-30 | 2022-12-09 | 湖北三江航天万峰科技发展有限公司 | 一种lvds驱动电路 |
CN115580288B (zh) * | 2022-12-08 | 2023-04-11 | 中科亿海微电子科技(苏州)有限公司 | 一种可扩展低压信令标准的驱动器及其驱动方法 |
-
2004
- 2004-03-17 JP JP2004075940A patent/JP4097149B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2005223872A (ja) | 2005-08-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US20080246511A1 (en) | Differential Drive Circuit and Electronic Apparatus Incorporating the Same | |
JP4097149B2 (ja) | 差動駆動回路およびそれを内蔵する電子機器 | |
JP4002847B2 (ja) | 自動遅延調整機能付きレベル変換回路 | |
US6614295B2 (en) | Feedback-type amplifier circuit and driver circuit | |
US6252435B1 (en) | Complementary differential amplifier with resistive loads for wide common-mode input range | |
US20030160749A1 (en) | Differential circuit, amplifier circuit, driver circuit and display device using those circuits | |
US20080024178A1 (en) | Transmission line drivers and serial interface data transmission devices including the same | |
JP2014064272A (ja) | 出力バッファ回路 | |
US6977525B2 (en) | Current driver circuit | |
US6417708B1 (en) | Resistively-loaded current-mode output buffer with slew rate control | |
US20050275463A1 (en) | Low voltage differential amplifier circuit and bias control technique enabling accommodation of an increased range of input levels | |
JP4923442B2 (ja) | 差動信号伝送回路および差動信号伝送装置 | |
JP2536965B2 (ja) | Eclコンパチブル論理レベルを発生する高速cmos論理デバイス | |
JP2009038546A (ja) | 電流ドライバ | |
US20080136465A1 (en) | Semiconductor integrated circuit | |
CN110611497B (zh) | 比较器以及振荡电路 | |
US20010024137A1 (en) | Driver circuit | |
US6275082B1 (en) | Receiver with switched current feedback for controlled hysteresis | |
US8344763B2 (en) | Low-speed driver circuit | |
US6646486B2 (en) | Semiconductor integrated circuit | |
KR100535249B1 (ko) | 레벨 쉬프터를 이용한 고속 동작 저전압 차동 신호 방식입력 버퍼 | |
JP5402368B2 (ja) | 差動増幅装置 | |
JP5203809B2 (ja) | 電流ミラー回路 | |
US7826275B2 (en) | Memory circuit with high reading speed and low switching noise | |
WO2008028012A1 (en) | Junction field effect transistor input buffer level shifting circuit |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20051028 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20070925 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20071002 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20071128 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20080108 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20080131 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20080226 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20080306 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110321 Year of fee payment: 3 |
|
LAPS | Cancellation because of no payment of annual fees |