JP3985727B2 - Semiconductor device and manufacturing method thereof - Google Patents
Semiconductor device and manufacturing method thereof Download PDFInfo
- Publication number
- JP3985727B2 JP3985727B2 JP2003132695A JP2003132695A JP3985727B2 JP 3985727 B2 JP3985727 B2 JP 3985727B2 JP 2003132695 A JP2003132695 A JP 2003132695A JP 2003132695 A JP2003132695 A JP 2003132695A JP 3985727 B2 JP3985727 B2 JP 3985727B2
- Authority
- JP
- Japan
- Prior art keywords
- region
- type
- conductivity type
- mask material
- semiconductor device
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/63—Vertical IGFETs
- H10D30/635—Vertical IGFETs having no inversion channels, e.g. vertical accumulation channel FETs [ACCUFET] or normally-on vertical IGFETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D12/00—Bipolar devices controlled by the field effect, e.g. insulated-gate bipolar transistors [IGBT]
- H10D12/01—Manufacture or treatment
- H10D12/031—Manufacture or treatment of IGBTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/80—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
- H10D62/83—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group IV materials, e.g. B-doped Si or undoped Ge
- H10D62/832—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group IV materials, e.g. B-doped Si or undoped Ge being Group IV materials comprising two or more elements, e.g. SiGe
- H10D62/8325—Silicon carbide
Landscapes
- Insulated Gate Type Field-Effect Transistor (AREA)
Description
【0001】
【発明の属する技術分野】
本発明は、半導体装置及びその製造方法に関する。
【0002】
【従来の技術】
【特許文献1】
特開平11−274487号公報
【特許文献2】
特開2000−164525号公報。
【0003】
炭化珪素(以下SiC)はバンドギャップが広く、また最大絶縁破壊電界がシリコン(以下Si)と比較して一桁も大きい。さらにSiCの自然酸化物はSiO2でありSiと同様の方法により容易にSiCの表面上に熱酸化膜を形成できる。このため、SiCは電気自動車の高速/高電圧スイッチング素子、特に高電力ユニ/バイポーラ素子として用いた際に非常に優れた材料となることが期待される。
縦型MOSFETは電力用半導体デバイスへのSiC適用を考える上で重要なデバイスである。MOSFETは電圧駆動型デバイスであるため、素子の並列駆動が可能であり駆動回路も簡素である。またユニポーラデバイスであるために高速スイッチングが可能である。従来技術におけるSiCパワーMOSFETとしては、例えば上記特許文献1に開示されている。
従来例におけるデバイス断面構造では、高濃度N+型SiC基板上にN−型SiCエピタキシャル領域が形成されている。そしてエピタキシャル領域の表層部における所定領域にはP型ウエル領域が形成され、P型ウエル領域内にはN+型ソース領域とP+型コンタクト領域が形成される。またP型ウエル領域表層にはN+型ソース領域と接続されてN−型蓄積型チャネル領域が形成されている。また、エピタキシャル領域の表層部には蓄積型チャネル領域と接続されてPウエル間N+型領域が形成される。蓄積型チャネル領域上にはゲート絶縁膜を介してゲート電極が配置され、ゲート電極は層間絶縁膜にて覆われている。そしてP+型コンタクト領域およびN+型ソース領域に接するようにソース電極が形成されるとともに、N+型SiC基板の裏面にはドレイン電極が形成されている。
【0004】
このパワーMOSFETの動作としては、ドレイン電極とソース電極との間に電圧が印加された状態で、ゲート電極に正の電圧が印加されると、ゲート電極に対向した蓄積型チャネルの表層に電子の蓄積層が形成される。その結果、ドレイン領域からエピタキシャル領域、Pウエル間N+型領域、蓄積型チャネル領域、ソース領域を経て、ソース電極へと電流が流れる。
また、ゲート電極に印加された電圧を取り去ると、蓄積型チャネルはP型ウエル領域とのビルトインポテンシャルによって空乏化される。その結果Pウエル間N+型領域から蓄積型チャネル領域へと電流が流れなくなり、ドレイン電極とソース電極との間は電気的に絶縁され、スイッチング機能を示すことになる。
【0005】
従来の上記SiCパワーMOSFETの製造方法の一例について説明する。
まずN+型SiC基板の上に例えば不純物濃度が1014〜1018cm−3、厚さが1〜100μmのN−型SiCエピタキシャル領域を形成する。
次にマスク材150を用いて、例えば100〜1000℃の高温でアルミニウムイオンを10k〜3MeVの加速電圧で多段注入し、P型ウエル領域を形成する。総ドーズ量は例えば1012〜1016/cm2である。もちろんP型不純物としてはアルミニウムの他にほう素、ガリウムなどを用いてもよい。
次にマスク材を用いて例えば100〜1000℃の高温でアルミニウムイオンを10k〜1MeVの加速電圧で多段注入し、P+型コンタクト領域を形成する。総ドーズ量は例えば1014〜1016/cm2である。もちろんP型不純物としてはアルミニウムの他にほう素、ガリウムなどを用いてもよい。
次に別のマスク材を用いて例えば100〜1000℃の高温で燐イオンを10k〜1MeVの加速電圧で多段注入し、N+型ソース領域を形成する。総ドーズ量は例えば1014〜1016/cm2である。もちろんN型不純物としては燐の他に窒素、ヒ素などを用いてもよい。
次にさらに別のマスク材を用いて例えば100〜1000℃の高温で窒素イオンを10k〜1MeVの加速電圧で多段注入し、N−型蓄積型チャネル領域とPウエル間N+型領域を形成する。総ドーズ量は例えば1014〜1016/cm2である。
なお各領域を形成するイオン注入を行う順番については、本例で示す限りではない。
次に例えば1000〜1800℃での熱処理を行い、注入した不純物を活性化させる。
次にゲート絶縁膜を1200℃程度での熱酸化により形成し次に例えば多結晶シリコンによりゲート電極を形成する。次に層間膜としてCVD酸化膜を堆積する。
その後、層間膜に対しN+型ソース領域及びP+型コンタクト領域上にコンタクトホールを開孔し、ソース電極を形成する。また、N+基板裏面にドレイン電極として金属膜を蒸着し、例えば600〜1400℃程度で熱処理してオーミック電極として、上記従来のSiCパワーMOSFETが完成する。
【0006】
【発明が解決しようとする課題】
上記従来のSiCパワーMOSFETの問題点を以下に説明する。
上記のように、イオン注入によってP型ウエル領域を形成する従来のSiCパワーMOSFETでは、上記のウエル領域を形成する工程においてウエル領域を十分に深く形成することが難しい。それゆえパンチスルーが起きるのを防ぐために、通常P型ウエル領域のP型不純物濃度は大きくなるように設計されている。
ところで上記の窒素イオンをイオン注入して、N−型蓄積型チャネル領域とPウエル間N+型領域を形成する工程において、P型不純物を補償してN−型蓄積型チャネル領域を形成するためには、半導体基体中に注入する窒素イオンの濃度が、P型ウエル領域のP型不純物濃度以上となるようにしなくてはならない。それゆえPウエル間N+型領域のN型不純物濃度は、P型ウエル領域のP型不純物濃度よりも大きく形成される。
しかしながら、ゲート絶縁膜下にこのようなP型ウエル領域よりも不純物濃度の大きいN+型領域が形成されると、ドレイン電極に高電圧が印加された時、高濃度のN+型領域にドレイン電界が集中してしまう。その結果半導体素子内部でアバランシェ降伏が起きる以前にゲート絶縁膜がブレークダウンを起こし、所望の耐圧が得られないという問題が生じる。また通常パワーデバイスでは、アバランシェ電流が流れた際に、一定電流まで耐えることが要求されるが、従来のSiC MOSFETではアバランシェ耐量がゲート絶縁膜の絶縁破壊によって規定されてしまい、非常に小さな値となるという問題があった。
本発明は、上記のごとき従来技術の問題を解決するためになされたものであり、高ドレイン電界に対してもゲート絶縁膜に大きな電界がかかることを抑制できる高耐圧半導体装置及びその製造方法を提供することを目的とする。
【0007】
【課題を解決するための手段】
上記課題を解決するため、本発明は、半導体基体に形成される第1導電型のドレイン領域と、該ドレイン領域と接続される第1導電型のドリフト領域と、該ドリフト領域表層に形成される第2導電型のウエル領域と、該ウエル領域内に形成される第1導電型のソース領域と、該ソース領域と接続され前記ウエル領域内でその表層に形成される第1導電型の蓄積型チャネル領域と、該蓄積型チャネル領域と前記ドリフト領域との間の、前記ウエル領域の表層に形成される第2導電型の反転型チャネル領域と、少なくとも該反転型チャネル領域及び前記蓄積型チャネル領域上に形成されるゲート絶縁膜と、該ゲート絶縁膜上に形成されるゲート電極と、前記ドレイン領域に接続されるドレイン電極と、前記ソース領域に接続されるソース電極とを備えている。
【0008】
【発明の効果】
本発明によれば、高ドレイン電界に対してもゲート絶縁膜に大きな電界がかかることを抑制できる高耐圧半導体装置及びその製造方法を提供することができる。
【0009】
【発明の実施の形態】
以下、本発明の実施の形態を図面に従って説明する。なお、以下で説明する図面で、同一機能を有するものは同一符号を付け、その繰り返しの説明は省略する。
なお本実施の形態で用いられる炭化珪素(SiC)のポリタイプは4Hが代表的であるが、6H、3C等その他のポリタイプでも構わない。また本実施の形態ではすべてドレイン電極を半導体基板裏面に形成し、ソース電極を基板表面に配置して電流を素子内部に縦方向に流す構造の半導体装置で説明した。しかし例えばドレイン電極をソース電極と同じく基板表面に配置して、電流を横方向に流す構造の半導体装置でも本発明が適用可能である。
本実施の形態においては、例えばドレイン領域がN型、ウエル領域がP型となるような構成で説明したが、N型、P型の組み合わせはこの限りではなく、例えばドレイン領域がP型、ウエル領域がN型となるような構成にしてもよい。
また、本発明の主旨を逸脱しない範囲での変形を含むことは言うまでもない。
【0010】
(参考例1)
図1は本発明の参考例 1 の半導体装置を示している。図に示すように、高濃度N+型SiC基板10上にN−型SiCエピタキシャル領域20が形成されている。そしてエピタキシャル領域20の表層部における所定領域にはP型ウエル領域30が形成され、P型ウエル領域30内にはN+型ソース領域40とP+型コンタクト領域50が形成されている。またP型ウエル領域30表層には、N−型蓄積型チャネル領域110が、N+型ソース領域40と接続されかつ側壁がP型ウエル領域30の側壁とほぼ一致するように形成されている。蓄積型チャネル領域110上にはゲート絶縁膜90を介してゲート電極80が配置され、ゲート電極80は層間絶縁膜70にて覆われている。そしてP+型コンタクト領域50およびN+型ソース領域40に接するようにソース電極60が形成されるとともに、N+型SiC基板10の裏面にはドレイン電極140が形成されている。
【0011】
この半導体装置の動作について説明する。なお基本的な動作は上記従来のSiCパワーMOSFETのそれと同様である。すなわち、ドレイン電極140とソース電極60との間に電圧が印加された状態で、ゲート電極80に正の電圧が印加されると、ゲート電極80に対向した蓄積型チャネル110の表層に電子の蓄積層が形成される。その結果、ドレイン領域10からエピタキシャル領域20、蓄積型チャネル領域110、ソース領域40を経て、ソース電極60へと電流が流れる。
また、ゲート電極80に印加された電圧を取り去ると、蓄積型チャネル110はP型ウエル領域30とのビルトインポテンシャルによって空乏化される。その結果エピタキシャル領域20から蓄積型チャネル領域110へと電流が流れなくなり、ドレイン電極140とソース電極60との間は電気的に絶縁され、スイッチング機能を示すことになる。
【0012】
次に、ここで示した半導体装置の製造方法の一例を、図2(a)〜図3(g)の断面図を用いて説明する。
【0013】
図2(a)の工程においては、N+型SiC基板10の上に例えば不純物濃度が1014〜1018cm−3、厚さが1〜100μmのN−型SiCエピタキシャル領域20が形成されている。
図2(b)の工程においては、マスク材150を用いて、例えば100〜1000℃の高温でアルミニウムイオン160を10k〜3MeVの加速電圧で多段注入し、P型ウエル領域30を形成する。総ドーズ量は例えば1012〜1016cm−2である。もちろんP型不純物としてはアルミニウムの他にほう素、ガリウムなどを用いてもよい。
図2(c)の工程においては、同じくマスク材150を用いて、例えば100〜1000℃の高温で窒素イオン161を10k〜1MeVの加速電圧で多段注入し、N−型蓄積型チャネル領域110を形成する。総ドーズ量は例えば1014〜1016cm−2である。
図2(d)の工程においては、マスク材151を用いて、例えば100〜1000℃の高温でアルミニウムイオン162を10k〜1MeVの加速電圧で多段注入し、P+型コンタクト領域50を形成する。総ドーズ量は例えば1014〜1016cm−2である。もちろんP型不純物としてはアルミニウムの他にほう素、ガリウムなどを用いてもよい。
図2(e)の工程においては、マスク材152を用いて例えば100〜1000℃の高温で燐イオン163を10k〜1MeVの加速電圧で多段注入し、N+型ソース領域40を形成する。総ドーズ量は例えば1014〜1016cm−2である。もちろんN型不純物としては燐の他に窒素、ヒ素などを用いてもよい。
なお各領域を形成するイオン注入を行う順番については、本例で示す限りではない。
図2(f)の工程においては、例えば1000〜1800℃での熱処理を行い。注入した不純物を活性化させる。
図3(g)の工程においては、ゲート絶縁膜90を1200℃程度での熱酸化により形成し次に例えば多結晶シリコンによりゲート電極80を形成する。次に層間膜70としてCVD酸化膜を堆積する。
その後は特に図示しないが、層間膜70に対しN+型ソース領域40及びP+型コンタクト領域50上にコンタクトホールを開孔し、ソース電極60を形成する(図1参照)。また、N+基板10裏面にドレイン電極140として金属膜を蒸着し、例えば600〜1400℃程度で熱処理してオーミック電極として、図1に示す半導体装置が完成する。
【0014】
上記のように本参考例の半導体装置は、半導体基体に形成されるN+型SiC基板10と、該SiC基板10と接続されて形成されるN−型SiCエピタキシャル領域20と、該SiCエピタキシャル領域20表層の所定領域に形成されるP型ウエル領域30と、該ウエル領域30内に形成されるN+型ソース領域40と、該ソース領域40と接続されかつ側壁がウエル領域30の側壁とほぼ一致するように形成されるN−型蓄積型チャネル領域110と、少なくとも該蓄積型チャネル領域110上に形成されるゲート絶縁膜90と、該ゲート絶縁膜90上に形成されるゲート電極80と、SiC基板10に接続されるドレイン電極140と、ソース領域40に接続されるソース電極60とを備えている。なお、図1のN+型SiC基板が特許請求の範囲の第1導電型のドレイン領域に、N−型SiCエピタキシャル領域20が第1導電型のドリフト領域に、P型ウエル領域30が第2導電型のウエル領域に、N+型ソース領域40が第1導電型のソース領域に、N−型蓄積型チャネル領域110が第1導電型の蓄積型チャネル領域に相当する。この半導体装置においては、ゲート絶縁膜90の下のドレイン電界の及ぶ領域に、P型ウエル領域30よりも高濃度のN+型領域が形成されないから、従来に比べてゲート絶縁膜90に大きな電界がかからない。その結果半導体装置内部でアバランシェ降伏が起きる前にゲート絶縁膜90がブレークダウンを起こすことを防止でき、素子耐圧が向上する。
また、本参考例の半導体装置の製造方法は、半導体基体上に第1のマスク材150を堆積する工程と、該マスク材150をパターニングする工程とを少なくとも含み、該マスク材150越しに半導体基体中に不純物を導入することで、P型ウエル領域30を形成する工程と、同じくマスク材150越しに半導体基体中に不純物を導入することで、N−型蓄積型チャネル領域110を形成する工程とを順不同に少なくとも含む。したがって、P型ウエル領域30とN−型蓄積チャネル領域110を同一マスクで作製できるから、2枚のマスクを用いてP型ウエル領域とN−型蓄積チャネル領域を形成する従来の製造方法に比べて、より簡単に製造できる。また、P型ウエル領域30内に蓄積型チャネル領域110を自己整合により形成できるので、製造工程が簡単でチャネル抵抗が小さく、かつ高耐圧の半導体装置を提供できる。
また、半導体基体として炭化珪素を用いることでシリコン半導体に比べ、高耐圧性、高キャリア移動度、高飽和ドリフト速度を容易に確保することができる。このため、高速スイッチング素子や大電力用素子に用いることができる。
【0015】
(実施の形態1)
図4は本発明によって製造される半導体装置の実施の形態1を示している。
図に示すように、高濃度N+型SiC基板10上にN−型SiCエピタキシャル領域20が形成されている。そしてエピタキシャル領域20の表層部における所定領域にはP型ウエル領域31が形成され、P型ウエル領域31内にはN+型ソース領域40とP+型コンタクト領域50が形成されている。またP型ウエル領域31表層には、N+型ソース領域40と接続されてN−型蓄積型チャネル領域110が形成されている。P型反転型チャネル領域120は、同じくP型ウエル領域31表層に、N−型蓄積型チャネル領域110と接続されて形成されている。反転型チャネル領域120及び蓄積型チャネル領域110上にはゲート絶縁膜90を介してゲート電極80が配置され、ゲート電極80は層間絶縁膜70にて覆われている。そしてP+型コンタクト領域50およびN+型ソース領域40に接するようにソース電極60が形成されるとともに、N+型SiC基板10の裏面にはドレイン電極140が形成されている。
図1に示す参考例 1との構造上の相違点は、反転型チャネル領域120が、N−型蓄積型チャネル領域110と接続されてP型ウエル領域31表層に形成されている点である。
【0016】
この実施の形態の半導体装置の動作について説明する。ドレイン電極140とソース電極60との間に電圧が印加された状態で、ゲート電極80に正の電圧が印加されると、ゲート電極80に対向した蓄積型チャネル110の表層に電子の蓄積層が形成される。また同じくゲート電極80に対向したP型ウエル領域31の表層に反転型チャネル領域120が形成される。その結果、ドレイン領域10からエピタキシャル領域20、反転型チャネル領域120、蓄積型チャネル領域110、ソース領域40を経て、ソース電極60へと電流が流れる。
また、ゲート電極80に印加された電圧を取り去ることによってドレイン電極140とソース電極60との間は電気的に絶縁され、スイッチング機能を示すことになる。
【0017】
次に、本実施の形態で示した半導体装置の製造方法の一例を、図5(a)〜図6(g)、図7(a)〜(d)の各断面図を用いて説明する。
図5(a)の工程においては、N+型SiC基板10の上に例えば不純物濃度が1014〜1018cm−3、厚さが1〜100μmのN−型SiCエピタキシャル領域20が形成されている。
図5(b)の工程においては、例えばCVD酸化膜を用いて、パターン側壁に傾斜(テーパ)が設けられるようにエッチングを行って、マスク材153を形成する。 ここでSiC基板法線方向に対するパターン側壁の傾斜(テーパ)角度を180とすると、180は、形成するウエル領域31の深さや反転型チャネル領域120の長さ、マスク材153の厚さ、ウエル領域31形成に用いる不純物原子が何であるのか、等のプロセスおよびデバイス設計項目を勘案して決定されるが、例えば10〜30°程度が好ましい。
このテーパが形成されたマスク材153を用いて、例えば100〜1000℃の高温でアルミニウムイオン160を10k〜3MeVの加速電圧で多段注入し、P型ウエル領域31を形成する。総ドーズ量は例えば1012〜1016cm−2である。この時打ち込まれるアルミニウムイオンの一部は、図中190で示される領域のようにマスク材153のテーパ部分を一部貫通してエピタキシャル領域20に導入され、同じくP型ウエル領域31を形成する。もちろんP型不純物としてはアルミニウムの他にほう素、ガリウムなどを用いてもよい。
【0018】
なお、CVD酸化膜のテーパエッチングについて、ここで図7の(a)〜(d)を用いて説明しておく。
図7(a)の工程においては、半導体基板上にCVD酸化膜153を例えば厚さ1.5μm程度堆積し、その上にフォトレジスト170を塗布する。
図7(b)の工程においては、フォトレジスト170の一部を露光後、有機溶剤によりパターニングを行って、残ったフォトレジスト170を例えば100℃程度の熱処理によりリフローさせ、図に示すように側壁がなだらかなレジストパターン170を形成する。
図7(c)の工程においては、CF6、SF6、NF3、C2F6等のガスと、及び酸素ガスを用いた条件で、フォトレジスト170とCVD酸化膜153のエッチングの選択比が1となるようにドライエッチングを行って、レジストパターンの傾斜をCVD酸化膜153に転写させる。
図7(d)の工程においては、フォトレジスト170を例えばアッシャー等で除去して、パターン側壁に傾斜(テーパ)が設けられたマスク材153が完成する。
マスク材153の傾斜(テーパ)角度180は、図7(b)においてフォトレジスト170をリフローさせる際の熱処理温度・時間と、およびドライエッチングにおけるエッチングスピードによって決定される。
なお、テーパエッチング法としては、上述したレジストの後退を利用したドライエッチング法以外にも、例えばCHF3ガスを使用してSiC基板温度を0℃程度まで冷却し、フォトレジストマスクでCVD酸化膜のドライエッチングを行って、マスク材153を形成しても良い。また、フォトレジストマスクでCVD酸化膜のエッチングを、例えばHF溶液を用いてウエットエッチングを行う。するとCVD酸化膜は等方的にエッチングされアンダーカットが形成されるので、容易にマスク材153にテーパを設けることができる。
【0019】
図5(c)の工程においては、同じくマスク材153を用いて、例えば100〜1000℃の高温で窒素イオン161を10k〜1MeVの加速電圧で多段注入し、蓄積チャネル領域110を形成する。総ドーズ量は例えば1014〜1016cm−2である。この時窒素イオン161は、深さ方向にウエル領域31よりも浅く注入されるから、窒素イオンの一部がマスク材153のテーパ部分を一部貫通したとしても、P型ウエル領域31の表層の一部分には窒素イオン161は注入されない。つまり図中120で示される領域のように、P型ウエル領域31の表層で蓄積チャネル領域110が形成されない領域がある。これを反転型チャネル領域120とする。
蓄積型チャネル110の形成に用いるN型不純物としては、窒素の他に燐、ヒ素などを用いてもよい。
図5(d)の工程においては、マスク材151を用いて、例えば100〜1000℃の高温でアルミニウムイオン162を10k〜1MeVの加速電圧で多段注入し、P+型コンタクト領域50を形成する。総ドーズ量は例えば1014〜1016cm−2である。もちろんP型不純物としてはアルミニウムの他にほう素、ガリウムなどを用いてもよい。
図5(e)の工程においては、マスク材152を用いて例えば100〜1000℃の高温で燐イオン163を10k〜1MeVの加速電圧で多段注入し、N+型ソース領域40を形成する。総ドーズ量は例えば1014〜1016cm−2である。もちろんN型不純物としては燐の他に窒素、ヒ素などを用いてもよい。
なお各領域を形成するイオン注入を行う順番については、本例で示す限りではない。
図5(f)の工程においては、例えば1000〜1800℃での熱処理を行い。注入した不純物を活性化させる。
図6(g)の工程においては、ゲート絶縁膜90を1200℃程度での熱酸化により形成し次に例えば多結晶シリコンによりゲート電極80を形成する。次に層間膜70としてCVD酸化膜を堆積する。
その後は特に図示しないが、層間膜70に対しN+型ソース領域40及びP+型コンタクト領域50上にコンタクトホールを開孔し、ソース電極60を形成する(図4参照)。また、N+基板10裏面にドレイン電極140として金属膜を蒸着し、例えば600〜1400℃程度で熱処理してオーミック電極として、図4に示す実施の形態2としての半導体装置が完成する。
【0020】
上記のように本実施の形態の半導体装置は、半導体基体に形成されるN+型SiC基板10と、該SiC基板10と接続されて形成されるN−型SiCエピタキシャル領域20と、該SiCエピタキシャル領域20表層の所定領域に形成されるP型ウエル領域31と、該ウエル領域31内に形成されるN+型ソース領域40と、該ソース領域40と接続されて、ウエル領域31内でその表層に形成されるN−型蓄積型チャネル領域110と、該蓄積型チャネル領域110とSiCエピタキシャル領域20との間の、ウエル領域31の表層に形成されるP型反転型チャネル領域120と、少なくとも該反転型チャネル領域120及び蓄積型チャネル領域110上に形成されるゲート絶縁膜90と、該ゲート絶縁膜90上に形成されるゲート電極80と、SiC基板10に接続されるドレイン電極140と、ソース領域40に接続されるソース電極60とを備えている。なお、図4のP型反転型チャネル領域120が特許請求の範囲の第2導電型の反転型チャネル領域に相当する。この半導体装置においては、蓄積型チャネル110と接続されて反転型チャネル120が形成されるため、参考例1で示した半導体装置に比べて高ドレイン電界に対する素子リーク電流を少なくできる。特に高温では蓄積型チャネル領域110で素子リーク電流が大きくなるが、本半導体装置は高温でもリーク電流が少ないという特長を有する。
また、本実施の形態の半導体装置の製造方法は、マスク材153のパターニングは、該マスク材153のパターン側壁に傾斜が設けられるようにエッチングを行う工程である。このような製造方法によれば、P型ウエル領域31とN−型蓄積チャネル領域110を同一マスクで作製する際、Pウエル領域31表層にN−型蓄積チャネル領域110と接続されて反転型チャネル領域120が形成される。このため、参考例1および後述の実施の形態2の製造方法よりも、高ドレイン電界に対する素子リーク電流が少なく、優れた高温特性を有する半導体装置を製造することができる。
また上に示したような製造方法を用いると、P型ウエル領域31と反転型チャネル領域120がセルフアライン(自己整合)的に形成される(図5(c)の工程)。そのため、図4に示す半導体装置をユニットセルとすると、すべてのユニットセルにおいて反転型チャネル領域の形状が等しく形成される。その結果チャネル長のバラツキをなくすことができ、そのバラツキによって発生する素子のオン抵抗の増加や耐圧の低下を防止できる。
【0021】
(参考例 2)
図8は本発明の参考例 2 の半導体装置を示している。
図に示すように、高濃度N+型SiC基板10上にN−型SiCエピタキシャル領域20が形成されている。そしてエピタキシャル領域20の表層部における所定領域にはP型ウエル領域30が形成され、P型ウエル領域30内にはN+型ソース領域40とP+型コンタクト領域50が形成されている。またP型ウエル領域30表層には、N−型蓄積型チャネル領域110が、N+型ソース領域40と接続されかつ側壁がP型ウエル領域30の側壁とほぼ一致するように形成されている。さらにPウエル間低濃度N型領域130が、蓄積型チャネル領域110と接続されてエピタキシャル領域20の表層部に形成されている。蓄積型チャネル領域110上にはゲート絶縁膜90を介してゲート電極80が配置され、ゲート電極80は層間絶縁膜70にて覆われている。そしてP+型コンタクト領域50およびN+型ソース領域40に接するようにソース電極60が形成されるとともに、N+型SiC基板10の裏面にはドレイン電極140が形成されている。
図1に示す参考例1との構造上の相違点は、エピタキシャル領域20の表層部に蓄積型チャネル110と接続されて、Pウエル間低濃度N型領域130が形成されている点である。
【0022】
次に本参考例で示した半導体装置の製造方法の一例を、図2(a)〜(e)、図9(a)〜(c)の断面図を用いて説明する。
図2(a)〜(e)の工程は参考例1で説明した工程と同様であるから、その説明を省略する。
図9の工程においては、マスク材154を用いて、例えば100〜1000℃の高温で窒素イオン164を10k〜1MeVの加速電圧で多段注入し、Pウエル間低濃度N型領域130を形成する。総ドーズ量は例えば1014〜1015cm−2である。N型不純物としては、窒素の他に燐、ヒ素などを用いてもよい。
なお各領域を形成するイオン注入を行う順番については、本例で示す限りではない。
図9(b)の工程においては、例えば1000〜1800℃での熱処理を行い。注入した不純物を活性化させる。
図9(c)の工程においては、ゲート絶縁膜90を1200℃程度での熱酸化により形成し次に例えば多結晶シリコンによりゲート電極80を形成する。次に層間膜70としてCVD酸化膜を堆積する。
その後は特に図示しないが、層間膜70に対しN+型ソース領域40及びP+型コンタクト領域50上にコンタクトホールを開孔し、ソース電極60を形成する(図8参照)。また、N+基板10裏面にドレイン電極140として金属膜を蒸着し、例えば600〜1400℃程度で熱処理してオーミック電極として、図8に示す参考例 2としての半導体装置が完成する。
【0023】
上記のように本参考例の半導体装置は、半導体基体に形成されるN+型SiC基板10と、該SiC基板10と接続されて形成されるN−型SiCエピタキシャル領域20と、該SiCエピタキシャル領域20表層の所定領域に形成されるP型ウエル領域30と、該ウエル領域30内に形成されるN+型ソース領域40と、該ソース領域40と接続されかつ側壁がウエル領域30の側壁とほぼ一致するように形成されるN−型蓄積型チャネル領域110と、該蓄積型チャネル領域110と接続されてSiCエピタキシャル領域20の表層に形成される、該SiCエピタキシャル領域20よりも高濃度でかつウエル領域30におけるP型不純物濃度よりも低濃度の、Pウエル間低濃度N型領域130と、少なくとも該蓄積型チャネル領域110上に形成されるゲート絶縁膜90と、該ゲート絶縁膜90上に形成されるゲート電極80と、SiC基板10に接続されるドレイン電極140と、ソース領域40に接続されるソース電極60とを備えている。なお、図8のPウエル間低濃度N型領域130が特許請求の範囲の第1導電型のウエル間低濃度領域に相当する。この半導体装置におけるPウエル間低濃度N型領域130のN型不純物濃度は、エピタキシャル領域20よりも高濃度でかつP型ウエル領域30におけるP型不純物濃度よりも低濃度となるように形成される。このため、高ドレイン電界が加わった時でもゲート絶縁膜90に3MVcm−1以上の高電界が印加されない。本半導体装置では、このようなN型領域130をゲート絶縁膜90下の領域に形成することで、高ドレイン電界に対してゲート絶縁膜90に大きな電界がかかることを抑制しつつ、参考例1の半導体装置よりも、さらにオン抵抗を低減することができる。
また、本参考例の半導体装置の製造方法は、参考例1の半導体装置の製造方法に加え、半導体基体上に第2のマスク材154を堆積する工程と、該マスク材154をパターニングする工程と、該マスク材154越しに半導体基体中に不純物を導入することで、Pウエル間低濃度N型領域130を形成する工程とを少なくとも含む。このような製造方法によれば、ゲート絶縁膜90下の領域にSiCエピタキシャル領域20よりも高濃度でかつP型ウエル領域30におけるP型不純物濃度よりも低濃度のN型不純物濃度を有するPウエル間低濃度N型領域130が形成されるから、高ドレイン電界に対してゲート絶縁膜90に大きな電界がかかることを抑制しつつ、参考例1の半導体装置よりも、さらにオン抵抗を低減した半導体装置を製造することができる。
【0024】
(実施の形態2)
図10は本発明によって製造される半導体装置の実施の形態2を示している。
図に示すように、高濃度N+型SiC基板10上にN−型SiCエピタキシャル領域20が形成されている。そしてエピタキシャル領域20の表層部における所定領域にはP型ウエル領域31が形成され、P型ウエル領域31内にはN+型ソース領域40とP+型コンタクト領域50が形成されている。またP型ウエル領域31表層には、N+型ソース領域40と接続されてN−型蓄積型チャネル領域110が形成されている。反転型チャネル領域121は、同じくP型ウエル領域31表層に、N−型蓄積型チャネル領域110と接続されて形成されている。さらにPウエル間低濃度N型領域131が、反転型チャネル領域121と接続されてエピタキシャル領域20の表層部に形成されている。反転型チャネル領域121及び蓄積型チャネル領域110上にはゲート絶縁膜90を介してゲート電極80が配置され、ゲート電極80は層間絶縁膜70にて覆われている。そしてP+型コンタクト領域50およびN+型ソース領域40に接するようにソース電極60が形成されるとともに、N+型SiC基板10の裏面にはドレイン電極140が形成されている。
図4に示す実施の形態1との構造上の相違点は、エピタキシャル領域20の表層部に反転型チャネル領域121と接続されて、Pウエル間低濃度N型領域131が形成されている点である。
【0025】
次に本実施の形態で示した半導体装置の製造方法の一例を、図5(a)〜(e)、図11(a)〜(c)の断面図を用いて説明する。
図5(a)〜(e)の工程は実施の形態1で説明した工程と同様であるから、その説明を省略する。
図11(a)の工程においては、マスク材154を用いて、例えば100〜1000℃の高温で窒素イオン165を10k〜1MeVの加速電圧で多段注入し、Pウエル間低濃度N型領域131を形成する。総ドーズ量は例えば1014〜1015cm−2である。この時反転型チャネル領域120にも窒素イオンが注入され(反転型チャネル領域121とする)、P型不純物の一部が窒素イオンにより補償される。注入される窒素イオン165の量は、反転型チャネル領域120におけるP型不純物濃度を超えない範囲とする。なおN型不純物としては、窒素の他に燐、ヒ素などを用いてもよい。
各領域を形成するイオン注入を行う順番については、本例で示す限りではない。
図11(b)の工程においては、例えば1000〜1800℃での熱処理を行い。注入した不純物を活性化させる。
図11(c)の工程においては、ゲート絶縁膜90を1200℃程度での熱酸化により形成し次に例えば多結晶シリコンによりゲート電極80を形成する。次に層間膜70としてCVD酸化膜を堆積する。
その後は特に図示しないが、層間膜70に対しN+型ソース領域40及びP+型コンタクト領域50上にコンタクトホールを開孔し、ソース電極60を形成する(図10参照)。また、N+基板10裏面にドレイン電極140として金属膜を蒸着し、例えば600〜1400℃程度で熱処理してオーミック電極として、図10に示す実施の形態2としての半導体装置が完成する。
【0026】
上記のように本実施の形態の半導体装置は、半導体基体に形成されるN+型SiC基板10と、該SiC基板10と接続されて形成されるN−型SiCエピタキシャル領域20と、該SiCエピタキシャル領域20表層の所定領域に形成されるP型ウエル領域31と、該ウエル領域31内に形成されるN+型ソース領域40と、該ソース領域40と接続されて、ウエル領域31内でその表層に形成されるN−型蓄積型チャネル領域110と、該蓄積型チャネル領域110とSiCエピタキシャル領域20との間の、ウエル領域31の表層に形成されるP型反転型チャネル領域121と、該P型反転型チャネル領域121と接続されてSiCエピタキシャル領域20の表層に形成される、該SiCエピタキシャル領域20よりも高濃度でかつウエル領域31におけるP型不純物濃度よりも低濃度の、Pウエル間低濃度N型領域131と、少なくとも該反転型チャネル領域121及び蓄積型チャネル領域110上に形成されるゲート絶縁膜90と、該ゲート絶縁膜90上に形成されるゲート電極80と、SiC基板10に接続されるドレイン電極140と、ソース領域40に接続されるソース電極60とを備えている。この半導体装置においては、ゲート絶縁膜90下の領域にSiCエピタキシャル領域20よりも高濃度でかつP型ウエル領域31におけるP型不純物濃度よりも低濃度のN型不純物濃度を有するPウエル間低濃度N型領域131が形成されるから、高ドレイン電界に対してゲート絶縁膜90に大きな電界がかかることを抑制しつつ、実施の形態1の半導体装置よりも、さらにオン抵抗を低減することができる。
また、この半導体装置におけるPウエル間低濃度N型領域131は、エピタキシャル領域20よりも高濃度でかつP型ウエル領域31におけるP型不純物濃度よりも低濃度となるように形成される。このため、高ドレイン電界が加わった時でもゲート絶縁膜90に3MVcm−1以上の高電界が印加されない。本半導体装置では、このようなN型領域131をゲート絶縁膜90下の領域に形成することで、高ドレイン電界に対してゲート絶縁膜90に大きな電界がかかることを抑制しつつ、実施の形態1の半導体装置よりも、さらにオン抵抗を低減することができる。
以上本発明を実施の形態に基づいて具体的に説明したが、本発明は上記実施の形態に限定されるものではなく、その要旨を逸脱しない範囲において種々変更可能であることは勿論である。
【図面の簡単な説明】
【図1】 本発明の参考例 1を示す断面図
【図2】 本発明の参考例 1の製造工程を示す断面図
【図3】 本発明の参考例 1の製造工程を示す断面図
【図4】 本発明の実施の形態1を示す断面図
【図5】 本発明の実施の形態1の製造工程を示す断面図
【図6】 本発明の実施の形態1の製造工程を示す断面図
【図7】レジストの後退を利用したテーパエッチングの工程説明図
【図8】 本発明の参考例 2を示す断面図
【図9】 本発明の参考例 2の製造工程を示す断面図
【図10】 本発明の実施の形態2を示す断面図
【図11】 本発明の実施の形態2の製造工程を示す断面図
【符号の説明】
10・・・N+型SiC基板
20・・・N−型SiCエピタキシャル領域
30、31・・・P型ウエル領域
40・・・N+型ソース領域
50・・・P+型コンタクト領域
60・・・ソース電極
70・・・層間膜
80・・・ゲート電極
90・・・ゲート絶縁膜
110・・・N−型蓄積型チャネル領域
120、121・・・P型反転型チャネル領域
130、131・・・Pウエル間低濃度N型領域
140・・・ドレイン電極
150、151、152、153、154・・・マスク材
160、162・・・アルミニウムイオン注入
161、164、165、166・・・窒素イオン注入
163・・・燐イオン注入
170・・・フォトレジスト
180・・・マスク材テーパ角度
190・・・マスク材を貫通したイオンにより形成されたP型ウエル領域[0001]
BACKGROUND OF THE INVENTION
The present invention relates to a semiconductor device and a manufacturing method thereof.
[0002]
[Prior art]
[Patent Document 1]
Japanese Patent Laid-Open No. 11-274487
[Patent Document 2]
JP 2000-164525 A.
[0003]
Silicon carbide (hereinafter referred to as SiC) has a wide band gap, and the maximum dielectric breakdown electric field is an order of magnitude larger than that of silicon (hereinafter referred to as Si). Furthermore, the natural oxide of SiC is SiO2Therefore, a thermal oxide film can be easily formed on the surface of SiC by the same method as Si. For this reason, SiC is expected to be a very excellent material when used as a high-speed / high-voltage switching element for electric vehicles, particularly as a high-power uni / bipolar element.
Vertical MOSFET is an important device for considering application of SiC to power semiconductor devices. Since the MOSFET is a voltage-driven device, the elements can be driven in parallel and the driving circuit is simple. Moreover, since it is a unipolar device, high-speed switching is possible. The SiC power MOSFET in the prior art is disclosed in, for example, Patent Document 1 described above.
In the device cross-sectional structure in the conventional example, high concentration N+N on type SiC substrate−A type SiC epitaxial region is formed. Then, a P-type well region is formed in a predetermined region in the surface layer portion of the epitaxial region, and N-type in the P-type well region+Type source region and P+A mold contact region is formed. N on the surface of the P-type well region+N connected to the type source region−A mold storage channel region is formed. In addition, the surface layer portion of the epitaxial region is connected to the storage channel region and connected to the P-well N+A mold region is formed. A gate electrode is disposed on the storage channel region via a gate insulating film, and the gate electrode is covered with an interlayer insulating film. And P+Type contact area and N+A source electrode is formed so as to contact the type source region, and N+A drain electrode is formed on the back surface of the type SiC substrate.
[0004]
The operation of this power MOSFET is as follows. When a positive voltage is applied to the gate electrode while a voltage is applied between the drain electrode and the source electrode, electrons are applied to the surface of the storage channel facing the gate electrode. A storage layer is formed. As a result, drain region to epitaxial region, P well N+A current flows to the source electrode through the mold region, the storage channel region, and the source region.
When the voltage applied to the gate electrode is removed, the storage channel is depleted by the built-in potential with the P-type well region. As a result, N between P wells+The current stops flowing from the mold region to the storage channel region, and the drain electrode and the source electrode are electrically insulated and exhibit a switching function.
[0005]
An example of a conventional method for manufacturing the SiC power MOSFET will be described.
First N+For example, the impurity concentration is 10 on the type SiC substrate.14~Ten18cm-3, N with a thickness of 1-100μm−A type SiC epitaxial region is formed.
Next, using a
Next, using a mask material, for example, aluminum ions are implanted at a high temperature of 100 to 1000 ° C. with an acceleration voltage of 10 k to 1 MeV, and P+A mold contact region is formed. For example, the total dose is 1014~Ten16/cm2It is. Of course, boron or gallium may be used as the P-type impurity in addition to aluminum.
Next, using another mask material, for example, phosphorus ions are multi-stage implanted at an acceleration voltage of 10 k to 1 MeV at a high temperature of 100 to 1000 ° C., and N+A mold source region is formed. For example, the total dose is 1014~Ten16/cm2It is. Of course, as the N-type impurity, nitrogen, arsenic, or the like may be used in addition to phosphorus.
Next, using still another mask material, for example, nitrogen ions are implanted at a high temperature of 100 to 1000 ° C. with an acceleration voltage of 10 k to 1 MeV, and N−Type storage channel region and P-well N+A mold region is formed. For example, the total dose is 1014~Ten16/cm2It is.
Note that the order of ion implantation for forming each region is not limited to that shown in this example.
Next, for example, heat treatment is performed at 1000 to 1800 ° C. to activate the implanted impurities.
Next, a gate insulating film is formed by thermal oxidation at about 1200 ° C., and then a gate electrode is formed from, for example, polycrystalline silicon. Next, a CVD oxide film is deposited as an interlayer film.
After that, N against the interlayer film+Type source region and P+A contact hole is formed on the mold contact region to form a source electrode. N+A metal film is deposited on the back surface of the substrate as a drain electrode and heat-treated at, for example, about 600 to 1400 ° C. to complete the conventional SiC power MOSFET as an ohmic electrode.
[0006]
[Problems to be solved by the invention]
The problems of the conventional SiC power MOSFET will be described below.
As described above, in the conventional SiC power MOSFET in which the P-type well region is formed by ion implantation, it is difficult to form the well region sufficiently deep in the step of forming the well region. Therefore, in order to prevent punch-through, the P-type impurity concentration in the P-type well region is usually designed to be high.
By the way, the above nitrogen ions are implanted and N−Type storage channel region and P-well N+In the step of forming the mold region, the P-type impurity is compensated for and N−In order to form the type storage channel region, the concentration of nitrogen ions implanted into the semiconductor substrate must be equal to or higher than the P-type impurity concentration of the P-type well region. Therefore, P-well N+The N type impurity concentration in the type region is formed to be higher than the P type impurity concentration in the P type well region.
However, N having a higher impurity concentration than such a P-type well region under the gate insulating film.+When the mold region is formed, a high concentration of N is applied when a high voltage is applied to the drain electrode.+The drain electric field is concentrated in the mold region. As a result, the gate insulating film breaks down before the avalanche breakdown occurs in the semiconductor element, causing a problem that a desired breakdown voltage cannot be obtained. In general, power devices are required to withstand a constant current when an avalanche current flows, but in conventional SiC MOSFETs, the avalanche resistance is defined by the dielectric breakdown of the gate insulating film, which is very small. There was a problem of becoming.
The present invention has been made in order to solve the problems of the prior art as described above, and provides a high breakdown voltage semiconductor device and a method for manufacturing the same capable of suppressing a large electric field from being applied to a gate insulating film even with respect to a high drain electric field. The purpose is to provide.
[0007]
[Means for Solving the Problems]
In order to solve the above-mentioned problems, the present invention is formed in a first conductivity type drain region formed in a semiconductor substrate, a first conductivity type drift region connected to the drain region, and a surface of the drift region. A second conductivity type well region, a first conductivity type source region formed in the well region, and the source region;Formed on the surface of the well regionStorage channel region of first conductivity type and storage channel regionAnd a second conductivity type inversion channel region formed in the surface layer of the well region, and at least on the inversion channel region and the storage channel region.A gate insulating film; a gate electrode formed on the gate insulating film; a drain electrode connected to the drain region; and a source electrode connected to the source region.
[0008]
【The invention's effect】
ADVANTAGE OF THE INVENTION According to this invention, the high voltage semiconductor device which can suppress that a big electric field is applied to a gate insulating film also with respect to a high drain electric field, and its manufacturing method can be provided.
[0009]
DETAILED DESCRIPTION OF THE INVENTION
Hereinafter, embodiments of the present invention will be described with reference to the drawings. In the drawings described below, components having the same function are denoted by the same reference numerals, and repeated description thereof is omitted.
The polytype of silicon carbide (SiC) used in this embodiment is typically 4H, but other polytypes such as 6H and 3C may be used. Further, in this embodiment, the semiconductor device has been described in which the drain electrode is formed on the back surface of the semiconductor substrate, the source electrode is disposed on the surface of the substrate, and a current flows in the element in the vertical direction. However, for example, the present invention can also be applied to a semiconductor device having a structure in which a drain electrode is arranged on the surface of a substrate in the same manner as a source electrode and a current flows laterally.
In this embodiment, for example, the drain region is N-type and the well region is P-type. However, the combination of N-type and P-type is not limited to this. For example, the drain region is P-type and well-type. A configuration may be adopted in which the region is N-type.
Moreover, it cannot be overemphasized that the deformation | transformation in the range which does not deviate from the main point of this invention is included.
[0010]
(Reference example1)
FIG. 1 shows the present invention.Reference example 1 ofSemiconductor equipmentPlaceShow. As shown in the figure, high concentration N+N on type SiC substrate 10−A type
[0011]
ThisHalf ofThe operation of the conductor device will be described. The basic operation is the same as that of the conventional SiC power MOSFET. That is, when a voltage is applied between the
Further, when the voltage applied to the
[0012]
next,hereAn example of the method for manufacturing the semiconductor device shown in FIG. 2 will be described with reference to the cross-sectional views of FIGS. 2 (a) to 3 (g).
[0013]
In the process of FIG.+For example, the impurity concentration is 10 on the SiC substrate 10.14~Ten18cm-3, N with a thickness of 1-100μm−A type
In the step of FIG. 2 (b), using the
In the process of FIG. 2 (c), similarly, using the
In the process of FIG. 2 (d), using the
In the step of FIG. 2 (e),
Note that the order of ion implantation for forming each region is not limited to that shown in this example.
In the process of FIG. 2 (f), for example, heat treatment is performed at 1000 to 1800 ° C. The implanted impurity is activated.
In the step of FIG. 3 (g), the
After that, although not shown in the figure, the N relative to the
[0014]
Book as aboveReference exampleThe semiconductor device of N is formed on a semiconductor substrate.+
Also bookReference exampleThe method of manufacturing a semiconductor device includes at least a step of depositing a
In addition, by using silicon carbide as the semiconductor substrate, high breakdown voltage, high carrier mobility, and high saturation drift velocity can be easily ensured as compared with silicon semiconductors. For this reason, it can be used for a high-speed switching element or a high-power element.
[0015]
(Embodiment1)
FIG. 4 shows an embodiment of a semiconductor device manufactured according to the present invention.1Is shown.
As shown in the figure, high concentration N+N on type SiC substrate 10−A type
As shown in FIG.Reference example 1The difference in structure with the
[0016]
The operation of the semiconductor device of this embodiment will be described. When a voltage is applied between the
Further, by removing the voltage applied to the
[0017]
Next, an example of a method for manufacturing the semiconductor device described in this embodiment will be described with reference to cross-sectional views of FIGS. 5 (a) to 6 (g) and FIGS. 7 (a) to (d).
In the process of FIG.+For example, the impurity concentration is 10 on the SiC substrate 10.14~Ten18cm-3, N with a thickness of 1-100μm−A type
In the step of FIG. 5 (b), for example, a CVD oxide film is used to perform etching so that an inclination (taper) is provided on the pattern side wall to form a
Using this taper-formed
[0018]
Here, taper etching of the CVD oxide film will be described with reference to FIGS.
In the step of FIG. 7A, a
In the step of FIG. 7 (b), after exposing a part of the
In the process of FIG.6,SCIENCE FICTION6, NF3, C2F6Etc. and oxygen gas conditions, dry etching is performed so that the etching selectivity of the
In the step shown in FIG. 7D, the
The inclination (taper)
As the taper etching method, in addition to the above-described dry etching method using resist receding, for example, CHF3The
[0019]
In the step of FIG. 5C, the
As an N-type impurity used for forming the
In the step of FIG. 5 (d), using the
In the step of FIG. 5 (e),
Note that the order of ion implantation for forming each region is not limited to that shown in this example.
In the step of FIG. 5 (f), for example, heat treatment is performed at 1000 to 1800 ° C. The implanted impurity is activated.
In the step of FIG. 6 (g), the
After that, although not shown in the figure, the N relative to the
[0020]
As described above, the semiconductor device according to the present embodiment includes N formed on the semiconductor substrate.+
Further, in the method for manufacturing a semiconductor device of this embodiment, the patterning of the
If the manufacturing method as shown above is used, the P-
[0021]
(Reference example 2)
FIG. 8 shows the present invention.Reference example 2 ofSemiconductor equipmentPlaceShow.
As shown in the figure, high concentration N+N on type SiC substrate 10−A type
As shown in FIG.Reference exampleThe structural difference from 1 is that a low concentration N-
[0022]
Next bookReference exampleAn example of a method for manufacturing the semiconductor device shown in FIG. 2 will be described with reference to the cross-sectional views of FIGS. 2 (a) to 2 (e) and FIGS. 9 (a) to 9 (c).
2 (a)-(e)Reference exampleSince this is the same as the process described in 1, description thereof is omitted.
In the process of FIG. 9, using the
Note that the order of ion implantation for forming each region is not limited to that shown in this example.
In the process of FIG. 9 (b), for example, heat treatment is performed at 1000 to 1800 ° C. The implanted impurity is activated.
In the step of FIG. 9C, the
After that, although not shown in the figure, the N relative to the
[0023]
Book as aboveReference exampleThe semiconductor device of N is formed on a semiconductor substrate.+
Also bookReference exampleThe manufacturing method of the semiconductor device ofReference exampleIn addition to the semiconductor device manufacturing method of 1, a step of depositing a
[0024]
(Embodiment2)
FIG. 10 shows an embodiment of a semiconductor device manufactured according to the present invention.2Is shown.
As shown in the figure, high concentration N+N on type SiC substrate 10−A type
Embodiment shown in FIG.1The difference in structure is that a low concentration N-
[0025]
Next, an example of a method for manufacturing the semiconductor device described in this embodiment will be described with reference to cross-sectional views in FIGS. 5 (a) to 5 (e) and FIGS. 11 (a) to 11 (c).
The steps of FIGS. 5 (a) to (e) are the embodiments.1Since this is the same as the process described in, the description thereof is omitted.
In the step of FIG. 11 (a), using the
The order of ion implantation for forming each region is not limited to that shown in this example.
In the step of FIG. 11 (b), for example, heat treatment is performed at 1000 to 1800 ° C. The implanted impurity is activated.
In the step of FIG. 11C, the
After that, although not shown in the figure, the N relative to the
[0026]
As described above, the semiconductor device according to the present embodiment includes N formed on the semiconductor substrate.+
Further, the P-well low concentration N-
Although the present invention has been specifically described above based on the embodiments, the present invention is not limited to the above-described embodiments, and it is needless to say that various modifications can be made without departing from the scope of the invention.
[Brief description of the drawings]
FIG. 1 of the present inventionReference example 1Cross section showing
FIG. 2 of the present inventionReference example 1Sectional view showing the manufacturing process
FIG. 3 of the present inventionReference example 1Sectional view showing the manufacturing process
FIG. 4 The present inventionThe fruitForm of application1Cross section showing
FIG. 5 shows the present invention.The fruitForm of application1Sectional view showing the manufacturing process
FIG. 6The fruitForm of application1Sectional view showing the manufacturing process
FIG. 7 is an explanatory diagram of a taper etching process using resist receding.
[Fig. 8] of the present inventionReference example 2Cross section showing
FIG. 9 shows the present invention.Reference example 2Sectional view showing the manufacturing process
FIG. 10 shows the present invention.The fruitForm of application2Cross section showing
FIG. 11 shows the present invention.The fruitForm of application2Sectional view showing the manufacturing process
[Explanation of symbols]
10 ... N+Type SiC substrate
20 ... N−Type SiC epitaxial region
30, 31 ... P-type well region
40 ... N+Type source area
50 ・ ・ ・ P+Type contact area
60 ... Source electrode
70 ・ ・ ・ Interlayer film
80 ・ ・ ・ Gate electrode
90 ・ ・ ・ Gate insulation film
110 ... N−Type storage channel region
120, 121 ... P-type inverted channel region
130, 131 ... P-well low concentration N-type region
140 ... Drain electrode
150, 151, 152, 153, 154 ... Mask material
160, 162 ... Aluminum ion implantation
161, 164, 165, 166 ... Nitrogen ion implantation
163 ... Phosphorus ion implantation
170 ... Photoresist
180 ・ ・ ・ Mask material taper angle
190 ... P-type well region formed by ions penetrating the mask material
Claims (8)
を備えたことを特徴とする半導体装置。A drain region of the first conductivity type formed in the semiconductor substrate, a drift region of the first conductivity type formed connected to the drain region, and a second conductivity type formed in a predetermined region of the drift region surface layer A well region; a first conductivity type source region formed in the well region; a first conductivity type storage channel region connected to the source region and formed in a surface layer in the well region; A second conductivity type inversion channel region formed on a surface layer of the well region between the accumulation channel region and the drift region, and formed at least on the inversion channel region and the accumulation channel region A gate insulating film, a gate electrode formed on the gate insulating film, a drain electrode connected to the drain region, a source electrode connected to the source region,
A semiconductor device comprising:
を備えたことを特徴とする半導体装置。A drain region of the first conductivity type formed in the semiconductor substrate, a drift region of the first conductivity type formed connected to the drain region, and a second conductivity type formed in a predetermined region of the drift region surface layer A well region; a first conductivity type source region formed in the well region; a first conductivity type storage channel region connected to the source region and formed in a surface layer in the well region; A second conductivity type inversion channel region formed in a surface layer of the well region between the accumulation type channel region and the drift region, and connected to the inversion channel region in the surface layer of the drift region. A low-concentration inter-well region of a first conductivity type having a higher concentration than the drift region and lower than a second conductivity type impurity concentration in the well region, and at least the inversion channel; A gate insulating film formed on the region and the storage channel region, a gate electrode formed on the gate insulating film, a drain electrode connected to the drain region, and a source electrode connected to the source region When,
A semiconductor device comprising:
該第1のマスク材越しに前記半導体基体中に不純物を導入することで、前記第2導電型のウエル領域を形成する工程と、
同じく第1のマスク材越しに前記半導体基体中に不純物を導入することで、前記第1導電型の蓄積型チャネル領域を形成する工程と
を順不同に少なくとも含むことを特徴とする請求項1乃至4のいずれか記載の半導体装置の製造方法。Depositing a first mask material on the semiconductor substrate; and patterning the first mask material;
Introducing a well region of the second conductivity type by introducing impurities into the semiconductor substrate through the first mask material;
Also in the introducing an impurity into the semiconductor body to the first mask material over, claims 1 to 4, characterized in that it comprises at least a step of forming a storage-type channel region of the first conductivity type in random order A method for manufacturing a semiconductor device according to any one of the above.
前記半導体基体上に第1のマスク材を堆積する工程と、該第1のマスク材をパターニングする工程とを少なくとも含み、
該第1のマスク材越しに前記半導体基体中に不純物を導入することで、前記第2導電型のウエル領域を形成する工程と、
同じく第1のマスク材越しに前記半導体基体中に不純物を導入することで、前記第1導電型の蓄積型チャネル領域を形成する工程と
を順不同に少なくとも含み、
さらに、前記半導体基体上に第2のマスク材を堆積する工程と、該第2のマスク材をパターニングする工程と、該第2のマスク材越しに前記半導体基体中に不純物を導入することで、前記第1導電型のウエル間低濃度領域を形成する工程と、
を少なくとも含むことを特徴とする半導体装置の製造方法。 A method of manufacturing a semiconductor device according to claim 2,
Depositing a first mask material on the semiconductor substrate; and patterning the first mask material;
Introducing a well region of the second conductivity type by introducing impurities into the semiconductor substrate through the first mask material;
A step of forming an accumulation channel region of the first conductivity type by introducing impurities into the semiconductor substrate also through the first mask material;
At least in random order,
Furthermore, a step of depositing a second mask material on the semiconductor substrate, a step of patterning the second mask material, and introducing impurities into the semiconductor substrate through the second mask material, Forming a low-concentration region between wells of the first conductivity type;
A method for manufacturing a semiconductor device, comprising:
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2003132695A JP3985727B2 (en) | 2003-05-12 | 2003-05-12 | Semiconductor device and manufacturing method thereof |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2003132695A JP3985727B2 (en) | 2003-05-12 | 2003-05-12 | Semiconductor device and manufacturing method thereof |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2004335917A JP2004335917A (en) | 2004-11-25 |
JP3985727B2 true JP3985727B2 (en) | 2007-10-03 |
Family
ID=33507465
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2003132695A Expired - Fee Related JP3985727B2 (en) | 2003-05-12 | 2003-05-12 | Semiconductor device and manufacturing method thereof |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP3985727B2 (en) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106531799A (en) * | 2015-09-11 | 2017-03-22 | 株式会社东芝 | Semiconductor device |
Families Citing this family (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2007036135A (en) * | 2005-07-29 | 2007-02-08 | Nissan Motor Co Ltd | Silicon carbide semiconductor device and its manufacturing method |
JP4938157B2 (en) | 2009-10-22 | 2012-05-23 | パナソニック株式会社 | Semiconductor device and manufacturing method thereof |
JP5677330B2 (en) * | 2012-01-20 | 2015-02-25 | 三菱電機株式会社 | Silicon carbide semiconductor device and manufacturing method thereof |
JP5996671B2 (en) * | 2012-12-28 | 2016-09-21 | 株式会社日立製作所 | Silicon carbide semiconductor device and manufacturing method thereof |
JP6219044B2 (en) * | 2013-03-22 | 2017-10-25 | 株式会社東芝 | Semiconductor device and manufacturing method thereof |
CN105140283A (en) * | 2015-07-28 | 2015-12-09 | 国网智能电网研究院 | Silicon carbide MOSEFTs (metal-oxide-semiconductor field-effect transistors) power device and manufacturing method therefor |
CN112582461B (en) * | 2019-09-30 | 2024-05-10 | 比亚迪半导体股份有限公司 | Planar gate SiCNOSFET and method for manufacturing the same |
US20220406889A1 (en) * | 2020-01-16 | 2022-12-22 | Lg Electronics Inc. | Metal-oxide film semiconductor field-effect transistor device and method for manufacturing same |
KR102308154B1 (en) * | 2020-06-09 | 2021-10-05 | 현대모비스 주식회사 | Power semiconductor device and method of fabricating the same |
US11776994B2 (en) * | 2021-02-16 | 2023-10-03 | Alpha And Omega Semiconductor International Lp | SiC MOSFET with reduced channel length and high Vth |
CN118486734A (en) * | 2024-05-31 | 2024-08-13 | 合肥艾创微电子科技有限公司 | Silicon carbide trench gate metal oxide semiconductor field effect transistor and preparation method thereof |
-
2003
- 2003-05-12 JP JP2003132695A patent/JP3985727B2/en not_active Expired - Fee Related
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106531799A (en) * | 2015-09-11 | 2017-03-22 | 株式会社东芝 | Semiconductor device |
CN106531799B (en) * | 2015-09-11 | 2020-07-03 | 株式会社东芝 | Semiconductor device with a plurality of semiconductor chips |
Also Published As
Publication number | Publication date |
---|---|
JP2004335917A (en) | 2004-11-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6049784B2 (en) | Silicon carbide semiconductor device and manufacturing method thereof | |
JP4903439B2 (en) | Field effect transistor | |
JP5862730B2 (en) | Manufacturing method of trench gate type semiconductor device | |
US6429041B1 (en) | Methods of fabricating silicon carbide inversion channel devices without the need to utilize P-type implantation | |
JP5984282B2 (en) | Vertical trench insulated gate MOS semiconductor device | |
US11961904B2 (en) | Semiconductor device including trench gate structure and buried shielding region and method of manufacturing | |
US20060057796A1 (en) | Silicon carbide semiconductor device and its method of manufacturing method | |
US20050218472A1 (en) | Semiconductor device manufacturing method thereof | |
CN113130634A (en) | Method of forming silicon carbide devices with shielded gates | |
JP2008503894A (en) | Silicon carbide device and manufacturing method thereof | |
JP4490094B2 (en) | Method of manufacturing trench metal oxide semiconductor field effect transistor device | |
CN106796955A (en) | Semiconductor device | |
JP3985727B2 (en) | Semiconductor device and manufacturing method thereof | |
JP4063353B2 (en) | Manufacturing method of trench gate type MOS field effect transistor | |
US9825125B2 (en) | Silicon carbide semiconductor device and manufacturing method of silicon carbide semiconductor device | |
JP3664158B2 (en) | Silicon carbide semiconductor device and manufacturing method thereof | |
JP2013110331A (en) | Semiconductor device manufacturing method | |
JP4049095B2 (en) | Semiconductor device and manufacturing method thereof | |
JP3617507B2 (en) | Silicon carbide semiconductor device manufacturing method and silicon carbide semiconductor device manufactured by the manufacturing method | |
JP6207627B2 (en) | Semiconductor device | |
JP2009016480A (en) | Semiconductor device and manufacturing method of semiconductor device | |
CN114530504B (en) | High threshold voltage SiC MOSFET device and manufacturing method thereof | |
JP4627211B2 (en) | Silicon carbide semiconductor device and manufacturing method thereof | |
JP3997886B2 (en) | Method for manufacturing silicon carbide semiconductor device | |
KR101640570B1 (en) | silicon carbide trench gate type power metal oxide semiconductor(MOS) device and fabrication method thereof |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20050126 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20070122 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20070403 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20070525 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20070619 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20070702 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 3985727 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100720 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110720 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120720 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120720 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130720 Year of fee payment: 6 |
|
LAPS | Cancellation because of no payment of annual fees |