JP3829939B2 - 半導体装置の製造方法及び製造装置 - Google Patents
半導体装置の製造方法及び製造装置 Download PDFInfo
- Publication number
- JP3829939B2 JP3829939B2 JP2003385416A JP2003385416A JP3829939B2 JP 3829939 B2 JP3829939 B2 JP 3829939B2 JP 2003385416 A JP2003385416 A JP 2003385416A JP 2003385416 A JP2003385416 A JP 2003385416A JP 3829939 B2 JP3829939 B2 JP 3829939B2
- Authority
- JP
- Japan
- Prior art keywords
- region
- semiconductor device
- manufacturing
- wiring board
- terminal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/4985—Flexible insulating substrates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/67005—Apparatus not specifically provided for elsewhere
- H01L21/67011—Apparatus for manufacture or treatment
- H01L21/67092—Apparatus for mechanical treatment
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/0011—Working of insulating substrates or insulating layers
- H05K3/0044—Mechanical working of the substrate, e.g. drilling or punching
- H05K3/0052—Depaneling, i.e. dividing a panel into circuit boards; Working of the edges of circuit boards
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01005—Boron [B]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01006—Carbon [C]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01029—Copper [Cu]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01033—Arsenic [As]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01078—Platinum [Pt]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01079—Gold [Au]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/013—Alloys
- H01L2924/014—Solder alloys
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/14—Integrated circuits
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/11—Printed elements for providing electric connections to or between printed circuits
- H05K1/118—Printed elements for providing electric connections to or between printed circuits specially for flexible printed circuits, e.g. using folded portions
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/10—Details of components or other objects attached to or integrated in a printed circuit board
- H05K2201/10613—Details of electrical connections of non-printed components, e.g. special leads
- H05K2201/10621—Components characterised by their electrical contacts
- H05K2201/10681—Tape Carrier Package [TCP]; Flexible sheet connector
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/20—Details of printed circuits not provided for in H05K2201/01 - H05K2201/10
- H05K2201/2009—Reinforced areas, e.g. for a specific part of a flexible printed circuit
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2203/00—Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
- H05K2203/15—Position of the PCB during processing
- H05K2203/1545—Continuous processing, i.e. involving rolls moving a band-like or solid carrier along a continuous production path
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/0011—Working of insulating substrates or insulating layers
- H05K3/0044—Mechanical working of the substrate, e.g. drilling or punching
- H05K3/005—Punching of holes
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/0058—Laminating printed circuit boards onto other substrates, e.g. metallic substrates
- H05K3/0064—Laminating printed circuit boards onto other substrates, e.g. metallic substrates onto a polymeric substrate
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10—TECHNICAL SUBJECTS COVERED BY FORMER USPC
- Y10T—TECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
- Y10T83/00—Cutting
- Y10T83/869—Means to drive or to guide tool
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Power Engineering (AREA)
- Wire Bonding (AREA)
Description
(a)半導体チップが実装される第1の領域と前記第1の領域の周囲の第2の領域とを有する配線基板であって、前記第1の領域から前記第2の領域に延びる端子が一方の面に形成されてなる配線基板の他方の面に、前記端子にオーバーラップし、かつ、前記第1の領域から前記第2の領域に一部がはみ出すように補強部材を設けること、
(b)前記第1の領域と前記第2の領域との境目に沿って、前記端子を切断すること、
(c)前記(b)工程を行った後に、前記第1の領域と前記第2の領域との境目に沿って、前記補強部材から、前記配線基板の前記補強部材に隣接する部分にかけて連続的に切断すること、
を含む。本発明によれば、第1の領域と第2の領域との境目に沿って切断する工程を、端子を切断する工程と、補強部材から、前記配線基板の前記補強部材に隣接する部分にかけて連続的に切断する工程と、に分割して行う。したがって、端子の剥離を防止するための加工と、第1の領域への亀裂を防止するための加工との両方を実現することができ、半導体装置の信頼性の向上を図ることができる。
(2)この半導体装置の製造方法において、
前記(b)工程を、前記配線基板における前記端子の面側から打ち抜くことによって行い、
前記(c)工程を、前記配線基板における前記端子の面側から打ち抜くことによって行ってもよい。これによれば、(b)及び(c)工程の打ち抜き方向は同一である。
(3)この半導体装置の製造方法において、
前記(b)工程を行った後に、前記(c)工程を行う。
(4)この半導体装置の製造方法において、
前記(b)工程で、前記第1の領域を固定するためにプレスした状態で打ち抜きを行うことによって、前記端子を切断してもよい。これによれば、第1の領域における第1の端子の剥離を防止できるので、半導体装置の信頼性の向上を図ることができる。(5)この半導体装置の製造方法において、
前記(b)工程で、前記第1の領域と前記第2の領域との境目に沿ってスリットを形成することによって、前記端子を切断してもよい。これによれば、配線基板の外形を変えずに、例えば後工程の(c)工程を行うことができる。
(6)この半導体装置の製造方法において、
前記スリットは、前記補強部材の内側において前記端子の幅方向に沿って延びる第1の部分と、前記補強部材の内側において前記端子の長さ方向に沿って延びる第2の部分と、を有してもよい。これによれば、例えば後工程の(c)工程での切断距離が短くなり、安定して切断することができる。
(7)この半導体装置の製造方法において、
前記スリットは、前記補強部材の外側において前記第2の部分に対向して配置される第3の部分をさらに含んでもよい。これによれば、例えば後工程での(c)工程において第2の部分と第3の部分との間を切断すればよいので、安定して切断することができる。
(8)この半導体装置の製造方法において、
前記(c)工程で、前記第2の領域を固定するためにプレスした状態で打ち抜きを行うことによって、前記補強部材から、前記配線基板の前記補強部材に隣接する部分にかけて連続的に切断してもよい。これによれば、打ち抜きを行うので、第1の領域には亀裂が生じない又は生じにくくなっており、半導体装置の信頼性の向上を図ることができる。
(9)この半導体装置の製造方法において、
前記(c)工程で、前記第2の部分と前記第3の部分との間を破断させることなく切断してもよい。これによれば、滑らかな切断が可能になり、配線基板の一部が過剰に引っ張られることがないので、亀裂も生じにくい。したがって、半導体装置の信頼性の向上を図ることができる。
(10)この半導体装置の製造方法において、
前記(b)及び(c)工程によって、前記第1の領域と前記第2の領域との境目の全部に沿って切断してもよい。これによれば、第1の領域を個片に切断する。
(11)この半導体装置の製造方法において、
前記(b)及び(c)工程によって、前記第1の領域と前記第2の領域との境目の一部に沿って切断してもよい。こうすることで、配線基板の外形で第1の領域を取り扱うことができるので、半導体装置の管理が容易になる。
(12)この半導体装置の製造方法において、
前記配線基板は、複数の前記第1の領域を有し、
前記配線基板を一対の第1及び第2のリールに掛け渡し、前記第1のリールから送り出して前記第2のリールに巻き取らせる間に、前記(b)及び(c)工程の少なくとも1つの工程を行ってもよい。(b)及び(c)工程の打ち抜き方向が同一であれば、配線基板を表裏反転させることなく、例えば一回の搬送において各切断工程を行うことができる。
(13)この半導体装置の製造方法において、
前記(b)工程による前記端子の切断面が上流側に配置される向きに、前記配線基板を搬送してもよい。これによれば、例えばスリットを凹状に形成した場合に、第1の領域がめくり上がるのを防止することができる。
(14)この半導体装置の製造方法において、
前記(a)工程で、前記補強部材を、接着材料を介して前記配線基板に貼り付けてもよい。
(15)この半導体装置の製造方法において、
前記接着材料は、エネルギー硬化型接着材料であり、
前記(b)及び(c)工程前に、エネルギーを加えて、前記接着材料を硬化させることをさらに含んでもよい。これによれば、補強部材の内側を切断するときに、配線基板と補強部材との間に介在する接着材料が切断ツールに付着するのを防止することができる。また、接着材料が硬化していれば、切断工程後における配線基板と補強部材との剥離も防止される。
(16)本発明に係る半導体装置の製造装置は、
半導体チップが実装される第1の領域と前記第1の領域の周囲の第2の領域とを有する配線基板であって、前記第1の領域から前記第2の領域に延びる端子が一方の面に形成されてなる配線基板を切断する切断セクションを含み、
前記配線基板の他方の面には、前記端子にオーバーラップし、かつ、前記第1の領域から前記第2の領域に一部がはみ出すように補強部材が設けられ、
前記切断セクションは、
前記第1の領域と前記第2の領域との境目に沿って、前記端子を切断する第1の切断セクションと、
前記第1の領域と前記第2の領域との境目に沿って、前記補強部材から、前記配線基板の前記補強部材に隣接する部分にかけて連続的に切断する第2の切断セクションと、
を含み、
前記第1の切断セクションは、前記第2の切断セクションよりも前記配線基板の搬送方向において上流側に配置されてなる。本発明によれば、第1の領域と第2の領域との境目に沿って切断する切断セクションを、端子を切断する第1の切断セクションと、補強部材から、配線基板の補強部材に隣接する部分にかけて連続的に切断する第2の切断セクションと、に分割して行う。したがって、端子の剥離を防止するための加工と、第1の領域への亀裂を防止するための加工との両方を実現することができ、半導体装置の信頼性の向上を図ることができる。
(17)この半導体装置の製造装置において、
前記第1の切断セクションは、前記配線基板における前記端子の面側から打ち抜き、
前記第2の切断セクションは、前記配線基板における前記端子の面側から打ち抜いてもよい。これによれば、第1及び第2の切断セクションの打ち抜き方向は同一である。
(18)この半導体装置の製造装置において、
前記第1の切断セクションは、前記第2の切断セクションよりも前記配線基板の搬送方向において上流側に配置されていてもよい。これによれば、第1の切断セクションによる切断を、第2の切断セクションによる切断よりも先に行うことができる。
(19)この半導体装置の製造装置において、
前記第1の切断セクションは、前記第1の領域を固定するためにプレスするダイと、打ち抜きを行うパンチと、を含んでもよい。これによれば、第1の領域における第1の端子の剥離を防止できるので、半導体装置の信頼性の向上を図ることができる。
(20)この半導体装置の製造装置において、
前記第2の切断セクションは、前記第2の領域を固定するためにプレスするダイと、打ち抜きを行うパンチと、を含んでもよい。これによれば、打ち抜きを行うので、第1の領域には亀裂が生じない又は生じにくくなっており、半導体装置の信頼性の向上を図ることができる。
図1〜図4は、本発明の実施の形態に係る半導体装置の製造方法及び製造装置を説明する図である。図1は本実施の形態で使用される配線基板の平面図であり、配線基板には半導体チップが実装されている。図2は、リール・トゥ・リール搬送における切断工程を説明する図であり、配線基板の断面図が示されている。図3(A)〜図3(C)及び図4は、配線基板の切断工程を説明する図である。
図5及び図6は、本発明の第2の実施の形態に係る半導体装置の製造方法及び製造装置を説明する図である。本実施の形態では、第2の切断セクションの切断工程、すなわち補強部材52から、配線基板10の補強部材52に隣接する部分にかけて連続的に切断する工程及びそれに関連する装置が上述とは異なる。
図7(A)〜図7(C)は、本発明の第3の実施の形態に係る半導体装置の製造方法及び製造装置を説明する図である。本実施の形態では、補強部材52の貼り付け工程終了後、配線基板10及び補強部材52を、第1の領域12と第2の領域14との境目の全部に沿って切断する。本実施の形態では、第1の端子40だけでなく、第2の端子42も切断する。なお、本実施の形態では、第2の端子42側には補強部材は設けられていない。
30…配線パターン 40…第1の端子 42…第2の端子 50…半導体チップ
52…補強部材 54…接着材料 60…第1の切断セクション 64…ダイ
66…ダイ 68…パンチ 70…第2の切断セクション 72…第2の切断ツール
74…ダイ 76…ダイ 78…パンチ 80…搬送装置 82…第1のリール
84…第2のリール 90…スリット 92…第1の部分 94…第2の部分
96…第3の部分 100…スリット 110…パンチ 112…切断刃
130…スリット 140…パンチ
Claims (18)
- (a)半導体チップが実装される第1の領域と前記第1の領域の周囲の第2の領域とを有する配線基板であって、前記第1の領域から前記第2の領域に延びる端子が一方の面に形成されてなる配線基板の他方の面に、前記端子にオーバーラップし、かつ、前記第1の領域から前記第2の領域に一部がはみ出すように補強部材を設けること、
(b)前記第1の領域と前記第2の領域との境目に沿って、前記端子を切断すること、
(c)前記(b)工程を行った後に、前記第1の領域と前記第2の領域との境目に沿って、前記補強部材から、前記配線基板の前記補強部材に隣接する部分にかけて連続的に切断すること、
を含む半導体装置の製造方法。 - 請求項1記載の半導体装置の製造方法において、
前記(b)工程を、前記配線基板における前記端子の面側から打ち抜くことによって行い、
前記(c)工程を、前記配線基板における前記端子の面側から打ち抜くことによって行う半導体装置の製造方法。 - 請求項2記載の半導体装置の製造方法において、
前記(b)工程で、前記第1の領域を固定するためにプレスした状態で打ち抜きを行うことによって、前記端子を切断する半導体装置の製造方法。 - 請求項2又は請求項3記載の半導体装置の製造方法において、
前記(b)工程で、前記第1の領域と前記第2の領域との境目に沿ってスリットを形成することによって、前記端子を切断する半導体装置の製造方法。 - 請求項4記載の半導体装置の製造方法において、
前記スリットは、前記補強部材の内側において前記端子の幅方向に沿って延びる第1の部分と、前記補強部材の内側において前記端子の長さ方向に沿って延びる第2の部分と、を有する半導体装置の製造方法。 - 請求項5記載の半導体装置の製造方法において、
前記スリットは、前記補強部材の外側において前記第2の部分に対向して配置される第3の部分をさらに含む半導体装置の製造方法。 - 請求項2から請求項6のいずれかに記載の半導体装置の製造方法において、
前記(c)工程で、前記第2の領域を固定するためにプレスした状態で打ち抜きを行うことによって、前記補強部材から、前記配線基板の前記補強部材に隣接する部分にかけて連続的に切断する半導体装置の製造方法。 - 請求項6記載の半導体装置の製造方法において、
前記(c)工程で、前記第2の部分と前記第3の部分との間を破断させることなく切断する半導体装置の製造方法。 - 請求項1から請求項8のいずれかに記載の半導体装置の製造方法において、
前記(b)及び(c)工程によって、前記第1の領域と前記第2の領域との境目の全部に沿って切断する半導体装置の製造方法。 - 請求項1から請求項8のいずれかに記載の半導体装置の製造方法において、
前記(b)及び(c)工程によって、前記第1の領域と前記第2の領域との境目の一部に沿って切断する半導体装置の製造方法。 - 請求項1から請求項10のいずれかに記載の半導体装置の製造方法において、
前記配線基板は、複数の前記第1の領域を有し、
前記配線基板を一対の第1及び第2のリールに掛け渡し、前記第1のリールから送り出して前記第2のリールに巻き取らせる間に、前記(b)及び(c)工程の少なくとも1つの工程を行う半導体装置の製造方法。 - 請求項11記載の半導体装置の製造方法において、
前記(b)工程による前記端子の切断面が上流側に配置される向きに、前記配線基板を搬送する半導体装置の製造方法。 - 請求項1から請求項12のいずれかに記載の半導体装置の製造方法において、
前記(a)工程で、前記補強部材を、接着材料を介して前記配線基板に貼り付ける半導体装置の製造方法。 - 請求項13記載の半導体装置の製造方法において、
前記接着材料は、エネルギー硬化型接着材料であり、
前記(b)及び(c)工程前に、エネルギーを加えて、前記接着材料を硬化させることをさらに含む半導体装置の製造方法。 - 半導体チップが実装される第1の領域と前記第1の領域の周囲の第2の領域とを有する配線基板であって、前記第1の領域から前記第2の領域に延びる端子が一方の面に形成されてなる配線基板を切断する切断セクションを含み、
前記配線基板の他方の面には、前記端子にオーバーラップし、かつ、前記第1の領域から前記第2の領域に一部がはみ出すように補強部材が設けられ、
前記切断セクションは、
前記第1の領域と前記第2の領域との境目に沿って、前記端子を切断する第1の切断セクションと、
前記第1の領域と前記第2の領域との境目に沿って、前記補強部材から、前記配線基板の前記補強部材に隣接する部分にかけて外側に連続的に切断する第2の切断セクションと、
を含み、
前記第1の切断セクションは、前記第2の切断セクションよりも前記配線基板の搬送方向において上流側に配置されてなる半導体装置の製造装置。 - 請求項15記載の半導体装置の製造装置において、
前記第1の切断セクションは、前記配線基板における前記端子の面側から打ち抜き、
前記第2の切断セクションは、前記配線基板における前記端子の面側から打ち抜く半導体装置の製造装置。 - 請求項16記載の半導体装置の製造装置において、
前記第1の切断セクションは、前記第1の領域を固定するためにプレスするダイと、打ち抜きを行うパンチと、を含む半導体装置の製造装置。 - 請求項16又は請求項17記載の半導体装置の製造装置において、
前記第2の切断セクションは、前記第2の領域を固定するためにプレスするダイと、打ち抜きを行うパンチと、を含む半導体装置の製造装置。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2003385416A JP3829939B2 (ja) | 2003-11-14 | 2003-11-14 | 半導体装置の製造方法及び製造装置 |
US10/985,668 US7316939B2 (en) | 2003-11-14 | 2004-11-11 | Semiconductor device manufacturing method and manufacturing apparatus |
US11/986,643 US20080178723A1 (en) | 2003-11-14 | 2007-11-21 | Semiconductor device manufacturing method and manufacturing apparatus |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2003385416A JP3829939B2 (ja) | 2003-11-14 | 2003-11-14 | 半導体装置の製造方法及び製造装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2005150372A JP2005150372A (ja) | 2005-06-09 |
JP3829939B2 true JP3829939B2 (ja) | 2006-10-04 |
Family
ID=34631390
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2003385416A Expired - Fee Related JP3829939B2 (ja) | 2003-11-14 | 2003-11-14 | 半導体装置の製造方法及び製造装置 |
Country Status (2)
Country | Link |
---|---|
US (2) | US7316939B2 (ja) |
JP (1) | JP3829939B2 (ja) |
Families Citing this family (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3829940B2 (ja) * | 2003-11-14 | 2006-10-04 | セイコーエプソン株式会社 | 半導体装置の製造方法及び製造装置 |
JP3915927B2 (ja) | 2004-11-18 | 2007-05-16 | セイコーエプソン株式会社 | 電子部品及びその製造方法 |
JP3915928B2 (ja) | 2004-11-24 | 2007-05-16 | セイコーエプソン株式会社 | 電子部品及びその製造方法 |
JP4171926B2 (ja) | 2006-09-19 | 2008-10-29 | セイコーエプソン株式会社 | 板片付き配線基板の製造方法 |
US8460509B2 (en) * | 2008-02-11 | 2013-06-11 | Total Water Management, LLC | Water evaporation system and method |
KR101445117B1 (ko) * | 2008-06-25 | 2014-10-01 | 삼성전자주식회사 | 테스트 패드 구조물, 반도체 칩 검사용 패드 구조물 및이를 포함하는 테이프 패키지용 배선기판 |
EP2426968A4 (en) | 2009-04-30 | 2017-04-12 | Nec Corporation | Communication device, connection method, and connection program |
SG169913A1 (en) * | 2009-09-28 | 2011-04-29 | Rokko Technology Pte Ltd | Punch singulation system and method |
US20110139378A1 (en) * | 2009-12-11 | 2011-06-16 | Purestream Technology, Llc | Wastewater treatment systems and methods |
US8425668B2 (en) * | 2009-12-11 | 2013-04-23 | Total Water Management, LLC | Wastewater pre-treatment and evaporation system |
US8371197B2 (en) * | 2010-09-03 | 2013-02-12 | Cheng Uei Precision Industry Co., Ltd. | Cutting equipment |
US10149382B2 (en) * | 2016-11-18 | 2018-12-04 | Ricoh Company, Ltd. | Wiring substrate, wiring member, liquid discharge head, liquid discharge device, and liquid discharge apparatus |
TWI745823B (zh) * | 2019-12-31 | 2021-11-11 | 頎邦科技股份有限公司 | 軟性電路板之補強結構 |
TWI796550B (zh) * | 2020-02-26 | 2023-03-21 | 頎邦科技股份有限公司 | 撓性電路板 |
Family Cites Families (19)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB2034127B (en) * | 1978-10-13 | 1983-05-18 | Matsushita Electric Ind Co Ltd | Printed circuits and methods their manufacture |
JP2751450B2 (ja) * | 1989-08-28 | 1998-05-18 | セイコーエプソン株式会社 | テープキャリアの実装構造及びその実装方法 |
JP3569025B2 (ja) * | 1995-04-24 | 2004-09-22 | 東芝電子エンジニアリング株式会社 | 半導体装置、およびそれを用いた電子装置 |
JP3028286B2 (ja) | 1996-05-21 | 2000-04-04 | 日本航空電子工業株式会社 | Smdパレット一体型fpc及びその製造方法 |
JP3608205B2 (ja) * | 1996-10-17 | 2005-01-05 | セイコーエプソン株式会社 | 半導体装置及びその製造方法並びに回路基板 |
JP3487173B2 (ja) * | 1997-05-26 | 2004-01-13 | セイコーエプソン株式会社 | Tab用テープキャリア、集積回路装置及び電子機器 |
KR100244966B1 (ko) * | 1997-12-30 | 2000-03-02 | 윤종용 | 공기 유입구가 형성된 절단 펀치를 포함하는 게이트 잔여물절단 장치 |
JP3512655B2 (ja) * | 1998-12-01 | 2004-03-31 | シャープ株式会社 | 半導体装置およびその製造方法並びに該半導体装置の製造に使用される補強用テープ |
US7169643B1 (en) * | 1998-12-28 | 2007-01-30 | Seiko Epson Corporation | Semiconductor device, method of fabricating the same, circuit board, and electronic apparatus |
KR100354203B1 (ko) | 1999-02-09 | 2002-09-26 | 세이코 엡슨 가부시키가이샤 | 가요성 배선 기판, 필름 캐리어, 테이프 형상 반도체장치, 반도체 장치 및 그의 제조방법, 회로 기판 및 전자기기 |
US6744120B1 (en) * | 1999-03-11 | 2004-06-01 | Seiko Epson Corporation | Flexible interconnect substrate of a tape-shaped semiconductor device, semiconductor device and circuit board |
JP3558921B2 (ja) * | 1999-05-14 | 2004-08-25 | シャープ株式会社 | テープキャリア並びにテープキャリア型半導体装置の製造方法 |
JP3327252B2 (ja) * | 1999-05-20 | 2002-09-24 | 日本電気株式会社 | テープキャリア、tcpおよび液晶表示装置 |
JP3998878B2 (ja) * | 1999-11-25 | 2007-10-31 | シャープ株式会社 | 半導体装置、半導体装置の製造方法、およびパッケージの製造方法 |
JP3536023B2 (ja) * | 2000-10-13 | 2004-06-07 | シャープ株式会社 | Cof用テープキャリアおよびこれを用いて製造されるcof構造の半導体装置 |
JP3865594B2 (ja) | 2001-02-27 | 2007-01-10 | 三井金属鉱業株式会社 | 電子部品実装用フィルムキャリアテープの製造方法、製造装置及び製造金型 |
JP2003198070A (ja) | 2001-12-26 | 2003-07-11 | Iwaki Electronics Corp | フレキシブルプリント配線板 |
JP3829941B2 (ja) * | 2003-11-14 | 2006-10-04 | セイコーエプソン株式会社 | 半導体装置の製造方法及び製造装置 |
JP3829940B2 (ja) * | 2003-11-14 | 2006-10-04 | セイコーエプソン株式会社 | 半導体装置の製造方法及び製造装置 |
-
2003
- 2003-11-14 JP JP2003385416A patent/JP3829939B2/ja not_active Expired - Fee Related
-
2004
- 2004-11-11 US US10/985,668 patent/US7316939B2/en not_active Expired - Fee Related
-
2007
- 2007-11-21 US US11/986,643 patent/US20080178723A1/en not_active Abandoned
Also Published As
Publication number | Publication date |
---|---|
JP2005150372A (ja) | 2005-06-09 |
US20050121779A1 (en) | 2005-06-09 |
US7316939B2 (en) | 2008-01-08 |
US20080178723A1 (en) | 2008-07-31 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US20080178723A1 (en) | Semiconductor device manufacturing method and manufacturing apparatus | |
JP3829940B2 (ja) | 半導体装置の製造方法及び製造装置 | |
KR100399379B1 (ko) | 반도체 장치와 그의 제조 방법, 액정 모듈 및 그의 탑재방법 | |
US7582955B2 (en) | Semiconductor device manufacturing method and manufacturing apparatus | |
EP2378609A1 (en) | Film antenna and method for manufacturing the same | |
US7704793B2 (en) | Electronic part and method for manufacturing the same | |
JP3915927B2 (ja) | 電子部品及びその製造方法 | |
JP4085281B2 (ja) | 電子部品の製造方法 | |
JP3724442B2 (ja) | 時計の製造方法 | |
US7122124B2 (en) | Method of fabricating film carrier | |
JP3829800B2 (ja) | 半導体チップ搭載用フィルムキャリア及びその製造方法 | |
JP2001358182A (ja) | 配線基板の製造方法、半導体装置及びその製造方法、回路基板並びに電子機器 | |
JP2002043374A (ja) | フィルムキャリア | |
JPH11126964A (ja) | 異方導電性接着剤付き可撓性回路基板および製造方法 | |
JP2002026082A (ja) | 配線基板及びその製造方法、半導体装置、回路基板並びに電子機器 | |
JPS6359593A (ja) | 携帯可能媒体における実装方法 | |
JPS6358848A (ja) | フイルムキヤリア基板 | |
JP2005277111A (ja) | フレキシブル配線基板 | |
JPH077039A (ja) | 半導体装置の製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20051031 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20051124 |
|
RD04 | Notification of resignation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7424 Effective date: 20051221 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20060119 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20060621 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20060704 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 3829939 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100721 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110721 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110721 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120721 Year of fee payment: 6 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120721 Year of fee payment: 6 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130721 Year of fee payment: 7 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
LAPS | Cancellation because of no payment of annual fees |