JP3733604B2 - キャッシュメモリ - Google Patents
キャッシュメモリ Download PDFInfo
- Publication number
- JP3733604B2 JP3733604B2 JP32284494A JP32284494A JP3733604B2 JP 3733604 B2 JP3733604 B2 JP 3733604B2 JP 32284494 A JP32284494 A JP 32284494A JP 32284494 A JP32284494 A JP 32284494A JP 3733604 B2 JP3733604 B2 JP 3733604B2
- Authority
- JP
- Japan
- Prior art keywords
- data
- cache
- state
- management unit
- access
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
- 230000010365 information processing Effects 0.000 claims description 8
- 238000007726 management method Methods 0.000 description 12
- 238000000034 method Methods 0.000 description 8
- 238000013523 data management Methods 0.000 description 4
- 238000001514 detection method Methods 0.000 description 4
- 230000000903 blocking effect Effects 0.000 description 2
- 230000006378 damage Effects 0.000 description 2
- 230000003111 delayed effect Effects 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 238000012544 monitoring process Methods 0.000 description 2
- 230000001427 coherent effect Effects 0.000 description 1
- 238000013479 data entry Methods 0.000 description 1
- 230000002401 inhibitory effect Effects 0.000 description 1
Images
Landscapes
- Memory System Of A Hierarchy Structure (AREA)
Description
【産業上の利用分野】
キャッシュミスヒットに伴う外部アクセス中に、後続のキャッシュアクセスを受け付け、高性能化を図ったキャッシュメモリに関するものである。
【0002】
【従来の技術】
従来のキャッシュメモリの例としては、キャッシュ・バイパス・バッファがある。この方式については、富田眞治、村上和彰 共著、「計算機システム工学」、昭晃堂、97〜98頁に詳細が述べられている。この従来のキャッシュの動作例を示すタイミングチャートを図3に示す。
【0003】
ミスヒット時(第1クロック(T1)で発生)には、データのリードのための最初の外部アクセスの完了(T5)まで、後続のキャッシュアクセス(next)は遅延されていた。
【0004】
【発明が解決しようとする課題】
しかしながら、より高い性能を目指すには、ミスヒットに伴う外部アクセス中に、後続のキャッシュアクセスを受け付ける必要がある。この場合、外部アクセス中のキャッシュエントリに対するアクセスの扱いが重要となる。後続のキャッシュアクセスがリード動作時は、必要なデータがアクセス中であり、遅延させる必要があるが、ライト動作時は、基本的に、キャッシュ内にデータを書き込むことによって、完了させることができる。
【0005】
しかし、時間的には、先行する命令によって起動された外部アクセスに伴って読み込まれたデータのキャッシュメモリへの書き込みより、後続の命令によるキャッシュメモリへのライト動作が先行して行なわれ、古いデータによる新しいデータの破壊が生じるという課題を有していた。
【0006】
本発明は上記課題に鑑み、データの破壊を伴うことなく、外部アクセス中のデータに対し、後続のライト動作を完了できる、高性能化を図ったキャッシュメモリの提供を目的とする。
【0008】
本発明は上記課題を解決するために、キャッシュエントリ内にキャッシュデータを保持するデータ部と、前記キャッシュデータに対応した状態を管理するためのタグ情報を、1つの前記キャッシュエントリに格納されるデータのサイズよりも小さいキャッシュデータの管理単位毎に保持するタグ部とを備えるキャッシュメモリと、キャッシュミスヒットが発生した場合に主記憶にアクセスする主記憶アクセス部と、キャッシュミスヒットが発生した場合にミスヒットしたキャッシュデータを含む前記管理単位の状態をアクセス中とするように、対応する前記タグ情報を書き換える状態管理手段と、前記キャッシュメモリに含まれるキャッシュデータにアクセスを行うプロセッサとを含む情報処理装置であって、前記プロセッサが前記データ部へ書き込もうとするデータのサイズが、前記管理単位より小さく、かつ、書き込み先のキャッシュデータを含む管理単位の状態が前記アクセス中であることを判定する判定手段を有し、前記状態管理手段は、前記判定が肯定である場合に、書き込もうとする前記データを書き込まずに、書き込み先のキャッシュデータを含む前記管理単位の状態を無効とするように、対応する前記タグ情報を書き換えることを特徴とする情報処理装置に関する。
【0009】
【課題を解決するための手段】
さらに、キャッシュエントリ内にキャッシュデータを保持するデータ部と、前記キャッシュデータの状態を管理するためのタグ情報を、1つの前記キャッシュエントリに格納されるデータのサイズよりも小さいキャッシュデータの管理単位毎に保持するタグ部とを含むキャッシュメモリと、前記キャッシュメモリに含まれるキャッシュデータにアクセスを行うプロセッサと、キャッシュミスヒットが発生した場合に主記憶にアクセスする主記憶アクセス部と、キャッシュミスヒットが発生した場合にミスヒットしたキャッシュデータを含む前記管理単位の状態をアクセス中とするように、対応する前記タグ情報を書き換える状態管理手段とを含む情報処理装置であって、前記プロセッサが前記データ部へ書き込もうとするデータのサイズが、前記管理単位より小さく、かつ、書き込み先のキャッシュデータを含む管理単位の状態がアクセス中であることを判定する判定手段と、前記判定が肯定である場合に、主記憶へのアクセスが完了するまで、書き込もうとするキャッシュデータの書き込みを遅延させる遅延手段とを有することを特徴とする情報処理装置に関する。
【0012】
【作用】
本発明に係わるキャッシュメモリは、外部アクセス中のデータには、タグ部にエントリを確保すると共に、状態をアクセス中と設定し、ライト動作時に、対応するデータの状態がアクセス中の場合、データ部への書き込みを行なうと共に、対応するデータの状態を、アクセス中の状態から、有効状態に変更し、外部アクセス終了時には、更新されるべき部分の状態を検査し、アクセス中の状態の部分に対してだけ、データの書き込みを行なうと共に、状態を、アクセス中の状態から、有効状態に変更することによって、データの破壊を伴わず、外部アクセス中に、後続のライト動作を完了でき、さらに、外部アクセス中のアドレスに対する、データの管理単位より小さいデータサイズでのライト動作時に、キャッシュへの書き込みを行なわず、同時に、対応する部分の状態を無効状態とすることにより、外部アクセス終了時に、対応した部分への古いデータの書き込みを抑止することによって、データの一貫性を維持できる。
【0013】
さらに、本発明に係わるキャッシュメモリにおいては、外部アクセス中のアドレスに対する、データの管理単位より小さいデータサイズでのライト動作時に、外部アクセス終了まで、データの書き込みを遅延させることにより、データの一貫性を維持できる。
【0015】
【実施例】
図1は本発明の第1の実施例におけるキャッシュの構成図を示すものである。図1において、1はデータ部、2はタグ部、3は入力アドレス、4はヒット判定装置、7はデータ読み出し装置、9は入力データ、10はデータ書き込み制御装置、13はタグ書き込み制御装置、14はアクセス中検出装置を示す。
【0016】
以上のように構成された本実施例のキャッシュメモリの請求項1〜4の発明について、以下その動作を説明する。
【0017】
リード動作時、入力されたアドレス3により検索されたタグ部1の出力は、ヒット判定装置4に入力され、対応したデータが保持されているか否か、判定される。
【0018】
有効なデータが保持されている場合(ヒット時)は、ヒット判定装置4は、第1の制御信号5を出力すると共に、制御線6を介して、データ読み出し装置7に、選択情報を送付し、データ読み出し装置7は、データ部2からの出力から目的としたデータを選択して、第1のデータ8として出力する。
【0019】
リード動作時、有効なデータが保持されていない場合(ミスヒット時)は、ヒット判定装置4は、外部アクセスを要求するため、第2の制御信号を出力すると共に、タグ書き込み装置13に通知し、タグ部1に、対応するエントリを確保する。この時、外部アクセスに伴って読み込まれるデータに対応した部分の状態は、アクセス中(01)に設定する。この後は、後続のキャッシュアクセスを受け付ける。
【0020】
以下に、タグ部1で用いられる状態の一覧表の一例を示す。
【0021】
【表1】
【0022】
ライト動作時、有効なデータが保持されている場合(ヒット時)は、ヒット判定装置4は、制御線6を介して、データ書き込み装置10に、選択情報を送付し、データ書き込み装置10は、データ部2の目的としたデータ部分を選択して、第3のデータ9を書き込む。
【0023】
ライト動作時、アクセス中検出装置14で、目的とするデータ部分が、アクセス中であることを検出した場合、タグ書き込み装置13は、目的としたデータ部分の状態を、アクセス中(01)から、有効(11)に変更すると共に、データ書き込み装置10は、データ部2の目的としたデータ部分を選択して、第3のデータ9を書き込む。
【0024】
ミスヒットに伴う外部アクセス終了後、読み込まれた第2のデータ12をデータ部2に書き込む時、アクセス中検出装置14は、対応したデータ部の状態を検査し、状態がアクセス中(01)の場合だけ、タグ書き込み制御装置13は、状態をアクセス中(01)から有効状態へ変更し、同時に、データ書き込み制御装置10は、データ部2の対応した部分に、第2のデータ12の対応した部分を書き込む。
【0025】
図2は、第1の実施例の動作例を示すタイミングチャートである。第1クロック(T1)での、リード動作(n)時、ミスヒットが発生し、第2の制御信号11が出力される。この時のリード動作を、128番地へのアクセスとする。第2クロック(T2)では、第2の制御信号によって外部アクセスが起動されると共に、タグ書き込み装置13に通知し、タグ部1に対応するエントリを確保する。この時、外部アクセスに伴って読み込まれるデータに対応した部分の状態は、アクセス中に設定する。
【0026】
ミスヒットに伴う外部アクセスでは、4ワード分を一度に読み込むとすると、今回の外部アクセスでは、128番地から143番地までのデータを読み込む。この後は、後続のキャッシュアクセスを受け付ける。第3クロック(T3)では、後続のキャッシュアクセスであるリード動作(n+1)が実行される。この場合は、ヒット時を示している。
【0027】
第4クロック(T4)では、後続のキャッシュアクセスであるライト動作(n+2)が実行される。この場合は、第1クロックでの秘すヒットに伴う外部アクセス中のアドレスに対するデータ書き込みを想定している。このため、アクセス中検出装置14から、一致信号15が送出されている。これによって、タグ書き込み装置13は、目的としたデータ部分の状態を、アクセス中から、有効に変更すると共に、データ書き込み装置10は、データ部2の目的としたデータ部分を選択して、データを書き込み、ライト動作を完了する。
【0028】
このため、後続のキャッシュアクセスを受け付けることができる。このライト動作は、132番地へのワードデータの書き込みとする。第5クロック(T5)では、後続のキャッシュアクセスであるリード動作(n+3)が実行される。この場合も、ヒット時を示している。以降、同様にキャッシュアクセスが継続される。
【0029】
第8クロック(T8)で外部アクセスが終了すると、読み出された4ワードのデータは、第9クロック(T9)で、データ部2に、書き込まれる。この時、132番地のワードデータは、既に、T4クロックで有効なデータが書き込まれていて、状態は有効状態に変更されているので、128番地、136番地、140番地にだけ、外部アクセスにより読み込まれたデータが書き込まれると共に、対応する部分の状態が、有効状態に変更される。
【0030】
第4クロック(T4)におけるライト動作が、132番地へのバイトデータの書き込みで、タグ部での状態の管理単位がワードの場合は、キャッシュへの書き込みを行なわず、同時に、対応する部分の状態(132番地のワードデータ)を無効状態とする。この時、このライト動作は、外部(メモリ、買いレベルのキャッシュメモリなど)に対しては要求されることはいうまでもない。しかし、このライト動作は、実行中のリード動作によって読み込まれるデータには反映されていない。
【0031】
このため、第9クロック(T9)でのデータ書き込み時には、132番地の状態がアクセス中でなく、無効状態であり、対応した部分への古いデータの書き込みを抑止され、データの一貫性を維持できる。また、同様の場合に、外部アクセス終了まで、データの書き込みを遅延させることによっても、データの一貫性を維持できる。
【0032】
外部アクセスの終了時、アクセスしたデータの無効化要求が発生していた、または、した場合は、第9クロック(T9)でのデータの更新を行なわず、対応するデータの状態を検査し、外部アクセス中を示す状態の部分のみを、無効状態とする。これによって、バスエラーなどの要因による、無効なデータのキャッシュへの格納、また、I/Oなどのキャッシュへ格納できないデータへの対応を実現でき、高性能化を実現できる。
【0033】
なお、目的のデータが、ライトスルー方式で制御されている場合は、対応する全てのデータの状態を、無効状態とすることができる。
【0034】
続いて、本実施例のキャッシュメモリの請求項5の発明について以下その動作を説明する。ライト動作に伴いミスヒットが発生し、このデータをキャッシュに新規に割り付ける時(ライトデータのエントリーをキャッシュ内に新たに設けること)、そのワードデータ以外のラインを埋める(フィル)方法とそうでない方法がある。
【0035】
例えば、4ワードからなるラインにワード単位でライトする場合、ライトミスに伴い新たなラインに割り付けるが、書き込むワード以外にラインには3ワード分の領域が存在する。そこは有効なものを書き込んでいないので、無効状態のままである。その時に、ロード動作を起動し、それ以外の3ワード分を埋める方法と、ワード毎に有効無効を示す状態を持たせ、有効なワードだけ有効状態に変更し、無効のところはそのままにしておく方法がある。
【0036】
本実施例ではラインを埋める方法を選択することにする。ストア動作時、入力されたアドレス3により検索されたタグ部1の出力は、ヒット判定装置4に入力され、対応したデータが保持されているか否か、判定される。ライト動作時、有効なデータが保持されている場合(ヒット時)は、ヒット判定装置4は、制御線6を介して、データ書き込み装置10に、選択情報を送付し、データ書き込み装置10は、データ部2の目的としたデータ部分を選択して、第3のデータ9を書き込む。
【0037】
ライト動作時、有効なデータが保持されていない場合(ミスヒット時)は、ヒット判定装置4は、タグ書き込み装置13に通知し、タグ部1に、対応するエントリを確保する。その後、データ書き込み装置10は、データ部2の目的としたデータ部分を選択して、第3のデータ9を書き込む。
【0038】
同時に、ライン内のその他のワード部分に書き込むデータを用意する必要があり、外部アクセスを要求するため、第2の制御信号を出力する。この時、外部アクセスに伴って読み込まれるデータに対応する部分の状態は、アクセス中(01)に設定する。この後は、後続のキャッシュアクセスを受け付ける。この後にライトが発生する場合の手続きは、上記請求項1〜4に対する実施例と同じであるので、省略する。
【0039】
これによって、ライトキャッシュミス時にそのワードデータ以外のラインを埋める(フィル)方法の場合でも、キャッシュアクセスのノンブロッキング化を実現でき、高性能化を図れる。
【0040】
続いて、本実施例のキャッシュメモリの請求項6、7の発明について以下その動作を説明する。前提としては、バスモニタリング機構を備えており、アドレス3を介して外部バスのアドレスをモニタリングすることができる。モニタリング機構は、内部キャッシュに含まれているデータと同じアドレスが外部バスに存在するかどうかを監視する機構で、外部主記憶が本プロセッサ以外によって書き換えられる場合には、内部キャッシュの同じエントリを無効化することにより、外部メモリと内部キャッシュの整合性(コヒーレント)を保証することができる。
【0041】
上記構成において、リード動作時にキャッシュミスを発生し、後続するライト動作時に、アクセス中検出装置14で、目的とするデータ部分が、アクセス中であることが検出され(ここまでは上記請求項1〜4に対する実施例と同じ)、その後、そのアドレスに対し、スヌープ機構によって外部メモリで変更されたアドレスと同じであることが判明した場合には、状態を有効状態(11)からアクセス中状態(01)に変更する。
【0042】
これ以降は、上記請求項1〜4に対する実施例と同じように、リード結果の反映を行なう。また、上記構成において、リード動作時にキャッシュミスを発生し、その後、そのアドレスに対し、スヌープ機構によって外部メモリで変更されたアドレスと同じであることが判明した場合には、状態を変更せずに、アクセス中状態(01)のままにしておく。これ以降は、上記請求項1〜4に対する実施例と同じである。
【0043】
これによって、スヌープ機構を持つ場合にも、キャッシュのノンブロッキング化を実現でき高性能化を図れる。なお、タブ部とデータ部は、同一クロックで動作するとしているが、パイプライン化してもよい。また、タグ部やデータ部を、シングルポートとしているが、全体、もしくは、一部だけ(例えば、タグ部の状態を示す部分だけ)をマルチポート化することによって、性能向上を図ることができる。
【0044】
【発明の効果】
以上説明したように、本発明のキャッシュメモリは、
(1)外部アクセス中のアドレスを検出するための比較装置の追加による回路規模の増大を招くことなく、データの破壊を伴わず、外部アクセス中に、後続のライト動作を完了でき、高性能化を実現できる。同時に、複数の外部アクセスが並行して処理されている場合や、それらのアクセスの終了の順序が要求された順序と違うような場合にも、回路規模の増大を伴わずに対応できる。
(2)外部アクセス中のアドレスに対する、データの管理単位より小さいデータサイズでのライト動作時に、キャッシュへの書き込みを行なわず、データの一貫性を維持できる。
(3)外部アクセス中のアドレスに対する、データの管理単位より小さいデータサイズでのライト動作時に、データの書き込みを遅延させることにより、データの一貫性を維持できる。
(4)外部アクセスの終了時、アクセスしたデータの無効化要求が発生していた、または、発生した場合は、データの更新を行なわず、バスエラーなどの要因による、無効なデータのキャッシュへの格納、また、I/Oなどのキャッシュへ格納できないデータへの対応を実現できる。
(5)ライトキャッシュミス時にそのワードデータ以外のラインを埋める(フィル)方法を採用の場合でも、回路規模の増大を招くことなくかつデータの破壊を伴わずに、外部アクセス中に、後続のライト動作を完了でき、高性能化を実現できる。
(6)スヌープ機構を実現し外部メモリとの整合性を保つ場合にも、後続のライト動作を完了でき、高性能化を図れる。
などの多くのことが実現でき、その実用的効果は大きい。
【図面の簡単な説明】
【図1】本発明の一実施例におけるキャッシュメモリの構成図
【図2】図1に示された一実施例の動作例を示すタイミングチャート
【図3】従来のキャッシュメモリの動作例を示すタイミングチャート
【符号の説明】
1 データ部
2 タグ部
4 ヒット判定装置
7 データ読み出し装置
10 データ書き込み制御装置
13 タグ書き込み制御装置
14 アクセス中検出装置
Claims (2)
- キャッシュエントリ内にキャッシュデータを保持するデータ部と、前記キャッシュデータに対応した状態を管理するためのタグ情報を、1つの前記キャッシュエントリに格納されるデータのサイズよりも小さいキャッシュデータの管理単位毎に保持するタグ部とを備えるキャッシュメモリと、
前記キャッシュメモリに含まれるキャッシュデータにアクセスを行うプロセッサと、
キャッシュミスヒットが発生した場合に主記憶にアクセスする主記憶アクセス部と、
キャッシュミスヒットが発生した場合にミスヒットしたキャッシュデータを含む前記管理単位の状態をアクセス中とするように、対応する前記タグ情報を書き換える状態管理手段と、
を含む情報処理装置であって、
前記プロセッサが前記データ部へ書き込もうとするデータのサイズが、前記管理単位より小さく、かつ、書き込み先のキャッシュデータを含む管理単位の状態が前記アクセス中であることを判定する判定手段を有し、
前記状態管理手段は、前記判定が肯定である場合に、書き込もうとする前記データを書き込まずに、書き込み先のキャッシュデータを含む前記管理単位の状態を無効とするように、対応する前記タグ情報を書き換えることを特徴とする情報処理装置。 - キャッシュエントリ内にキャッシュデータを保持するデータ部と、前記キャッシュデータの状態を管理するためのタグ情報を、1つの前記キャッシュエントリに格納されるデータのサイズよりも小さいキャッシュデータの管理単位毎に保持するタグ部とを含むキャッシュメモリと、
前記キャッシュメモリに含まれるキャッシュデータにアクセスを行うプロセッサと、
キャッシュミスヒットが発生した場合に主記憶にアクセスする主記憶アクセス部と、
キャッシュミスヒットが発生した場合にミスヒットしたキャッシュデータを含む前記管理単位の状態をアクセス中とするように、対応する前記タグ情報を書き換える状態管理手段とを含む情報処理装置であって、
前記プロセッサが前記データ部へ書き込もうとするデータのサイズが、前記管理単位より小さく、かつ、書き込み先のキャッシュデータを含む管理単位の状態がアクセス中であることを判定する判定手段と、
前記判定が肯定である場合に、主記憶へのアクセスが完了するまで、書き込もうとするキャッシュデータの書き込みを遅延させる遅延手段とを有することを特徴とする情報処理装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP32284494A JP3733604B2 (ja) | 1993-12-27 | 1994-12-26 | キャッシュメモリ |
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP5-333864 | 1993-12-27 | ||
JP33386493 | 1993-12-27 | ||
JP32284494A JP3733604B2 (ja) | 1993-12-27 | 1994-12-26 | キャッシュメモリ |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH07234819A JPH07234819A (ja) | 1995-09-05 |
JP3733604B2 true JP3733604B2 (ja) | 2006-01-11 |
Family
ID=26570945
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP32284494A Expired - Lifetime JP3733604B2 (ja) | 1993-12-27 | 1994-12-26 | キャッシュメモリ |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP3733604B2 (ja) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6085292A (en) * | 1997-06-05 | 2000-07-04 | Digital Equipment Corporation | Apparatus and method for providing non-blocking pipelined cache |
WO2007096981A1 (ja) * | 2006-02-24 | 2007-08-30 | Fujitsu Limited | 記録制御装置および記録制御方法 |
US8041899B2 (en) * | 2008-07-29 | 2011-10-18 | Freescale Semiconductor, Inc. | System and method for fetching information to a cache module using a write back allocate algorithm |
JP2011248389A (ja) * | 2008-09-09 | 2011-12-08 | Panasonic Corp | キャッシュメモリ、キャッシュメモリシステム |
JP2012014318A (ja) * | 2010-06-30 | 2012-01-19 | Nec Corp | キャッシュ制御装置及びキャッシュ制御方法 |
-
1994
- 1994-12-26 JP JP32284494A patent/JP3733604B2/ja not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
JPH07234819A (ja) | 1995-09-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5091851A (en) | Fast multiple-word accesses from a multi-way set-associative cache memory | |
JP2822588B2 (ja) | キャッシュメモリ装置 | |
JP3587591B2 (ja) | キャッシュ・ミスを制御する方法およびその計算機システム | |
US5566324A (en) | Computer apparatus including a main memory prefetch cache and method of operation thereof | |
KR100204741B1 (ko) | 제1및 제2캐시 메모리 사용방법 | |
US6496902B1 (en) | Vector and scalar data cache for a vector multiprocessor | |
EP0097790A2 (en) | Apparatus for controlling storage access in a multilevel storage system | |
JPS63195752A (ja) | キヤツシユメモリ− | |
US8621152B1 (en) | Transparent level 2 cache that uses independent tag and valid random access memory arrays for cache access | |
JP3236287B2 (ja) | マルチプロセッサシステム | |
US6332179B1 (en) | Allocation for back-to-back misses in a directory based cache | |
JP2818415B2 (ja) | バッファ記憶装置 | |
US7577791B2 (en) | Virtualized load buffers | |
JP3407808B2 (ja) | コンピュータシステム | |
JP3733604B2 (ja) | キャッシュメモリ | |
US4648033A (en) | Look-aside buffer LRU marker controller | |
US6976130B2 (en) | Cache controller unit architecture and applied method | |
KR100380674B1 (ko) | 멀티프로세서 시스템에서의 기록-통과 기억 동작동안 캐시코히어런스를 유지하는 방법 및 시스템 | |
US6374344B1 (en) | Methods and apparatus for processing load instructions in the presence of RAM array and data bus conflicts | |
US6401173B1 (en) | Method and apparatus for optimizing bcache tag performance by inferring bcache tag state from internal processor state | |
US7325098B1 (en) | System and method for non-destructive handling of outsized words by a cache | |
JPH06187239A (ja) | 多階層キャッシュメモリにおけるデータ一致制御方式 | |
JPH06103477B2 (ja) | 並列キャッシュメモリ | |
JP2703255B2 (ja) | キャッシュメモリ書込み装置 | |
JPH10207773A (ja) | バス接続装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20040607 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20050201 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20050330 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20050621 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20050804 |
|
A911 | Transfer of reconsideration by examiner before appeal (zenchi) |
Free format text: JAPANESE INTERMEDIATE CODE: A911 Effective date: 20050909 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20050927 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20051010 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20091028 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20091028 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20101028 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20111028 Year of fee payment: 6 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20121028 Year of fee payment: 7 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20131028 Year of fee payment: 8 |
|
EXPY | Cancellation because of completion of term |