JP2793397B2 - High frequency filter - Google Patents
High frequency filterInfo
- Publication number
- JP2793397B2 JP2793397B2 JP3327496A JP32749691A JP2793397B2 JP 2793397 B2 JP2793397 B2 JP 2793397B2 JP 3327496 A JP3327496 A JP 3327496A JP 32749691 A JP32749691 A JP 32749691A JP 2793397 B2 JP2793397 B2 JP 2793397B2
- Authority
- JP
- Japan
- Prior art keywords
- pattern
- gnd
- coil
- frequency filter
- capacitor electrode
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Landscapes
- Coils Or Transformers For Communication (AREA)
- Fixed Capacitors And Capacitor Manufacturing Machines (AREA)
- Filters And Equalizers (AREA)
Description
【0001】[0001]
【産業上の利用分野】本発明は、各種の通信機器や電子
機器等に用いられる高周波フィルタに関する。BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a high-frequency filter used for various communication equipment and electronic equipment.
【0002】[0002]
【従来の技術】図3は従来の高周波フィルタの回路例を
示した図である。また、図4は従来の高周波フィルタの
構成図であり、Aは分解平面図、Bは断面図である。2. Description of the Related Art FIG. 3 is a diagram showing a circuit example of a conventional high frequency filter. FIG. 4 is a configuration diagram of a conventional high-frequency filter, in which A is an exploded plan view and B is a cross-sectional view.
【0003】図中、Rxは受信部側端子、Txは送信部
側端子、ANTはアンテナ側端子、C1 〜C3 はコンデ
ンサ、L1 〜L3 はコイル、1−1〜1−4は誘電体
層、2〜7はコンデンサ電極パターン、8〜13はコイ
ルパターン、14〜16はコンデンサ電極パターン、1
7はスルーホール電極、18はGNDパターンを示す。In the figure, Rx is a terminal on the receiving side, Tx is a terminal on the transmitting side, ANT is a terminal on the antenna side, C 1 to C 3 are capacitors, L 1 to L 3 are coils, 1-1 to 1-4 are coils. Dielectric layer, 2 to 7 are capacitor electrode patterns, 8 to 13 are coil patterns, 14 to 16 are capacitor electrode patterns, 1
Reference numeral 7 denotes a through-hole electrode, and reference numeral 18 denotes a GND pattern.
【0004】従来、高周波フィルタ等をSMD(表面実
装部品)化する場合、実装するマザーボードに対して、
ボード側からの影響を、できるだけ受けないようにする
ため、部品(SMD化した部品)のマウント面(底部)
に、GNDパターンを設定することがよく行われてい
た。Conventionally, when a high frequency filter or the like is formed into an SMD (Surface Mounted Component), a motherboard to be mounted is
In order to minimize the influence from the board side, the mounting surface (bottom part) of components (SMD components)
, A GND pattern is often set.
【0005】しかしながら、前記GNDパターンを設定
できるのは、GND電位を有する回路についてであり、
GND電位を有さない回路については簡単に設定できな
い。そこで、GND電位を有しない回路について、前記
GNDパターンを設定し、SMD化したとすると、次の
ようになる。以下具体例について説明する。However, the GND pattern can be set for a circuit having a GND potential.
A circuit having no GND potential cannot be easily set. Therefore, assuming that the above-mentioned GND pattern is set for a circuit having no GND potential and SMD conversion is performed, the following is obtained. Hereinafter, specific examples will be described.
【0006】図3は、従来の高周波フィルタの回路例で
あり、ディプレクサとして用いた例である。このディプ
レクサは、1つのアンテナを、送信部と受信部で共用す
る際に用いられ、コイルL1 〜L3 と、コンデンサC1
〜C3 で構成されている。FIG. 3 shows a circuit example of a conventional high-frequency filter, which is used as a diplexer. The diplexer is one antenna, used when shared by the transmitter and receiver, a coil L 1 ~L 3, capacitor C 1
It is composed of -C 3.
【0007】そして、コイルL1 とコンデンサC1 、及
びコイルL2 とコンデンサC3 は、それぞれ共振周波数
の異なる並列共振回路を構成している。しかし、この回
路はGND電位のない回路構成である。The coil L 1 and the capacitor C 1 , and the coil L 2 and the capacitor C 3 form parallel resonance circuits having different resonance frequencies. However, this circuit has a circuit configuration without a GND potential.
【0008】このような高周波フィルタ(ディプレク
サ)をSMD化し、マウント面(底面)にGNDパター
ンを設定した場合、図4に示した構造となる。図示のよ
うに、多層基板を4層とし、各層の誘電体層1−1〜1
−4上には、それぞれ厚膜パターンによりコイルパター
ン8〜13、コンデンサ電極パターン2〜7、14〜1
6、スルーホール電極17等を形成し、各層のパターン
間を、ブラインドスルーホール(内部が導体で満たされ
たスルーホール)によって接続し、図3の回路構成とす
る。When such a high-frequency filter (diplexer) is formed into an SMD and a GND pattern is set on a mounting surface (bottom surface), a structure shown in FIG. 4 is obtained. As shown in the figure, the multilayer substrate has four layers, and the dielectric layers 1-1 to 1-1 of each layer.
-4, coil patterns 8 to 13 and capacitor electrode patterns 2 to 7 and 14 to 1
6, the through-hole electrode 17 and the like are formed, and the patterns of the respective layers are connected by blind through-holes (through-holes filled with a conductor) to obtain the circuit configuration of FIG.
【0009】また、最下層である第4層の誘電体層1−
4上には、GNDパターン18を形成し、マザーボード
側からの影響を受けないようにする。このような各誘電
体層から成る積層体の側面に側面電極(端子)を設け
て、SMDとする。The fourth dielectric layer 1-which is the lowermost layer-
On the substrate 4, a GND pattern 18 is formed so as not to be affected by the motherboard. Side electrodes (terminals) are provided on the side surfaces of the stacked body composed of the respective dielectric layers to form an SMD.
【0010】ところが、図4のような構造にすると、コ
ンデンサ電極パターンとGNDパターンとの間に浮遊容
量が発生し、更にコイルのインダクタンス値が低下す
る。このため、共振、反共振の周波数が大きくずれ、所
望の特性が得られなくなる。従って、前記のようなGN
Dパターンの設定は簡単にできない。However, with the structure as shown in FIG. 4, a stray capacitance is generated between the capacitor electrode pattern and the GND pattern, and the inductance value of the coil is further reduced. For this reason, the resonance and antiresonance frequencies are greatly shifted, and desired characteristics cannot be obtained. Therefore, the GN as described above
Setting the D pattern is not easy.
【0011】[0011]
【発明が解決しようとする課題】上記のような従来のも
のにおいては、次のような課題があった。 (1) 高周波フィルタ等をSMD化する場合、ボード側か
らの影響を受けないようにするため、部品のマウント面
側にGNDパターンを設定することがよく行われてい
た。The above-mentioned conventional apparatus has the following problems. (1) When a high-frequency filter or the like is formed into an SMD, a GND pattern is often set on the mounting surface side of the component in order to prevent the influence from the board side.
【0012】しかし、GND電位を有しない高周波フィ
ルタの場合、前記のGNDパターンは簡単に設定できな
い。 (2) 例えば図4に示した例では、コンデンサC1 〜C3
の各コンデンサ電極パターンが、GNDパターン18に
対して浮遊容量を発生させ、更に、コイルL1 〜L3 の
インダクタ値が低下する。However, in the case of a high-frequency filter having no GND potential, the above-mentioned GND pattern cannot be easily set. (2) For example, in the example shown in FIG. 4, the capacitors C 1 to C 3
Each capacitor electrode pattern is to generate a stray capacitance with respect to GND pattern 18, further, the inductor value of the coil L 1 ~L 3 is reduced.
【0013】そのため、共振及び反共振の周波数が大き
くずれる。更にその周波数ズレを補正したとしても、ア
ンテナ側端子ANT−受信部側端子Rx 間、アンテナ側
端子ANT−送信部側端子Tx 間の各端子間の通過帯域
(共振点)の不整合は取りきれないため、高周波信号の
通過損失を小さくすることはできない。As a result, the resonance and anti-resonance frequencies are greatly shifted. Furthermore, even if correcting the frequency deviation, A
Between antenna-side terminals ANT- receiver side terminal R x, antenna side
Since the terminal ANT- the mismatch passband (resonance point) between the terminals between the transmission side terminal T x can not be taken, the high-frequency signal
The passage loss cannot be reduced.
【0014】(3) 図4の例で、GNDパターン18の影
響を減らすために、コンデンサC1 〜C3 のコンデンサ
電極パターンと、GND電極パターン18との間の厚み
を大きくすることも考えられる。[0014] (3) in the example of FIG. 4, in order to reduce the influence of the GND pattern 18, is also conceivable to increase the capacitor electrode pattern of the capacitor C 1 -C 3, a thickness between the GND electrode pattern 18 .
【0015】しかし、この場合は、当然のことながら部
品が厚くなり、大型化する。そのため、製造時において
は、脱バインダーや焼成に時間がかかる。本発明は、こ
のような従来の課題を解決し、高周波フィルタのSMD
化を容易にして、実装の自由度を大きくすると共に、小
型で、製造の容易な高周波フィルタを実現することを目
的とする。However, in this case, the parts naturally become thicker and larger. Therefore, it takes time to remove the binder and bake during manufacturing. The present invention solves such a conventional problem and provides a high frequency filter SMD.
Another object of the present invention is to realize a high-frequency filter which is easy to manufacture, has a high degree of freedom in mounting, and is small in size and easy to manufacture.
【0016】[0016]
【課題を解決するための手段】本発明は上記の課題を解
決するため、次のように構成した。 (1)積層体を構成する任意の層に、非接地コンデンサ
電極パターン及びコイルパターンを設定すると共に、当
該部品のマウント面側にGNDパターンを設定した高周
波フィルタであって、前記GNDパターンに対し、積層
方向で、コイルパターンより遠い位置に、コンデンサ電
極パターンを偏在させて設定した。Means for Solving the Problems The present invention has the following construction to solve the above-mentioned problems. (1) An ungrounded capacitor electrode pattern and a coil pattern are set on any layer constituting the laminate, and
This is a high-frequency filter in which a GND pattern is set on the mount surface side of the component, and a capacitor electrode pattern is set so as to be unevenly located at a position farther from the coil pattern in the laminating direction with respect to the GND pattern.
【0017】(2)前記構成(1)において、GNDパ
ターンを、前記部品のマウント面側に配置された最外層
の積層体に設定すると共に、積層方向に対し、該GND
パターンとコンデンサ電極パターンとの間に、コイルパ
ターンを設定した。(2) In the above configuration (1), the GND pattern is formed on the outermost layer disposed on the mounting surface side of the component.
And the GND in the stacking direction.
A coil pattern was set between the pattern and the capacitor electrode pattern.
【0018】[0018]
【作用】上記構成に基づく本発明の作用を説明する。高
周波フィルタをSMD化する際、マザーボード等からの
影響をなくすために、マウント面側にGNDパターンを
設定する。しかし、このGNDパターンを設定したこと
により、コンデンサ電極パターンとGNDパターンとの
間に浮遊容量が発生する。The operation of the present invention based on the above configuration will be described. When the high-frequency filter is converted to the SMD, a GND pattern is set on the mount surface side in order to eliminate the influence from the motherboard or the like. However, by setting the GND pattern, a stray capacitance is generated between the capacitor electrode pattern and the GND pattern.
【0019】そして、前記浮遊容量が大きいと、共振周
波数のズレ等が発生する。しかし、本発明のように、コ
ンデンサ電極パターンを、できる限りGNDパターンと
離して設定すれば、前記の浮遊容量を最小限に抑えるこ
とが可能になる。If the stray capacitance is large, the resonance frequency is shifted. However, if the capacitor electrode pattern is set as far as possible from the GND pattern as in the present invention, the stray capacitance can be minimized.
【0020】従って、GND電位を有しない高周波フィ
ルタであっても、GNDパターンを設定してSMD化す
ることが可能となる。しかもこの場合、前記共振周波数
ズレ等も最小限に抑えることが可能であり、実装の自由
度も大きくなる。Therefore, even with a high-frequency filter having no GND potential, it is possible to set a GND pattern and convert it to SMD. Moreover, in this case, the resonance frequency
Deviation and the like can be minimized, and the degree of freedom in mounting is increased.
【0021】また、積層体を厚くすることもなく、GN
Dパターンを設定して、SMD化することが可能であ
り、製造時の脱バインダーや焼成の時間を短縮化でき
る。なお、コンデンサ電極パターンやGNDパターン
は、面積の広いパターンであるため、これらのパターン
が接近して対向配置されていると、大きな浮遊容量が発
生する。In addition, without increasing the thickness of the laminate, GN
By setting the D pattern, it is possible to make SMD, and it is possible to shorten the time for debinding and firing during production. Since the capacitor electrode pattern and the GND pattern are patterns having a large area, a large stray capacitance is generated when these patterns are closely arranged to face each other.
【0022】しかし、コイルパターンは、その面積が極
めて少ないため、仮に、GNDパターンと接近して対向
配置されていても、極めて小さな浮遊容量しか発生せ
ず、問題にならない。However, since the coil pattern has a very small area, even if the coil pattern is arranged close to the GND pattern, only a very small stray capacitance is generated, which is not a problem.
【0023】このため、コンデンサ電極パターンとGN
Dパターン間で発生する浮遊容量を少なくすれば、ほぼ
良好な特性が得られることになる。Therefore, the capacitor electrode pattern and GN
If the stray capacitance generated between the D patterns is reduced, almost excellent characteristics can be obtained.
【0024】[0024]
【実施例】以下、本発明の実施例を図面に基づいて説明
する。図1は実施例における高周波フィルタの分解斜視
図である。また、図2は実施例における高周波フィルタ
の斜視図、及び断面図であり、Aは高周波フィルタの斜
視図、Bは図1のX−Y線方向断面図である。Embodiments of the present invention will be described below with reference to the drawings. FIG. 1 is an exploded perspective view of a high-frequency filter according to an embodiment.
FIG. FIG. 2 shows a high-frequency filter according to the embodiment.
3A and 3B are a perspective view and a cross-sectional view, respectively, where A is a diagonal of a high-frequency filter
FIG . 2B is a sectional view taken along line XY in FIG. 1 .
【0025】図中、30−1〜30−6は第1層〜第6
層の誘電体層、31〜35はコンデンサ電極パターン、
36〜41はコイルパターン、42はGNDパターン、
GNDはGND側端子、Rxは受信部側端子、Txは送
信部側端子、ANTはアンテナ側端子を示す。In the figure, reference numerals 30-1 to 30-6 denote first to sixth layers.
The dielectric layers of the layers, 31 to 35 are capacitor electrode patterns,
36 to 41 are coil patterns, 42 is a GND pattern,
GND is a GND side terminal, Rx is a receiving unit side terminal, Tx is a transmitting unit side terminal, and ANT is an antenna side terminal.
【0026】本実施例では、図3に示した回路構成の高
周波フィルタを、多層基板に実装してSMD化したもの
である(回路図は図3を援用)。この例では、図1、図
2に示したように、6層の誘電体層を積層したものであ
り、コンデンサ部を積層体の上部側に設定し、その下側
にコイル部を設定し、更にその下側にGNDパターンを
設定した。In this embodiment, the high-frequency filter having the circuit configuration shown in FIG. 3 is mounted on a multilayer substrate to form an SMD (a circuit diagram is shown in FIG. 3). In this example, as shown in FIGS. 1 and 2, six dielectric layers are laminated, and a capacitor part is set on the upper side of the laminated body, and a coil part is set on the lower side thereof. Further, a GND pattern was set below the same.
【0027】図示のように、多層基板の第1層の誘電体
層30−1は、保護用の層であり、第2層の誘電体層3
0−2上には、コンデンサ電極パターン31、32を形
成し、第3層の誘電体層30−3上にはコンデンサ電極
パターン33、34、35を形成する。As shown in the figure, the first dielectric layer 30-1 of the multilayer substrate is a protective layer, and the second dielectric layer 3-1 is a protective layer.
The capacitor electrode patterns 31 and 32 are formed on O-2, and the capacitor electrode patterns 33, 34 and 35 are formed on the third dielectric layer 30-3.
【0028】また、第4層の誘電体層30−4上には、
コイルパターン36、37、38を形成し、第5層の誘
電体層30−5上にはコイルパターン39、40、41
を形成する。更に、第6層の誘電体層30−6(最外
層)上には、GNDパターン(ベタパターン)42を形
成する。Further, on the fourth dielectric layer 30-4,
The coil patterns 36, 37, and 38 are formed, and the coil patterns 39, 40, and 41 are formed on the fifth dielectric layer 30-5.
To form Further, a GND pattern (solid pattern) 42 is formed on the sixth dielectric layer 30-6 (outermost layer).
【0029】なお、前記の各コンデンサ電極パターン、
コイルパターン及びGNDパターンは、それぞれ導体の
印刷により厚膜パターンとして形成する。前記のよう
に、各層に厚膜パターンを形成するが、この場合、コイ
ルパターン36と39の間、コイルパターン38と41
の間、コイルパターン37と40の間、コイルパターン
37とコンデンサ電極パターン35の間、コイルパター
ン36とコンデンサ電極パターン33、34の接続部と
の間(いずれも図示点線部分)を、ブラインドスルーホ
ール(内部が導体で満たされたスルーホール)によって
接続する。The above-mentioned capacitor electrode patterns,
The coil pattern and the GND pattern are each formed as a thick film pattern by printing a conductor. As described above, a thick film pattern is formed on each layer. In this case, between the coil patterns 36 and 39, the coil patterns 38 and 41 are formed.
, Between the coil patterns 37 and 40, between the coil pattern 37 and the capacitor electrode pattern 35, and between the coil pattern 36 and the connection between the capacitor electrode patterns 33 and 34 (indicated by dotted lines). (Through holes filled with conductors).
【0030】このようにすると、コンデンサ電極パター
ン31と33の間にコンデンサC2 が形成され、コンデ
ンサ電極パターン32と34の間にコンデンサC1 が形
成され、コンデンサ電極パターン32と35との間にコ
ンデンサC3 が形成される。[0030] Thus, the capacitor C 2 is formed between the capacitor electrode patterns 31 and 33, capacitor C 1 is formed between the capacitor electrode patterns 32 and 34, between the capacitor electrode patterns 32 and 35 capacitor C 3 is formed.
【0031】また、コイルパターン36と39でコイル
L1 を形成し、コイルパターン37と40でコイルL2
を形成し、コイルパターン38と41でコイルL3 を形
成する。これにより、図3と同じ回路構成となる。Further, to form a coil L 1 by the coil pattern 36 and 39, the coil L 2 by the coil pattern 37 and 40
It is formed and to form a coil L 3 by the coil pattern 38 and 41. This results in the same circuit configuration as in FIG.
【0032】前記の積層体の側面には、図2のAに示し
たように、側面電極を形成して内部のパターンと接続
し、SMD化した高周波フィルタとする。この場合、例
えば図示のように、受信部側端子Rx、送信部側端子T
x、アンテナ側端子ANT、GND側端子GNDの各側
面電極を形成する。As shown in FIG. 2A, a side surface electrode is formed on the side surface of the above-mentioned laminated body and connected to an internal pattern to form an SMD-converted high frequency filter. In this case, for example, as shown, the receiving unit side terminal Rx and the transmitting unit side terminal T
x, side electrodes of the antenna side terminal ANT and the GND side terminal GND are formed.
【0033】前記の各側面電極と内部の各パターン間の
接続を行うため、コンデンサ電極パターン31、32、
コイルパターン41及び39と、40の接続部、GND
パターン42には、それぞれパターンの延長部分が形成
されており、これらの部分で内部のパターンと側面電極
との接続を行っている。In order to make connections between the side electrodes and the internal patterns, the capacitor electrode patterns 31, 32,
Connection between coil patterns 41 and 39 and 40, GND
The pattern 42 has extended portions of the pattern, and these portions connect the internal pattern to the side electrodes.
【0034】このような構造のSMD化した高周波フィ
ルタを、マザーボード上に実装する際は、GNDパター
ン42の設定側をマザーボード側とする。なお、コンデ
ンサ電極パターンは、GNDパターンに対し、厚み方向
で、できる限り離れた場所に偏在させて設定することが
望ましい。When mounting the SMD high-frequency filter having such a structure on a motherboard, the setting side of the GND pattern 42 is set to the motherboard side. It is desirable that the capacitor electrode pattern is set so as to be unevenly distributed as far as possible in the thickness direction with respect to the GND pattern.
【0035】上記のように、コンデンサ部とGNDパタ
ーンとの間に、コイル部を設定したので、コンデンサ部
とGNDパターンとの間の距離を大きくできる。このた
め、コンデンサ電極パターンとGNDパターンとの間に
発生する浮遊容量を低下できる(従来例と比べて)。As described above, since the coil portion is set between the capacitor portion and the GND pattern, the distance between the capacitor portion and the GND pattern can be increased. Therefore, the stray capacitance generated between the capacitor electrode pattern and the GND pattern can be reduced (compared with the conventional example).
【0036】従って、共振時の周波数ズレを少なくし、
各端子間の通過帯域(共振点)の不整合を最小限に抑え
ることができる。尚、コイル部については、GNDパタ
ーンを設定したことにより、個々のコイルのインダクタ
ンス値を低下させるため、そのままでは周波数ズレが生
じる。従ってこの場合は、作り込みにより、そのズレ分
を補正してパターニングすれば問題はない。Accordingly, the frequency deviation at the time of resonance is reduced,
Mismatch of the pass band (resonance point) between the terminals can be minimized. In the coil section, since the inductance value of each coil is reduced by setting the GND pattern, a frequency shift occurs as it is. Therefore, in this case, there is no problem if patterning is performed by compensating for the misalignment.
【0037】このようにして、GND電位を有しない高
周波フィルタであっても、外部からの影響を防ぐための
GNDパターンを設定して、SMD化することが可能に
なる。As described above, even with a high-frequency filter having no GND potential, it is possible to set a GND pattern for preventing the influence from the outside and convert it to SMD.
【0038】(他の実施例)以上実施例について説明し
たが、本発明は次のようにしても実施可能である。 (1) 図3に示した回路構成の高周波フィルタに限らず、
各種の高周波フィルタに適用可能である。(Other Embodiments) Although the embodiments have been described above, the present invention can be implemented as follows. (1) Not only the high frequency filter having the circuit configuration shown in FIG.
It is applicable to various high frequency filters.
【0039】(2) 図1の例で、GNDパターン42は、
誘電体層30−5の裏面に設けてもよい。 (3) GNDパターンとコイル部の間、あるいは、コイル
部とコンデンサ部の間に、他の層(例えば、ダミー層
等)を介在させてもよい。(2) In the example of FIG. 1, the GND pattern 42
It may be provided on the back surface of the dielectric layer 30-5. (3) Another layer (for example, a dummy layer) may be interposed between the GND pattern and the coil section or between the coil section and the capacitor section.
【0040】(4) 積層体(多層基板)の層数は、任意に
設定可能である。(4) The number of layers of the laminate (multilayer substrate) can be set arbitrarily.
【0041】[0041]
【発明の効果】以上説明したように、本発明によれば次
のような効果がある。 (1) GND電位を有しない高周波フィルタでも、GND
パターンを設定してSMD化するのが容易になる。従っ
て、実装の自由度が大きくなる。As described above, the present invention has the following effects. (1) Even with a high-frequency filter having no GND potential,
It becomes easy to set a pattern and convert to SMD. Therefore, the degree of freedom in mounting is increased.
【0042】(2) 前記(1)の理由により、高周波フィル
タ(SMD)の小型化が可能になる。 (3) 高周波フィルタ(SMD)を薄くしても、GNDパ
ターンを設定したことによる影響を最小限に抑えること
ができる。従って、脱バインダーや焼成時間が短くて済
み、製造コストも安くなる。(2) Due to the reason (1), the high-frequency filter (SMD) can be downsized. (3) Even if the high-frequency filter (SMD) is made thin, the effect of setting the GND pattern can be minimized. Therefore, the time required for debinding and firing is short, and the manufacturing cost is reduced.
【図1】本発明の実施例における高周波フィルタの分解
斜視図である。FIG. 1 is an exploded perspective view of a high-frequency filter according to an embodiment of the present invention.
【図2】実施例における高周波フィルタの斜視図及び断
面図であり、Aは高周波フィルタの斜視図、Bは図1の
X−Y線方向断面図である。FIG. 2 is a perspective view and a cutaway of a high-frequency filter according to the embodiment.
2A is a perspective view of a high-frequency filter, and FIG. 2B is a cross-sectional view taken along the line XY in FIG.
【図3】従来の高周波フィルタの回路例である。FIG. 3 is a circuit example of a conventional high-frequency filter.
【図4】従来の高周波フィルタの構成図である。FIG. 4 is a configuration diagram of a conventional high-frequency filter.
30−1〜30−6 誘電体層(第1層〜第6層) 31〜35 コンデンサ電極パターン 36〜41 コイルパターン 42 GNDパターン Tx 送信部側端子 Rx 受信部側端子 ANT アンテナ側端子 GND GND側端子 C1 〜C3 コンデンサ L1 〜L3 コイル30-1 to 30-6 Dielectric layer (first to sixth layers) 31 to 35 Capacitor electrode pattern 36 to 41 Coil pattern 42 GND pattern Tx Transmitter side terminal Rx Receiver side terminal ANT Antenna side terminal GND GND side terminal C 1 -C 3 capacitor L 1 ~L 3 coils
───────────────────────────────────────────────────── フロントページの続き (58)調査した分野(Int.Cl.6,DB名) H03H 7/01 - 7/13 H01F 15/00 - 15/18 H01F 17/00 - 17/08 H01G 4/40──────────────────────────────────────────────────続 き Continued on the front page (58) Field surveyed (Int.Cl. 6 , DB name) H03H 7/01-7/13 H01F 15/00-15/18 H01F 17/00-17/08 H01G 4 / 40
Claims (2)
0−6)に、非接地コンデンサ電極パターン(31〜3
5)及びコイルパターン(36〜41)を設定すると共
に、 当該部品のマウント面側にGNDパターン(42)を設
定 した高周波フィルタであって、 前記GNDパターン(42)に対し、積層方向で、コイ
ルパターン(36〜41)より遠い位置に、コンデンサ
電極パターン(31〜35)を偏在させて設定したこと
を特徴とする高周波フィルタ。An arbitrary layer (30-2 to 3-3) constituting a laminate.
0-6), the ungrounded capacitor electrode patterns (31 to 3)
5 ) When setting the coil pattern (36 to 41)
Then, a GND pattern (42) is set on the mounting surface side of the component.
A capacitor electrode pattern (31-35) which is set at a position farther than the coil pattern (36-41) in the stacking direction with respect to the GND pattern (42). And a high-frequency filter.
のマウント面側に配置された最外層の積層体に設定する
と共に、 積層方向に対し、該GNDパターン(42)とコンデン
サ電極パターン(31〜35)との間に、コイルパター
ン(36〜41)を設定したことを特徴とする請求項1
記載の高周波フィルタ。2. The method according to claim 1, wherein the GND pattern is a component.
And the coil patterns (36-41) between the GND pattern (42) and the capacitor electrode patterns (31-35) in the stacking direction. 2. The method according to claim 1, wherein
The high frequency filter as described .
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP3327496A JP2793397B2 (en) | 1991-12-11 | 1991-12-11 | High frequency filter |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP3327496A JP2793397B2 (en) | 1991-12-11 | 1991-12-11 | High frequency filter |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH05167374A JPH05167374A (en) | 1993-07-02 |
JP2793397B2 true JP2793397B2 (en) | 1998-09-03 |
Family
ID=18199801
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP3327496A Expired - Fee Related JP2793397B2 (en) | 1991-12-11 | 1991-12-11 | High frequency filter |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2793397B2 (en) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2002280862A (en) * | 2001-03-19 | 2002-09-27 | Murata Mfg Co Ltd | Composite lc filter circuit and composite lc filter component |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3333014B2 (en) * | 1993-10-04 | 2002-10-07 | ティーディーケイ株式会社 | High frequency signal distribution / combiner |
JPH08236409A (en) * | 1995-02-24 | 1996-09-13 | Matsushita Electric Ind Co Ltd | Laminated composite component and manufacture thereof |
EP1291956B1 (en) * | 1996-02-27 | 2005-12-07 | Hitachi Metals, Ltd. | Frequency separator for use in dual-band mobile phone terminals |
JPH1075145A (en) * | 1996-08-30 | 1998-03-17 | Ngk Spark Plug Co Ltd | Lc band-pass filter |
JPH10200360A (en) * | 1997-01-07 | 1998-07-31 | Tdk Corp | Laminated balun transformer |
JP4623398B2 (en) * | 1997-08-11 | 2011-02-02 | 日立金属株式会社 | Stacked duplexer |
JP2003087076A (en) * | 2001-09-07 | 2003-03-20 | Murata Mfg Co Ltd | Chip-like lc composite component and circuit using the same |
JP5585605B2 (en) | 2012-03-23 | 2014-09-10 | 株式会社村田製作所 | Filter element |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH03155609A (en) * | 1989-11-14 | 1991-07-03 | Murata Mfg Co Ltd | Lc composite component |
JP2682283B2 (en) * | 1991-08-21 | 1997-11-26 | 株式会社村田製作所 | Pole adjustment method for multilayer chip LC filter |
-
1991
- 1991-12-11 JP JP3327496A patent/JP2793397B2/en not_active Expired - Fee Related
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2002280862A (en) * | 2001-03-19 | 2002-09-27 | Murata Mfg Co Ltd | Composite lc filter circuit and composite lc filter component |
Also Published As
Publication number | Publication date |
---|---|
JPH05167374A (en) | 1993-07-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP1536558B1 (en) | Balun | |
US7423500B2 (en) | Low-pass filter capable of preventing unnecessary electromagnetic coupling | |
US7982557B2 (en) | Layered low-pass filter capable of producing a plurality of attenuation poles | |
JP3333014B2 (en) | High frequency signal distribution / combiner | |
US5834994A (en) | Multilayer lowpass filter with improved ground plane configuration | |
US6661312B2 (en) | Multilayer filter array | |
JP2793397B2 (en) | High frequency filter | |
KR100744203B1 (en) | Passive component | |
JP3223848B2 (en) | High frequency components | |
EP1003216A2 (en) | Multilayered ceramic structure | |
JPH0738368A (en) | 180× phase shifter | |
JPH06267790A (en) | Laminated lead-through capacitor array | |
JPH046911A (en) | High frequency filter | |
JPH05335866A (en) | High frequency filter | |
JP2007180183A (en) | Capacitor block and lamination substrate | |
KR100771781B1 (en) | EMI filter with built-in resistor | |
JPH03272213A (en) | High frequency branching filter | |
JPH0548366A (en) | Pole adjustment method for lamination chip lc filter | |
JPH06163321A (en) | Composite part of high-frequency lc | |
JP4195569B2 (en) | Multilayer electronic components | |
JPH06188148A (en) | High-frequency lc composite component | |
JP3176859B2 (en) | Dielectric filter | |
JP3304171B2 (en) | Multilayer feedthrough capacitor array | |
JPH04284703A (en) | Dielectric filter comprising multi-layer board | |
US6873228B1 (en) | Buried self-resonant bypass capacitors within multilayered low temperature co-fired ceramic (LTCC) substrate |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 19980602 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20080619 Year of fee payment: 10 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090619 Year of fee payment: 11 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090619 Year of fee payment: 11 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100619 Year of fee payment: 12 |
|
LAPS | Cancellation because of no payment of annual fees |