JP2015215599A - 表示パネル構造 - Google Patents
表示パネル構造 Download PDFInfo
- Publication number
- JP2015215599A JP2015215599A JP2015079647A JP2015079647A JP2015215599A JP 2015215599 A JP2015215599 A JP 2015215599A JP 2015079647 A JP2015079647 A JP 2015079647A JP 2015079647 A JP2015079647 A JP 2015079647A JP 2015215599 A JP2015215599 A JP 2015215599A
- Authority
- JP
- Japan
- Prior art keywords
- dummy
- region
- gate
- pixel unit
- panel structure
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000000758 substrate Substances 0.000 claims abstract description 15
- 239000010409 thin film Substances 0.000 claims description 46
- 230000002093 peripheral effect Effects 0.000 claims description 16
- 238000010586 diagram Methods 0.000 description 10
- 230000005611 electricity Effects 0.000 description 3
- 238000000034 method Methods 0.000 description 3
- 230000003068 static effect Effects 0.000 description 3
- 230000000694 effects Effects 0.000 description 2
- 238000007796 conventional method Methods 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/67—Thin-film transistors [TFT]
- H10D30/6729—Thin-film transistors [TFT] characterised by the electrodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/67—Thin-film transistors [TFT]
- H10D30/6729—Thin-film transistors [TFT] characterised by the electrodes
- H10D30/673—Thin-film transistors [TFT] characterised by the electrodes characterised by the shapes, relative sizes or dispositions of the gate electrodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/68—Floating-gate IGFETs
- H10D30/6891—Floating-gate IGFETs characterised by the shapes, relative sizes or dispositions of the floating gate electrode
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/20—Electrodes characterised by their shapes, relative sizes or dispositions
- H10D64/23—Electrodes carrying the current to be rectified, amplified, oscillated or switched, e.g. sources, drains, anodes or cathodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/20—Electrodes characterised by their shapes, relative sizes or dispositions
- H10D64/27—Electrodes not carrying the current to be rectified, amplified, oscillated or switched, e.g. gates
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
- H10D86/441—Interconnections, e.g. scanning lines
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
- H10D86/60—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs wherein the TFTs are in active matrices
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D89/00—Aspects of integrated devices not covered by groups H10D84/00 - H10D88/00
- H10D89/60—Integrated devices comprising arrangements for electrical or thermal protection, e.g. protection circuits against electrostatic discharge [ESD]
- H10D89/601—Integrated devices comprising arrangements for electrical or thermal protection, e.g. protection circuits against electrostatic discharge [ESD] for devices having insulated gate electrodes, e.g. for IGFETs or IGBTs
- H10D89/921—Integrated devices comprising arrangements for electrical or thermal protection, e.g. protection circuits against electrostatic discharge [ESD] for devices having insulated gate electrodes, e.g. for IGFETs or IGBTs characterised by the configuration of the interconnections connecting the protective arrangements, e.g. ESD buses
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0404—Matrix technologies
- G09G2300/0413—Details of dummy pixels or dummy lines in flat panels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0421—Structural details of the set of electrodes
- G09G2300/0426—Layout of electrodes and connections
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Liquid Crystal (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
Abstract
【解決手段】基板、第一方向に沿って前記基板に平行に設置される複数本のゲート線g1〜g3、第二方向に沿って前記基板に平行に設置される複数本のデータ線Dn−3〜Dn、複数の画素ユニット181、及び複数のダミー画素ユニット191を備える。なお、複数のダミー画素ユニット191は第一方向に沿って延設される第一領域11のダミー画素ユニット191、第二方向に沿って延設される第二領域12のダミー画素ユニット191、及び第一領域11と第二領域12との間に設置される第三領域13のダミー画素ユニット191を更に具備する。前記第三領域13のこれらダミー画素ユニット191は、これらゲート線g1〜g3の内の何れか1本及びこれら前記データ線Dn−3〜nの内の何れか1本を更に含む。
【選択図】図6A
Description
<第1実施形態>
<第2実施形態>
<第3実施形態>
<第4実施形態>
<第5実施形態>
<第6実施形態>
<第7実施形態>
<第8実施形態>
<第9実施形態>
2 ゲートドライブ
3 データドライブ
4 第一トランジスタ
5 第二トランジスタ
6 ブリッジ
11 第一領域
12 第二領域
13 第三領域
18 画素
181 画素ユニット
19 ダミー画素
191 ダミー画素ユニット
17 基板
g1~gn ゲート線
gm ダミーゲート線
D1~Dn データ線
Dm ダミーデータ線
91 ダミー画素ユニット構造
Claims (19)
- 表示領域及び周辺領域を含み、前記周辺領域により前記表示領域が包囲される基板と、
第一方向に沿って前記基板に平行に設置され、且つ前記表示領域から前記周辺領域まで延伸される複数本のゲート線と、
第二方向に沿って前記基板に平行に設置されると共に前記第一方向は第二方向に平行にならず、且つ前記表示領域から前記周辺領域まで延伸される複数本のデータ線と、
前記表示領域に位置される複数の画素ユニットと、
前記周辺領域に位置される複数のダミー画素ユニットとを備え、
ここでは、前記複数のそれぞれの画素ユニットは隣接する2本のこれら前記ゲート線及び隣接する2本のこれら前記データ線により各々画定され、
また、前記複数のダミー画素ユニットは第一領域のダミー画素ユニット、第二領域のダミー画素ユニット、及び第三領域のダミー画素ユニットで構成され、前記第一領域のダミー画素ユニットは前記第一方向に沿って延設され、前記第二領域のダミー画素ユニットは前記第二方向に沿って延設され、第三領域のダミー画素ユニットは前記第一領域と前記第二領域との間に設置され、前記第三領域のこれら前記ダミー画素ユニットはこれら前記ゲート線の内の何れか1本及びこれら前記データ線の内の何れか1本を含むことを特徴とする表示パネル構造。 - これら前記ゲート線を駆動させるためのゲートドライブと、
これら前記データ線を駆動させるためのデータドライブとを更に備えることを特徴とする、請求項1記載の表示パネル構造。 - 前記第三領域のダミー画素ユニットは薄膜トランジスタを備え、前記薄膜トランジスタは前記ゲート線に接続されるゲート、及び前記データ線にフローティングされるドレイン或いはソースを含むことを特徴とする、請求項1記載の表示パネル構造。
- 前記第三領域のダミー画素ユニットは薄膜トランジスタを備え、前記薄膜トランジスタは前記ゲート線にフローティングされるゲート、及び前記データ線に接続されるドレイン或いはソースを含むことを特徴とする、請求項1記載の表示パネル構造。
- 前記第三領域のダミー画素ユニットは薄膜トランジスタを備え、前記薄膜トランジスタは前記ゲート線にフローティングされるゲート、及び前記データ線にフローティングされるドレイン或いはソースを含むことを特徴とする、請求項1記載の表示パネル構造。
- 前記第一方向に沿って前記基板に延設されると共に前記第一領域のダミー画素ユニットを通過させる少なくとも1本のダミーゲート線と、
前記第二方向沿って前記基板に延設されると共に前記第二領域のダミー画素ユニットを通過させる少なくとも1本のダミーデータ線とを更に備えることを特徴とする、請求項3、4或いは5の何れか1項記載の表示パネル構造。 - 前記第一領域のダミー画素ユニットは少なくとも1つの薄膜トランジスタを備え、前記薄膜トランジスタは前記ダミーゲート線に接続されるゲート、及び前記データ線に接続されるドレイン或いはソースを含むことを特徴とする、請求項6記載の表示パネル構造。
- 前記第二領域のダミー画素ユニットは少なくとも1つの薄膜トランジスタを備え、前記薄膜トランジスタはこれら前記ゲート線の内の1本に接続されるゲート、及び前記ダミーデータ線に接続されるドレイン或いはソースを含むことを特徴とする、請求項7記載の表示パネル構造。
- 前記ダミーゲート線は前記第二領域のダミー画素ユニットを更に通過させることを特徴とする、請求項7記載の表示パネル構造。
- 前記第二領域のダミー画素ユニットは少なくとも1つの薄膜トランジスタを備え、前記薄膜トランジスタは前記ダミーゲート線に接続されるゲート、及び前記ダミーデータ線に接続されるドレイン或いはソースを含むことを特徴とする、請求項9記載の表示パネル構造。
- 前記ダミーゲート線は少なくとも1つのブリッジを有し、前記ダミーゲート線によりこれら前記ゲート線に横架することを特徴とする、請求項10記載の表示パネル構造。
- 前記ダミーゲート線はこれら前記ゲート線の内の何れか1本に接続されることを特徴とする、請求項6記載の表示パネル構造。
- 前記第一領域のダミー画素ユニットは少なくとも1つの薄膜トランジスタを備え、前記薄膜トランジスタは前記ダミーゲート線に接続されるゲート、及びこれら前記データ線の内の何れか1本にフローティングされるドレイン或いはソースを含むことを特徴とする、請求項12記載の表示パネル構造。
- 前記第二領域のダミー画素ユニットは少なくとも1つの薄膜トランジスタを備え、前記薄膜トランジスタはこれら前記ゲート線に少なくとも接続されるゲート、及び前記ダミーデータ線に接続されるドレイン或いはソースを含むことを特徴とする、請求項13記載の表示パネル構造。
- 前記ダミーゲート線は前記第二領域のダミー画素ユニットを更に通過させることを特徴とする、請求項13記載の表示パネル構造。
- 前記第二領域のダミー画素ユニットは少なくとも1つの薄膜トランジスタを備え、前記薄膜トランジスタは前記ダミーゲート線に接続されるゲート、及び前記ダミーデータ線に接続されるドレイン或いはソースを含むことを特徴とする、請求項15記載の表示パネル構造。
- 前記ダミーゲート線は少なくとも1つのブリッジを有し、前記ダミーゲート線によりこれら前記ゲート線に横架することを特徴とする、請求項16記載の表示パネル構造。
- 前記第三領域のダミー画素ユニットは第一薄膜トランジスタ及び第二薄膜トランジスタを備えることを特徴とする、請求項6記載の表示パネル構造。
- 前記第一薄膜トランジスタは前記少なくとも1本のダミーゲート線に接続されるゲート、及びこれら前記データ線の内の何れか1本に接続或いはフローティングされるドレイン或いはソースを備え、前記第二薄膜トランジスタはこれら前記ゲート線の内の何れか1本に接続されるゲート、及びデータ線にフローティングされるドレイン或いはソースを含むことを特徴とする、請求項18記載の表示パネル構造。
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US201461991254P | 2014-05-09 | 2014-05-09 | |
US61/991,254 | 2014-05-09 | ||
TW103123590 | 2014-07-09 | ||
TW103123590A TWI509334B (zh) | 2014-05-09 | 2014-07-09 | 顯示面板結構 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2015215599A true JP2015215599A (ja) | 2015-12-03 |
JP6958986B2 JP6958986B2 (ja) | 2021-11-02 |
Family
ID=54368532
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2015079647A Active JP6958986B2 (ja) | 2014-05-09 | 2015-04-09 | 表示パネル構造 |
Country Status (2)
Country | Link |
---|---|
US (1) | US9620077B2 (ja) |
JP (1) | JP6958986B2 (ja) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2017110721A1 (ja) * | 2015-12-22 | 2017-06-29 | シャープ株式会社 | 表示装置 |
JP2018534613A (ja) * | 2016-03-28 | 2018-11-22 | アップル インコーポレイテッドApple Inc. | 発光ダイオードディスプレイ |
JP2020197720A (ja) * | 2016-11-30 | 2020-12-10 | 株式会社ジャパンディスプレイ | 表示装置 |
JP7548819B2 (ja) | 2019-06-26 | 2024-09-10 | 京東方科技集團股▲ふん▼有限公司 | ディスプレイパネル及びその製造方法、表示装置 |
Families Citing this family (21)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105575321A (zh) * | 2014-10-15 | 2016-05-11 | 上海和辉光电有限公司 | 显示器的像素电路及其补偿方法 |
CN105590601B (zh) * | 2015-12-18 | 2018-06-26 | 上海中航光电子有限公司 | 驱动电路、阵列基板及显示装置 |
US10490122B2 (en) | 2016-02-29 | 2019-11-26 | Samsung Display Co., Ltd. | Display device |
US10395599B2 (en) * | 2016-02-29 | 2019-08-27 | Samsung Display Co., Ltd. | Display device |
US10354578B2 (en) | 2016-04-15 | 2019-07-16 | Samsung Display Co., Ltd. | Display device |
KR102666831B1 (ko) | 2016-04-15 | 2024-05-21 | 삼성디스플레이 주식회사 | 표시 장치 |
KR102605283B1 (ko) | 2016-06-30 | 2023-11-27 | 삼성디스플레이 주식회사 | 표시 장치 |
KR102613863B1 (ko) | 2016-09-22 | 2023-12-18 | 삼성디스플레이 주식회사 | 표시 장치 |
KR102611958B1 (ko) * | 2016-09-23 | 2023-12-12 | 삼성디스플레이 주식회사 | 표시 장치 |
KR102559096B1 (ko) | 2016-11-29 | 2023-07-26 | 삼성디스플레이 주식회사 | 표시 장치 |
KR102715304B1 (ko) | 2016-11-29 | 2024-10-14 | 삼성디스플레이 주식회사 | 표시 장치 |
US10692452B2 (en) * | 2017-01-16 | 2020-06-23 | Semiconductor Energy Laboratory Co., Ltd. | Display device |
KR102793284B1 (ko) | 2017-02-21 | 2025-04-10 | 삼성디스플레이 주식회사 | 표시 장치 |
KR102386906B1 (ko) * | 2017-05-11 | 2022-04-18 | 삼성디스플레이 주식회사 | 표시 장치 |
KR102417989B1 (ko) | 2017-05-23 | 2022-07-07 | 삼성디스플레이 주식회사 | 표시 장치 |
US10360862B2 (en) | 2017-09-07 | 2019-07-23 | Apple Inc. | Displays with supplemental loading structures |
CN110473487B (zh) * | 2018-05-11 | 2022-10-25 | 鸿富锦精密工业(深圳)有限公司 | 显示装置及显示装置的驱动方法 |
US11209705B2 (en) | 2018-06-06 | 2021-12-28 | Hannstar Display Corporation | Notched display panel |
KR102714931B1 (ko) * | 2018-11-30 | 2024-10-10 | 삼성디스플레이 주식회사 | 표시 패널 |
KR20220019905A (ko) * | 2020-08-10 | 2022-02-18 | 삼성디스플레이 주식회사 | 표시 장치 |
KR20220133362A (ko) * | 2021-03-24 | 2022-10-05 | 삼성디스플레이 주식회사 | 표시 장치 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH05241153A (ja) * | 1992-02-27 | 1993-09-21 | Canon Inc | 液晶表示装置 |
JPH1152427A (ja) * | 1997-08-07 | 1999-02-26 | Sharp Corp | 液晶表示装置 |
JP2004069993A (ja) * | 2002-08-06 | 2004-03-04 | Sony Corp | 半導体装置 |
WO2007105700A1 (ja) * | 2006-03-15 | 2007-09-20 | Sharp Kabushiki Kaisha | アクティブマトリクス基板およびそれを用いた表示装置 |
WO2008062575A1 (fr) * | 2006-11-21 | 2008-05-29 | Sharp Kabushiki Kaisha | Substrat de matrice actif, panneau d'affichage et affichage |
JP2009237587A (ja) * | 1997-10-14 | 2009-10-15 | Samsung Electronics Co Ltd | 液晶表示装置用基板、液晶表示装置及びその製造方法 |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8638280B2 (en) * | 2007-04-27 | 2014-01-28 | Nlt Technologies, Ltd. | Non-rectangular display apparatus |
US9626900B2 (en) * | 2007-10-23 | 2017-04-18 | Japan Display Inc. | Electro-optical device |
TWI453517B (zh) | 2008-08-26 | 2014-09-21 | Chunghwa Picture Tubes Ltd | 液晶顯示裝置之畫素陣列基板 |
TW201039032A (en) | 2009-04-17 | 2010-11-01 | Chunghwa Picture Tubes Ltd | Active component array substrate |
JP5532481B2 (ja) * | 2009-05-13 | 2014-06-25 | Nltテクノロジー株式会社 | カラー画像表示方式、カラーフィルタ基板、カラー画素アレイ基板、画像表示装置及び電子機器 |
-
2015
- 2015-04-01 US US14/676,167 patent/US9620077B2/en active Active
- 2015-04-09 JP JP2015079647A patent/JP6958986B2/ja active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH05241153A (ja) * | 1992-02-27 | 1993-09-21 | Canon Inc | 液晶表示装置 |
JPH1152427A (ja) * | 1997-08-07 | 1999-02-26 | Sharp Corp | 液晶表示装置 |
JP2009237587A (ja) * | 1997-10-14 | 2009-10-15 | Samsung Electronics Co Ltd | 液晶表示装置用基板、液晶表示装置及びその製造方法 |
JP2004069993A (ja) * | 2002-08-06 | 2004-03-04 | Sony Corp | 半導体装置 |
WO2007105700A1 (ja) * | 2006-03-15 | 2007-09-20 | Sharp Kabushiki Kaisha | アクティブマトリクス基板およびそれを用いた表示装置 |
WO2008062575A1 (fr) * | 2006-11-21 | 2008-05-29 | Sharp Kabushiki Kaisha | Substrat de matrice actif, panneau d'affichage et affichage |
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2017110721A1 (ja) * | 2015-12-22 | 2017-06-29 | シャープ株式会社 | 表示装置 |
CN108475489A (zh) * | 2015-12-22 | 2018-08-31 | 夏普株式会社 | 显示装置 |
JPWO2017110721A1 (ja) * | 2015-12-22 | 2018-10-04 | シャープ株式会社 | 表示装置 |
JP2018534613A (ja) * | 2016-03-28 | 2018-11-22 | アップル インコーポレイテッドApple Inc. | 発光ダイオードディスプレイ |
JP2020197720A (ja) * | 2016-11-30 | 2020-12-10 | 株式会社ジャパンディスプレイ | 表示装置 |
JP7548819B2 (ja) | 2019-06-26 | 2024-09-10 | 京東方科技集團股▲ふん▼有限公司 | ディスプレイパネル及びその製造方法、表示装置 |
Also Published As
Publication number | Publication date |
---|---|
JP6958986B2 (ja) | 2021-11-02 |
US9620077B2 (en) | 2017-04-11 |
US20150325593A1 (en) | 2015-11-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6958986B2 (ja) | 表示パネル構造 | |
TWI509334B (zh) | 顯示面板結構 | |
CN207380420U (zh) | 一种阵列基板及显示装置 | |
CN103926715B (zh) | 像素单元、像素阵列结构及显示装置 | |
CN103472608B (zh) | 显示面板的像素与子像素配置 | |
CN103794636B (zh) | 显示面板 | |
CN103163697B (zh) | 像素阵列结构 | |
TW200720797A (en) | In-plane switching mode liquid crystal display device with adjustable viewing angle and method of fabricating the same | |
JP2016085365A (ja) | 表示装置 | |
WO2016123988A1 (zh) | 显示面板以及显示装置 | |
WO2017000450A1 (zh) | 显示驱动方法、显示面板及其制作方法、显示装置 | |
CN105470264A (zh) | 一种阵列基板及显示面板 | |
US20150301239A1 (en) | Pixel array | |
CN105093656A (zh) | 一种液晶显示面板及其驱动方法、液晶显示装置 | |
WO2015100986A1 (zh) | 像素阵列及其驱动方法、显示面板和显示装置 | |
KR20160047653A (ko) | 표시 장치 | |
CN104701354A (zh) | 一种显示基板、显示面板和显示装置 | |
TWI384308B (zh) | 顯示裝置及顯示驅動方法 | |
JP2015045784A5 (ja) | ||
US20150340001A1 (en) | Display apparatus | |
CN102881689B (zh) | 阵列基板及其制造方法、液晶显示面板 | |
CN104240658A (zh) | 一种阵列基板及显示面板 | |
JP2013148902A (ja) | 画素構造およびその電子機器 | |
KR20150014247A (ko) | 표시 장치 | |
CN103247665A (zh) | 双视场显示基板和显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20180330 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20190108 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20190408 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20190517 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20191105 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20200204 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20200414 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20200713 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20200825 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20201120 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20201222 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20210419 |
|
C60 | Trial request (containing other claim documents, opposition documents) |
Free format text: JAPANESE INTERMEDIATE CODE: C60 Effective date: 20210419 |
|
A911 | Transfer to examiner for re-examination before appeal (zenchi) |
Free format text: JAPANESE INTERMEDIATE CODE: A911 Effective date: 20210426 |
|
C21 | Notice of transfer of a case for reconsideration by examiners before appeal proceedings |
Free format text: JAPANESE INTERMEDIATE CODE: C21 Effective date: 20210427 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20210601 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20210826 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20210921 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20211007 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6958986 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |