JP2014116409A - 電子装置 - Google Patents
電子装置 Download PDFInfo
- Publication number
- JP2014116409A JP2014116409A JP2012268410A JP2012268410A JP2014116409A JP 2014116409 A JP2014116409 A JP 2014116409A JP 2012268410 A JP2012268410 A JP 2012268410A JP 2012268410 A JP2012268410 A JP 2012268410A JP 2014116409 A JP2014116409 A JP 2014116409A
- Authority
- JP
- Japan
- Prior art keywords
- resin
- substrate
- component
- mold
- linear expansion
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/93—Batch processes
- H01L24/95—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
- H01L24/97—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/4805—Shape
- H01L2224/4809—Loop shape
- H01L2224/48091—Arched
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48225—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/48227—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/49—Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
- H01L2224/491—Disposition
- H01L2224/4912—Layout
- H01L2224/49175—Parallel arrangements
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73251—Location after the connecting process on different surfaces
- H01L2224/73265—Layer and wire connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/156—Material
- H01L2924/15786—Material with a principal constituent of the material being a non metallic, non metalloid inorganic material
- H01L2924/15787—Ceramics, e.g. crystalline carbides, nitrides or oxides
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/19—Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
- H01L2924/191—Disposition
- H01L2924/19101—Disposition of discrete passive components
- H01L2924/19105—Disposition of discrete passive components in a side-by-side arrangement on a common die mounting substrate
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
Abstract
【解決手段】第2の部品30は第1の部品20よりも基板10の線膨張係数に近い。モールド樹脂40は、線膨張係数が第2の部品30よりも第1の部品20に近い第1の樹脂部41と、線膨張係数が第1の部品20よりも第2の部品30に近い第2の樹脂部42とよりなる。第1の樹脂部41は、第1の部品20を封止するように、基板10の一面11におけるモールド樹脂40の封止領域に部分的に設けられており、第2の樹脂部42は、第1の樹脂部41、第2の部品30および基板10の一面11を封止するように、基板10の一面11におけるモールド樹脂40の封止領域の全体に設けられている。
【選択図】図1
Description
モールド樹脂は、線膨張係数が第2の部品よりも第1の部品に近い第1の樹脂部(41)と、線膨張係数が第1の部品よりも第2の部品に近い第2の樹脂部(42)とよりなり、第1の樹脂部は、第1の部品を封止するように、基板の一面におけるモールド樹脂の封止領域のうち第1の部品の配置部位に部分的に設けられており、第2の樹脂部は、第1の樹脂部、第2の部品および基板の一面を封止するように、基板の一面におけるモールド樹脂の封止領域の全体に設けられていることを特徴とする。
本発明の第1実施形態にかかる電子装置について、図1、図2を参照して述べる。この電子装置は、たとえば自動車などの車両に搭載され、車両用の各装置を駆動するための装置として適用されるものである。
本発明の第2実施形態にかかる電子装置について図13を参照して述べる。ここでは、上記第1実施形態との相違点を中心に述べることとする。
なお、基板10としては、上記したようなプリント基板等の樹脂をベースとする樹脂基板以外にも、セラミック基板やリードフレーム等であってもよい。そして、基板10の材質を変えた場合でも、基板10の線膨張係数に近い方を第1の部品20、遠い方を第2の部品30として構成し、上記第1の樹脂部41、第2の樹脂部42を適宜形成するようにすればよい。
11 基板の一面
12 基板の他面
20 第1の部品
30 第2の部品
40 モールド樹脂
41 第1の樹脂部
42 第2の樹脂部
Claims (5)
- 一面(11)と他面(12)とが表裏の関係にある基板(10)と、
前記基板の一面上に設けられた第1の部品(20)と、
前記基板の一面上に設けられ、線膨張係数が前記第1の部品とは異なり且つ前記第1の部品よりも前記基板の線膨張係数に近い第2の部品(30)と、
前記基板の一面上に設けられ前記第1の部品および前記第2の部品とともに前記基板の一面を封止するモールド樹脂(40)と、を備え、
前記モールド樹脂は、線膨張係数が前記第2の部品よりも前記第1の部品に近い第1の樹脂部(41)と、線膨張係数が前記第1の部品よりも前記第2の部品に近い第2の樹脂部(42)とよりなり、
前記第1の樹脂部は、前記第1の部品を封止するように、前記基板の一面における前記モールド樹脂の封止領域のうち前記第1の部品の配置部位に部分的に設けられており、
前記第2の樹脂部は、前記第1の樹脂部、前記第2の部品および前記基板の一面を封止するように、前記基板の一面における前記モールド樹脂の封止領域の全体に設けられていることを特徴とする電子装置。 - 前記基板の他面側は、前記モールド樹脂より露出していることを特徴とする請求項1に記載の電子装置。
- 前記第1の樹脂部と前記第2の樹脂部とは、含有される無機フィラーの含有量が異なる同一の樹脂材料よりなることを特徴とする請求項1または2に記載の電子装置。
- 前記第1の樹脂部と前記第2の樹脂部とは、樹脂材料としてのエポキシ樹脂よりなり、
前記基板は、エポキシ樹脂をベースとする樹脂基板であることを特徴とする請求項3に記載の電子装置。 - 前記基板の一面において、前記第2の樹脂部の面積の方が、前記第1の樹脂部の面積よりも大きいことを特徴とする請求項1ないし4のいずれか1つに記載の電子装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2012268410A JP2014116409A (ja) | 2012-12-07 | 2012-12-07 | 電子装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2012268410A JP2014116409A (ja) | 2012-12-07 | 2012-12-07 | 電子装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JP2014116409A true JP2014116409A (ja) | 2014-06-26 |
Family
ID=51172123
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2012268410A Pending JP2014116409A (ja) | 2012-12-07 | 2012-12-07 | 電子装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2014116409A (ja) |
Cited By (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2016162767A (ja) * | 2015-02-26 | 2016-09-05 | 株式会社デンソー | モールドパッケージの製造方法 |
JP2016159521A (ja) * | 2015-03-02 | 2016-09-05 | 株式会社デンソー | 電子装置の製造方法 |
JP2017092426A (ja) * | 2015-11-17 | 2017-05-25 | 株式会社デンソー | 電子装置 |
CN111512550A (zh) * | 2017-12-25 | 2020-08-07 | 株式会社村田制作所 | 高频装置 |
JP2021034420A (ja) * | 2019-08-19 | 2021-03-01 | 昭和電工マテリアルズ株式会社 | 封止用フィルム、封止構造体、及び封止構造体の製造方法 |
JP7565766B2 (ja) | 2020-11-26 | 2024-10-11 | 株式会社Fuji | 部品装着方法および部品装着装置 |
JP7608774B2 (ja) | 2020-10-13 | 2025-01-07 | 富士電機株式会社 | 半導体モジュール |
Citations (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5981040U (ja) * | 1982-11-22 | 1984-05-31 | 太陽誘電株式会社 | 混成集積回路 |
JPS6027438U (ja) * | 1983-08-01 | 1985-02-25 | 日本電気株式会社 | 混成集積回路装置 |
JPS63268261A (ja) * | 1987-04-24 | 1988-11-04 | Toray Silicone Co Ltd | 樹脂封止型半導体装置 |
JPH0272656A (ja) * | 1988-09-07 | 1990-03-12 | Fujikura Ltd | 半導体素子の封止構造 |
JPH04188656A (ja) * | 1990-11-19 | 1992-07-07 | Fujitsu Ten Ltd | 混成集積回路の封止構造 |
JPH05315474A (ja) * | 1992-05-12 | 1993-11-26 | Sanken Electric Co Ltd | 電子部品及びその製造方法 |
JPH0636908A (ja) * | 1992-07-15 | 1994-02-10 | Nippondenso Co Ltd | 電子回路装置 |
JPH10107086A (ja) * | 1996-10-02 | 1998-04-24 | Sanken Electric Co Ltd | 半導体素子を含む電子回路装置 |
JPH1140707A (ja) * | 1997-07-18 | 1999-02-12 | Hitachi Ltd | 半導体装置 |
JPH11354687A (ja) * | 1998-06-12 | 1999-12-24 | Hitachi Ltd | 半導体装置 |
JP2001210769A (ja) * | 2000-01-28 | 2001-08-03 | Hitachi Ltd | 半導体装置 |
JP2004289017A (ja) * | 2003-03-24 | 2004-10-14 | Denso Corp | 樹脂封止型半導体装置 |
JP2004327557A (ja) * | 2003-04-22 | 2004-11-18 | Matsushita Electric Works Ltd | 電子部品の製造方法及び半導体装置 |
WO2007148398A1 (ja) * | 2006-06-22 | 2007-12-27 | Fujitsu Limited | 樹脂封止モジュール、光モジュールおよび樹脂封止方法 |
JP2008153699A (ja) * | 2008-03-10 | 2008-07-03 | Fujitsu Ltd | 半導体装置及びその製造方法 |
JP2011054806A (ja) * | 2009-09-02 | 2011-03-17 | Renesas Electronics Corp | 半導体装置およびその製造方法 |
JP2011243801A (ja) * | 2010-05-19 | 2011-12-01 | Elpida Memory Inc | 半導体パッケージの製造装置及び製造方法 |
-
2012
- 2012-12-07 JP JP2012268410A patent/JP2014116409A/ja active Pending
Patent Citations (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5981040U (ja) * | 1982-11-22 | 1984-05-31 | 太陽誘電株式会社 | 混成集積回路 |
JPS6027438U (ja) * | 1983-08-01 | 1985-02-25 | 日本電気株式会社 | 混成集積回路装置 |
JPS63268261A (ja) * | 1987-04-24 | 1988-11-04 | Toray Silicone Co Ltd | 樹脂封止型半導体装置 |
JPH0272656A (ja) * | 1988-09-07 | 1990-03-12 | Fujikura Ltd | 半導体素子の封止構造 |
JPH04188656A (ja) * | 1990-11-19 | 1992-07-07 | Fujitsu Ten Ltd | 混成集積回路の封止構造 |
JPH05315474A (ja) * | 1992-05-12 | 1993-11-26 | Sanken Electric Co Ltd | 電子部品及びその製造方法 |
JPH0636908A (ja) * | 1992-07-15 | 1994-02-10 | Nippondenso Co Ltd | 電子回路装置 |
JPH10107086A (ja) * | 1996-10-02 | 1998-04-24 | Sanken Electric Co Ltd | 半導体素子を含む電子回路装置 |
JPH1140707A (ja) * | 1997-07-18 | 1999-02-12 | Hitachi Ltd | 半導体装置 |
JPH11354687A (ja) * | 1998-06-12 | 1999-12-24 | Hitachi Ltd | 半導体装置 |
JP2001210769A (ja) * | 2000-01-28 | 2001-08-03 | Hitachi Ltd | 半導体装置 |
JP2004289017A (ja) * | 2003-03-24 | 2004-10-14 | Denso Corp | 樹脂封止型半導体装置 |
JP2004327557A (ja) * | 2003-04-22 | 2004-11-18 | Matsushita Electric Works Ltd | 電子部品の製造方法及び半導体装置 |
WO2007148398A1 (ja) * | 2006-06-22 | 2007-12-27 | Fujitsu Limited | 樹脂封止モジュール、光モジュールおよび樹脂封止方法 |
JP2008153699A (ja) * | 2008-03-10 | 2008-07-03 | Fujitsu Ltd | 半導体装置及びその製造方法 |
JP2011054806A (ja) * | 2009-09-02 | 2011-03-17 | Renesas Electronics Corp | 半導体装置およびその製造方法 |
JP2011243801A (ja) * | 2010-05-19 | 2011-12-01 | Elpida Memory Inc | 半導体パッケージの製造装置及び製造方法 |
Non-Patent Citations (1)
Title |
---|
JPN1005501797; * |
Cited By (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2016162767A (ja) * | 2015-02-26 | 2016-09-05 | 株式会社デンソー | モールドパッケージの製造方法 |
JP2016159521A (ja) * | 2015-03-02 | 2016-09-05 | 株式会社デンソー | 電子装置の製造方法 |
JP2017092426A (ja) * | 2015-11-17 | 2017-05-25 | 株式会社デンソー | 電子装置 |
CN111512550A (zh) * | 2017-12-25 | 2020-08-07 | 株式会社村田制作所 | 高频装置 |
CN111512550B (zh) * | 2017-12-25 | 2024-01-16 | 株式会社村田制作所 | 高频装置 |
JP2021034420A (ja) * | 2019-08-19 | 2021-03-01 | 昭和電工マテリアルズ株式会社 | 封止用フィルム、封止構造体、及び封止構造体の製造方法 |
JP7354666B2 (ja) | 2019-08-19 | 2023-10-03 | 株式会社レゾナック | 封止用フィルム、封止構造体、及び封止構造体の製造方法 |
JP7608774B2 (ja) | 2020-10-13 | 2025-01-07 | 富士電機株式会社 | 半導体モジュール |
JP7565766B2 (ja) | 2020-11-26 | 2024-10-11 | 株式会社Fuji | 部品装着方法および部品装着装置 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2014116409A (ja) | 電子装置 | |
TWI377658B (en) | Integrated circuit package system with leadframe array | |
JP4969113B2 (ja) | 回路装置の製造方法 | |
US7450395B2 (en) | Circuit module and circuit device including circuit module | |
CN101944514A (zh) | 半导体封装结构以及封装制作工艺 | |
US7781899B2 (en) | Leadframe having mold lock vent | |
JP5048685B2 (ja) | 半導体装置およびその製造方法 | |
CN101373761A (zh) | 多芯片模块封装件 | |
JP2002505523A (ja) | リードフレーム装置及び相応の製造方法 | |
KR20130064839A (ko) | 멀티-칩 패키지 및 그의 제조 방법 | |
US20130213704A1 (en) | Package structure and the method to fabricate thereof | |
US20150294925A1 (en) | Quad flat no-lead package and manufacturing method thereof | |
JP2000031343A (ja) | 半導体装置 | |
CN101989581B (zh) | 封装结构与封装方法 | |
US8697496B1 (en) | Method of manufacture integrated circuit package | |
US20110241187A1 (en) | Lead frame with recessed die bond area | |
US20080073763A1 (en) | Semiconductor device and method of manufacturing the same | |
US6650005B2 (en) | Micro BGA package | |
US10002841B2 (en) | Semiconductor device | |
JP6131875B2 (ja) | 半導体パッケージ | |
WO2015052880A1 (ja) | 半導体装置及びその製造方法 | |
JP6413845B2 (ja) | 電子装置の製造方法 | |
US20070108626A1 (en) | Flip-chip integrated circuit packaging method | |
CN218371758U (zh) | 集成电路封装和支撑基板 | |
KR20140045248A (ko) | 집적회로 패키지 제조방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20150205 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20160114 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20160119 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20160229 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20160621 |