JP2013054805A - Otpメモリ - Google Patents
Otpメモリ Download PDFInfo
- Publication number
- JP2013054805A JP2013054805A JP2011192823A JP2011192823A JP2013054805A JP 2013054805 A JP2013054805 A JP 2013054805A JP 2011192823 A JP2011192823 A JP 2011192823A JP 2011192823 A JP2011192823 A JP 2011192823A JP 2013054805 A JP2013054805 A JP 2013054805A
- Authority
- JP
- Japan
- Prior art keywords
- node
- gate
- memory
- transistor
- selection transistor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C17/00—Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards
- G11C17/14—Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards in which contents are determined by selectively establishing, breaking or modifying connecting links by permanently altering the state of coupling elements, e.g. PROM
- G11C17/18—Auxiliary circuits, e.g. for writing into memory
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C17/00—Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards
- G11C17/14—Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards in which contents are determined by selectively establishing, breaking or modifying connecting links by permanently altering the state of coupling elements, e.g. PROM
- G11C17/16—Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards in which contents are determined by selectively establishing, breaking or modifying connecting links by permanently altering the state of coupling elements, e.g. PROM using electrically-fusible links
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B20/00—Read-only memory [ROM] devices
- H10B20/20—Programmable ROM [PROM] devices comprising field-effect components
- H10B20/25—One-time programmable ROM [OTPROM] devices, e.g. using electrically-fusible links
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D1/00—Resistors, capacitors or inductors
- H10D1/60—Capacitors
- H10D1/68—Capacitors having no potential barriers
Landscapes
- Semiconductor Memories (AREA)
- Read Only Memory (AREA)
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
Abstract
【解決手段】メモリセルは、第1ノードと第2ノードとの間に電流経路を形成するメモリトランジスタと、第3ノードと第4ノードとの間に電流経路を形成し、第3ノードがメモリトランジスタのゲートと配線により接続された選択トランジスタと、第1ノードに接続されたキャパシタとを備える。メモリトランジスタに対して、ゲート酸化膜が破壊されず劣化してゲートリーク電流が増大する程度の高電圧を印加することによりデータが書き込まれる。キャパシタの蓄積電荷のリークの有無によりデータを読み出すことが可能となる。ゲート酸化膜の劣化箇所は物理解析で識別できないため、秘匿性が高い。
【選択図】図4
Description
1−1、1−2 拡散層
2 素子分離領域
5 ソース拡散層
6 ドレイン拡散層
7 ゲート酸化膜
8 第1選択トランジスタゲート
9 ソース拡散層
10 ドレイン拡散層
11 ゲート絶縁膜
12 第2選択トランジスタゲート
14 下部プレート
15 絶縁層
16 上部プレート
17、17−1、17−2 配線
18 コンタクトプラグ
19 第1金属配線
20 第2金属配線
21 メモリセル部
22 制御回路部
23 薄膜ゲート絶縁膜
24 厚膜ゲート絶縁膜
25 ゲート絶縁膜
26 拡散層
27 ゲート
28 第1層間絶縁膜
30、31、32、33、34 第1コンタクトプラグ
35 第2層間絶縁膜
36 第3層間絶縁膜
37、38、39 第2コンタクトプラグ
40 第4層間絶縁膜
41 第5層間絶縁膜
42 第3コンタクトプラグ
43 第2金属配線
101 基板
102 素子分離領域
103 拡散層
104 拡散層
105 選択トランジスタゲート
106 Fuse部ゲート
107 ゲート絶縁膜
108 ゲート絶縁膜
110 選択トランジスタ
111 Fuse部
BL1、BL2 ビット線
C11、C12、C21、C22 セル
CL1、CL2 容量用配線
MIM 容量
SL1、SL2 サブワード線
Tr1 第1選択トランジスタ
Tr2 第2選択トランジスタ
WL1、WL2 ワード線
Claims (8)
- ゲートに印加される電圧に応じて第1ノードと第2ノードとの間に電流経路を形成するMIS(Metal−Insulator−Semiconductor)トランジスタであるメモリトランジスタと、
ゲートに印加される電圧に応じて第3ノードと第4ノードとの間に電流経路を形成し、前記第3ノードが前記ゲートと配線により接続されたMISトランジスタである選択トランジスタと、
前記第1ノードに一方の電極が接続されたキャパシタ
とを具備するOTP(One Time Programmable)メモリ用のメモリセル。 - 請求項1に記載されたメモリセルであって、
前記第2ノードと前記メモリトランジスタの前記ゲートとの間に、ゲート酸化膜のリーク電流が増大する程度の電圧が予め印加された
メモリセル。 - 請求項1又は2に記載されたメモリセルであって、
前記キャパシタは、平面レイアウトにおいて前記メモリトランジスタと前記選択トランジスタの両方に重なる領域に形成される
メモリセル。 - 複数のビット線と、
複数のワード線と、
前記複数のワード線にそれぞれ対応して配置される複数のサブワード線と、
前記複数のワード線の各々に対応して配置される複数の容量用配線と、
前記複数のビット線と前記複数のワード線との交点に対応して配置される複数のメモリセルとを具備し、
前記複数のメモリセルの各々は、
ゲートに印加される電圧に応じて第1ノードと第2ノードとの間に電流経路を形成するMISトランジスタであるメモリトランジスタと、
ゲートに印加される電圧に応じて第3ノードと第4ノードとの間に電流経路を形成し、前記第3ノードが前記メモリトランジスタの前記ゲートと配線により接続されたMISトランジスタである選択トランジスタと、
前記第1ノードに一方の電極が接続されたキャパシタとを具備し、
前記第2ノードは前記複数のビット線のうちの対応するビット線に接続され、
前記選択トランジスタのゲートは前記複数のワード線のうちの対応するワード線に接続され、
前記第4ノードは前記複数のサブワード線のうちの対応するサブワード線に接続され、
前記キャパシタの他方の電極は前記複数の容量用配線のうちの対応する容量用配線に接続される
OTP(One Time Programmable)メモリ。 - 請求項4に記載されたOTPメモリであって、
更に、前記メモリトランジスタのゲート酸化膜よりも厚いゲート酸化膜を有するMISトランジスタを備える周辺回路
を具備するOTPメモリ。 - 請求項4又は5に記載されたOTPメモリに対して、第1値と第2値とのいずれかの値を取る2値データを前記複数のメモリセルの各々に書き込むデータ書き込み方法であって、
前記複数のメモリセルのうち、前記第1値を書き込むメモリセルにのみ、以下の工程:
前記第2ノードと前記メモリトランジスタのゲートとの間に、ゲート酸化膜のリーク電流が増大する程度の電圧Vpp’を印加する工程と、
前記選択トランジスタのゲートに前記電圧Vpp’よりも小さい電圧Vdd_highを印加する工程と、
前記第4ノードに0Vを印加する工程と、
前記キャパシタの他方の電極に0Vを印加する工程
を実行するデータ書き込み方法。 - 請求項4又は5に記載されたOTPメモリに含まれる複数のメモリセルの各々に書き込まれたデータを読み出す方法であって、
前記第2ノードに前記電圧Vdd_high以下の電圧Vddを印加する工程と、
前記選択トランジスタのゲートに前記電圧Vdd_highを印加する工程と、
前記第4ノードに前記電圧Vddを印加する工程と、
前記キャパシタの他方の電極に0Vを印加する工程と、
前記第2ノードの電位によりデータをセンスする工程
とを具備するデータ読み出し方法。 - 請求項4又は5に記載されたOTPメモリに含まれる複数のメモリセルの各々に書き込まれたデータを読み出す方法であって、
前記第2ノードに0Vを印加する工程と、
前記選択トランジスタのゲートに前記電圧Vdd_highを印加する工程と、
前記選択トランジスタのドレインに前記電圧Vdd_high以下の電圧Vddを印加する工程と、
前記キャパシタの他方の電極に前記電圧Vddを印加する工程
とを具備するデータ読み出し方法。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011192823A JP5785826B2 (ja) | 2011-09-05 | 2011-09-05 | Otpメモリ |
US13/584,899 US9105338B2 (en) | 2011-09-05 | 2012-08-14 | OTP memory |
US14/791,913 US9349739B2 (en) | 2011-09-05 | 2015-07-06 | OTP memory |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011192823A JP5785826B2 (ja) | 2011-09-05 | 2011-09-05 | Otpメモリ |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2013054805A true JP2013054805A (ja) | 2013-03-21 |
JP5785826B2 JP5785826B2 (ja) | 2015-09-30 |
Family
ID=47753093
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2011192823A Expired - Fee Related JP5785826B2 (ja) | 2011-09-05 | 2011-09-05 | Otpメモリ |
Country Status (2)
Country | Link |
---|---|
US (2) | US9105338B2 (ja) |
JP (1) | JP5785826B2 (ja) |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2014165444A (ja) * | 2013-02-27 | 2014-09-08 | Sony Corp | 半導体装置およびその製造方法 |
US9916903B2 (en) * | 2014-10-14 | 2018-03-13 | Globalfoundries Inc. | OTPROM for post-process programming using selective breakdown |
KR101958518B1 (ko) * | 2016-08-09 | 2019-03-15 | 매그나칩 반도체 유한회사 | 프로그래밍의 신뢰성이 개선된 otp 셀 |
CN110416213B (zh) * | 2018-04-28 | 2021-07-20 | 无锡华润上华科技有限公司 | Otp存储器件及其制作方法、电子装置 |
CN110416214B (zh) * | 2018-04-28 | 2021-07-20 | 无锡华润上华科技有限公司 | Otp存储器件及其制作方法、电子装置 |
CN108649024B (zh) | 2018-05-04 | 2019-10-11 | 中国电子科技集团公司第二十四研究所 | 一次性可编程电容型熔丝位及存储器 |
CN115224034A (zh) | 2021-04-16 | 2022-10-21 | 联华电子股份有限公司 | 一次性可编程存储器结构 |
CN115581068A (zh) * | 2021-07-06 | 2023-01-06 | 成都锐成芯微科技股份有限公司 | 反熔丝型一次编程的非易失性存储单元及其存储器 |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2009290189A (ja) * | 2008-01-18 | 2009-12-10 | Nec Electronics Corp | 不揮発性半導体記憶装置 |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3099887B2 (ja) * | 1990-04-12 | 2000-10-16 | 株式会社東芝 | 不揮発性半導体記憶装置 |
JP3481817B2 (ja) * | 1997-04-07 | 2003-12-22 | 株式会社東芝 | 半導体記憶装置 |
US6956779B2 (en) * | 1999-01-14 | 2005-10-18 | Silicon Storage Technology, Inc. | Multistage autozero sensing for a multilevel non-volatile memory integrated circuit system |
EP1104935A1 (en) * | 1999-12-01 | 2001-06-06 | STMicroelectronics S.r.l. | An integrated device with trimming elements |
JP2002313100A (ja) * | 2001-04-17 | 2002-10-25 | Toshiba Corp | 強誘電体メモリ及びそのテスト方法 |
US6798693B2 (en) | 2001-09-18 | 2004-09-28 | Kilopass Technologies, Inc. | Semiconductor memory cell and memory array using a breakdown phenomena in an ultra-thin dielectric |
JP4599059B2 (ja) | 2001-09-18 | 2010-12-15 | キロパス テクノロジー インコーポレイテッド | 超薄膜誘電体のブレークダウン現象を利用した半導体メモリセルセル及びメモリアレイ |
DE10224956A1 (de) * | 2002-06-05 | 2004-01-08 | Infineon Technologies Ag | Verfahren zur Einstellung der Einsatzspannung eines Feldeffekttansistors, Feldeffekttransistor sowie integrierte Schaltung |
US7336538B2 (en) * | 2005-07-28 | 2008-02-26 | Stmicroelectronics S.R.L. | Page buffer circuit and method for multi-level NAND programmable memories |
-
2011
- 2011-09-05 JP JP2011192823A patent/JP5785826B2/ja not_active Expired - Fee Related
-
2012
- 2012-08-14 US US13/584,899 patent/US9105338B2/en not_active Expired - Fee Related
-
2015
- 2015-07-06 US US14/791,913 patent/US9349739B2/en not_active Expired - Fee Related
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2009290189A (ja) * | 2008-01-18 | 2009-12-10 | Nec Electronics Corp | 不揮発性半導体記憶装置 |
Also Published As
Publication number | Publication date |
---|---|
US9105338B2 (en) | 2015-08-11 |
US20150311216A1 (en) | 2015-10-29 |
US9349739B2 (en) | 2016-05-24 |
US20130058150A1 (en) | 2013-03-07 |
JP5785826B2 (ja) | 2015-09-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5785826B2 (ja) | Otpメモリ | |
CN108807388B (zh) | 可提高写入效能的非易失性存储单元 | |
US6421293B1 (en) | One-time programmable memory cell in CMOS technology | |
US7623368B2 (en) | Non-volatile semiconductor memory based on enhanced gate oxide breakdown | |
CN105719698B (zh) | 熔丝单元电路、熔丝单元阵列及包括其的存储器件 | |
JP5756971B1 (ja) | アンチヒューズメモリおよび半導体記憶装置 | |
KR100553631B1 (ko) | 불휘발성 반도체 기억 장치 | |
TWI483387B (zh) | Semiconductor device | |
JP2007536744A (ja) | 分割チャネルアンチヒューズアレイ構造 | |
JP2010515198A (ja) | 高速otp感知スキーム | |
KR20030010476A (ko) | 반도체 기억 장치의 데이터 기입 방법 및 반도체 집적회로 장치 | |
KR102106664B1 (ko) | Otp 셀 및 이를 이용한 otp 메모리 어레이 | |
US7710759B2 (en) | Nonvolatile ferroelectric memory device | |
US5768176A (en) | Method of controlling non-volatile ferroelectric memory cell for inducing a large amount of electric charge representative of data bit | |
JP4557950B2 (ja) | 不揮発性半導体記憶置 | |
JP5596467B2 (ja) | 半導体装置及びメモリ装置への書込方法 | |
JP4647313B2 (ja) | 半導体メモリ | |
CN1965404B (zh) | 半导体存储装置 | |
JP2002094024A (ja) | 2t−1c型強誘電体ランダムアクセスメモリ及びその動作方法 | |
KR100736346B1 (ko) | 반도체 장치 및 그 검사 방법 | |
JP2006190432A (ja) | 不揮発性強誘電体メモリ装置 | |
JP6721205B1 (ja) | 半導体記憶装置 | |
JP6718115B2 (ja) | 強誘電体メモリ装置 | |
JP6086818B2 (ja) | 記憶回路 | |
JP2008124350A (ja) | 半導体記憶装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20140526 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20141110 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20141212 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20150210 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20150714 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20150727 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5785826 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
LAPS | Cancellation because of no payment of annual fees |