JP2010098820A - Power conversion apparatus - Google Patents
Power conversion apparatus Download PDFInfo
- Publication number
- JP2010098820A JP2010098820A JP2008266513A JP2008266513A JP2010098820A JP 2010098820 A JP2010098820 A JP 2010098820A JP 2008266513 A JP2008266513 A JP 2008266513A JP 2008266513 A JP2008266513 A JP 2008266513A JP 2010098820 A JP2010098820 A JP 2010098820A
- Authority
- JP
- Japan
- Prior art keywords
- voltage
- value
- resistance value
- power
- current
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Withdrawn
Links
Images
Landscapes
- Power Conversion In General (AREA)
- Inverter Devices (AREA)
Abstract
Description
本発明は、電力変換装置に関する。 The present invention relates to a power conversion device.
一般に、3レベルインバータは、直流電源とインバータとの間に、直流電圧の変動を抑制するためのコンデンサが接続されている。このような構成においては、コンデンサとインバータとの間に、浮遊インピーダンスがある。この浮遊インピーダンスが大きい場合、サージ電圧が大きくなる。サージ電圧は、過負荷などにより定格電流を超過する過電流が電力変換回路を流れているときに、電力変換用半導体素子をスイッチングすると発生する。 In general, in a three-level inverter, a capacitor for suppressing fluctuations in DC voltage is connected between a DC power source and the inverter. In such a configuration, there is a stray impedance between the capacitor and the inverter. When this floating impedance is large, the surge voltage becomes large. The surge voltage is generated when the power conversion semiconductor element is switched while an overcurrent exceeding the rated current is flowing through the power conversion circuit due to an overload or the like.
このサージ電圧を抑制するために、スナバ回路を設けたり、又は電力変換用半導体素子を駆動する駆動回路のゲート抵抗の値を大きい値に選定したりすることが考えられる。 In order to suppress this surge voltage, it is conceivable to provide a snubber circuit or to select a large value for the gate resistance of the drive circuit that drives the power conversion semiconductor element.
しかし、スナバ回路を構成すると、電力変換用半導体素子のスイッチングを行うたびに、スナバ回路によって損失が発生する。よって、電力変換装置の発生損失は、スイッチング回数に比例し、増大することになる。また、スナバ回路を設けると、電力変換装置を構成する部品数が増えるため、電力変換装置を小型化できない。一方、ゲート抵抗の値を大きい値で選定した場合、通常電流(定格電流など)でのスイッチングにおいても、電力変換用半導体素子により発生する損失が増大することになる。 However, if the snubber circuit is configured, a loss is generated by the snubber circuit every time the power conversion semiconductor element is switched. Therefore, the loss generated by the power converter increases in proportion to the number of switching times. In addition, when the snubber circuit is provided, the number of components constituting the power conversion device increases, and the power conversion device cannot be reduced in size. On the other hand, when the gate resistance value is selected to be a large value, the loss generated by the power conversion semiconductor element increases even in switching at a normal current (rated current or the like).
そこで、発生損失を低減して、サージ電圧を抑制する構成として、構造を最適化することにより浮遊インピーダンスを低減する電力変換装置(例えば、特許文献1参照)、及び電力変換用半導体素子に流れる過電流を検出して電力変換用半導体素子のゲートを遮断し、過電流保護を行う電力変換装置(例えば、特許文献2参照)が開示されている。
しかしながら、上述の電力変換装置には、次のような問題がある。 However, the above power conversion device has the following problems.
構造の最適化により浮遊インピーダンスを低減するような方式では、電力変換装置は、構造上の制約を受けることになる。また、電力変換用半導体素子に流れる過電流を検出してゲートを遮断するには、過電流状態の間に、電力変換用半導体素子の短いスイッチング時間内に、かつスイッチングをする度に、様々な制御を必要とする。このため、現実的には、電力変換装置の制御が非常に困難である。 In a system in which the stray impedance is reduced by optimizing the structure, the power converter is subjected to structural restrictions. In addition, in order to detect an overcurrent flowing through the power conversion semiconductor element and to shut off the gate, the power conversion semiconductor element has various switching times during the short switching time of the power conversion semiconductor element during the overcurrent state. Requires control. For this reason, in reality, it is very difficult to control the power converter.
そこで、本発明の目的は、発生損失を低減して、サージ電圧を抑制することのできる電力変換装置を提供することにある。 Accordingly, an object of the present invention is to provide a power conversion device that can reduce a generated loss and suppress a surge voltage.
本発明の観点に従った3レベルインバータ装置は、電力変換用半導体素子を駆動し、直流電力を交流電力に変換する3レベルインバータ装置であって、前記交流電力の電流の実効値を測定する電流測定手段と、前記電流測定手段により測定された電流の実効値が第1の電流の閾値よりも大きい場合、第1の抵抗値を選択し、前記電流測定手段により測定された電流の実効値が前記第1の電流の閾値以下である第2の電流の閾値よりも小さい場合、前記第1の抵抗値より小さい第2の抵抗値を選択する抵抗値選択手段と、前記抵抗値選択手段により選択された抵抗値としたゲート抵抗により、前記電力変換用半導体素子を駆動する駆動手段とを備えている。 A three-level inverter device according to an aspect of the present invention is a three-level inverter device that drives a semiconductor element for power conversion and converts DC power into AC power, and measures the effective value of the current of the AC power. When the effective value of the current measured by the measuring means and the current measuring means is larger than the first current threshold, the first resistance value is selected, and the effective value of the current measured by the current measuring means is A resistance value selection unit that selects a second resistance value that is smaller than the first resistance value when the threshold value is smaller than a second current threshold value that is less than or equal to the first current threshold value; and the resistance value selection unit selects Driving means for driving the semiconductor element for power conversion by the gate resistance having the resistance value.
本発明によれば、発生損失を低減して、サージ電圧を抑制することのできる電力変換装置を提供することができる。 ADVANTAGE OF THE INVENTION According to this invention, the power converter device which can reduce generation | occurrence | production loss and can suppress a surge voltage can be provided.
以下図面を参照して、本発明の実施形態を説明する。 Embodiments of the present invention will be described below with reference to the drawings.
(第1の実施形態)
図1は、本発明の第1の実施形態に係る電力変換装置10の構成を示す構成図である。なお、以降の図における同一部分には、同一符号を付してその詳しい説明を省略し、異なる部分について主に述べる。以降の実施形態も同様にして重複する説明を省略する。
(First embodiment)
FIG. 1 is a configuration diagram showing a configuration of a
ここでは、U相の構成について主に説明する。また、V相及びW相のそれぞれの構成については、同様に構成されているものとして、詳しい説明を省略する。以降の実施形態も同様にして重複する説明を省略する。 Here, the configuration of the U phase will be mainly described. Further, the respective configurations of the V phase and the W phase are assumed to be configured in the same manner, and detailed description thereof will be omitted. In the following embodiments, the same description is omitted.
電力変換装置10は、直流側に直流電源を、交流側に交流負荷を接続する。電力変換装置10は、直流電源から供給された直流電力を三相交流電力に変換し、交流負荷に供給する。
The
電力変換装置10は、電力変換部1と、制御基盤部9とを備えている。
The
電力変換部1は、U相アーム2Uと、V相アーム2Vと、W相アーム2Wと、2つのコンデンサ群3と、U相電流センサ6Uと、V相電流センサ6Vとを備えている。
The
2つのコンデンサ群3は、直流電圧の正極Pと負極Nとの間に、直列に接続されている。2つのコンデンサ群3を互いに接続する接続点は、直流電圧の中性点Cとなる。
The two
U相アーム2Uは、4つの電力変換用半導体素子21A,21B,21C,21Dと、電力変換用半導体素子21A,21B,21C,21Dのそれぞれに逆並列に接続された4つの逆並列ダイオード23A,23B,23C,23Dと、2つのクランプダイオード22A,22Bとを備えている。U相アーム2Uは、直流電源と接続されている。U相アーム2Uは、直流電源から供給された直流電力を変換し、三相交流電力のU相として出力する。
The U-phase
同様にして、V相アーム2Vは、直流電力を変換し、三相交流電力のV相として出力する。W相アーム2Wは、直流電力を変換し、三相交流電力のW相として出力する。
Similarly, the V-
4つの電力変換用半導体素子21A,21B,21C,21Dは、直流電圧の正極Pと負極Nとの間に、直列に接続されている。各電力変換用半導体素子21A,21B,21C,21Dは、コレクタを正極側に、エミッタを負極側に接続している。直列に接続された4つの電力変換用半導体素子21A,21B,21C,21Dのうち内側に接続された2つの電力変換用半導体素子21B,21Cを互いに接続する接続点が電力変換装置10から出力される三相交流電力のU相の出力となる。
The four power
2つのクランプダイオード22A,22Bは、正極P側から近い順に位置する2つの電力変換用半導体素子21A,21Bを互いに接続する接続点と、負極N側から近い順に位置する2つの電力変換用半導体素子21C,21Dを互いに接続する接続点とを接続するように、直列に接続されている。各クランプダイオード22A,22Bは、カソードを正極側に、アノードを負極側に接続している。2つのクランプダイオード22A,22Bを互いに接続する接続点は、直流電圧の中性点C(2つのコンデンサ群3を互いに接続する接続点)と短絡されている。
The two
U相電流センサ6Uは、電力変換装置10から出力されるU相電流IUを検出する。検出されたU相電流IUは、制御基盤部9に入力される。
U-phase
V相電流センサ6Vは、電力変換装置10から出力されるV相電流IVを検出する。検出されたV相電流IVは、制御基盤部9に入力される。
V-phase
なお、W相電流は、制御基盤部9により、U相電流IU及びV相電流IVに基づいて、算出される。
The W-phase current is calculated by the
制御基盤部9は、各電力変換用半導体素子21A,21B,21C,21Dのゲート端子と接続されている。制御基盤部9は、各電力変換用半導体素子21A,21B,21C,21Dのそれぞれにゲート信号SGを出力する。これにより、制御基盤部9は、各電力変換用半導体素子21A,21B,21C,21Dをそれぞれスイッチング制御する。
The
制御基盤部9は、U相電流センサ6Uにより検出されたU相電流IU及びV相電流センサ6Vにより検出されたV相電流IVに基づいて、各電力変換用半導体素子21A,21B,21C,21Dのゲート抵抗の抵抗値を切り換える。
Based on the U-phase current IU detected by the U-phase
図2は、本発明の第1の実施形態に係る制御基盤部9の構成を示す構成図である。図2は、U相アーム2Uの電力変換用半導体素子21Aに関する構成を示している。なお、他の電力変換用半導体素子21B,21C,21Dについても同様の構成である。また、V相アーム2V及びW相アーム2Wについても同様である。
FIG. 2 is a configuration diagram showing the configuration of the
制御基盤部9は、出力電流検出部91と、ゲート切換制御部92と、ゲート駆動制御回路93とを備えている。
The
出力電流検出部91は、U相電流センサ6Uにより検出されたU相電流IU及びV相電流センサ6Vにより検出されたV相電流IVが入力される。出力電流検出部91は、U相電流IU及びV相電流IVのそれぞれの相電流の実効値を演算する。出力電流検出部91は、U相電流IU及びV相電流IVに基づいて、W相電流の実効値を演算する。出力電流検出部91は、演算した各相電流の実効値に基づいて、ゲート抵抗の抵抗値を切り換えるための測定量となる電圧値VSを演算する。電圧値VSは、演算された相電流の実効値に比例する値である。電圧値VSは、例えば、各相電流の実効値の平均又は総和などに相当する電圧値である。出力電流検出部91は、変換した電圧値VSをゲート切換制御部92に出力する。
The output
ゲート切換制御部92は、出力電流検出部91から電圧値VSが入力される。ゲート切換制御部92には、閾値となる電圧値VH,VLがそれぞれ設定されている。電圧値VHは、ゲート抵抗を大きい抵抗値に切り換える場合に、比較する基準となる閾値である。電圧値VLは、ゲート抵抗を小さい抵抗値に切り換える場合に、比較する基準となる閾値である。
The gate
ゲート切換制御部92は、電圧値VSと電圧値VHを比較する。電圧値VSが電圧値VHよりも高い場合、ゲート切換制御部92は、Lレベルの検出信号SCを生成する。ゲート切換制御部92は、生成した検出信号SCをゲート駆動制御回路93に出力する。
The gate
電圧値VSが電圧値VHよりも高くない場合、ゲート切換制御部92は、電圧値VSと電圧値VLを比較する。電圧値VSが電圧値VLよりも低い場合、ゲート切換制御部92は、Hレベルの検出信号SCを生成する。ゲート切換制御部92は、生成した検出信号SCをゲート駆動制御回路93に出力する。
When the voltage value VS is not higher than the voltage value VH, the gate switching
ゲート切換制御部92は、U相アーム2U、V相アーム2V及びW相アーム2Wのそれぞれの電力変換用半導体素子21Aに対して、同一の検出信号SCを出力する。従って、各相アーム2U,2V,2Wのそれぞれの電力変換用半導体素子21Aは、ゲート抵抗値が同一となるように切り換わる。同様にして、ゲート切換制御部92は、U相アーム2U、V相アーム2V及びW相アーム2Wの電力変換用半導体素子21B,21C,21Dに対しても、それぞれに他の相アームと同一の検出信号SCを出力する。
Gate
ゲート駆動制御回路93は、ゲート切換用半導体GCと、ゲート抵抗R1,R2とを備えている。ゲート抵抗R1は、U相アーム2Uの電力変換用半導体素子21Aのゲート端子GTとゲート抵抗R2との間に接続されている。ゲート抵抗R2は、ゲート切換用半導体GCのドレイン・ソース間に接続されている。ゲート抵抗R2は、ゲート抵抗R1に接続されていない側の端子を負極NAに接続している。
The gate
ゲート切換用半導体GCは、ゲート切換制御部92から入力される検出信号SCに応じて、オンとオフを切り換える。
The gate switching semiconductor GC is switched on and off according to the detection signal SC input from the gate switching
検出信号SCがLレベルの場合、ゲート切換用半導体GCは、オンからオフに切り換わる。これにより、ゲート駆動制御回路93により構成されたゲート抵抗の抵抗値は、大きくなる。具体的には、Lレベルの検出信号SCの受信により、ゲート切換用半導体GCがオフされる。これにより、ゲート抵抗R1の抵抗値をr1とし、ゲート抵抗R2の抵抗値をr2とすると、電力変換用半導体素子21Uのゲート抵抗の抵抗値は、ゲート抵抗R1の抵抗値であるr1とゲート抵抗R2の抵抗値であるr2との和になる。
When the detection signal SC is at L level, the gate switching semiconductor GC is switched from on to off. As a result, the resistance value of the gate resistor configured by the gate
検出信号SCがHレベルの場合、ゲート切換用半導体GCは、オフからオンに切り換わる。これにより、ゲート駆動制御回路93により構成されたゲート抵抗の抵抗値は、小さくなる。具体的には、Hレベルの検出信号SCの受信により、ゲート切換用半導体GCがオンされる。これにより、ゲート抵抗R2の両端の端子は、短絡された状態となる。よって、電力変換用半導体素子21Uのゲート抵抗の抵抗値は、ゲート抵抗R1の抵抗値であるr1となる。
When the detection signal SC is at the H level, the gate switching semiconductor GC is switched from off to on. As a result, the resistance value of the gate resistor configured by the gate
本実施形態によれば、電力変換装置10の出力電流の実効値が、所定の閾値電流を超えると、ゲート抵抗の抵抗値が大きくなる。これにより、スイッチングによるサージ電圧を抑制することができる。また、電力変換装置10の出力電流の実効値が、所定の閾値電流を下回ると、ゲート抵抗の抵抗値が小さくなる。これにより、電力変換用半導体素子21A,21B,21C,21Dの発生損失を低減することができる。
According to the present embodiment, when the effective value of the output current of the
また、制御基盤部9は、電力変換部1から出力された交流電流の実効値を測定する。この測定結果に基づいて、電力変換用半導体素子21A,21B,21C,21Dの駆動をする。このため、電力変換装置10は、ゲート抵抗の抵抗値の変更を不必要に増加させずに動作することができる。これに対して、瞬時値に基づいて制御した場合、ゲート抵抗の抵抗値の変更が頻繁になる。従って、制御基盤部9は、実効値に基づいて制御することで、電力変換装置10は、安定した動作をすることができる。
In addition, the
(第2の実施形態)
図3は、本発明の第2の実施形態に係る電力変換装置10Aの構成を示す構成図である。
(Second Embodiment)
FIG. 3 is a configuration diagram showing a configuration of a
電力変換装置10Aは、電力変換部1Aと制御基盤部9Aとを備えている。
The
電力変換部1Aは、図1に示す第1の実施形態に係る電力変換部1において、各相アーム2U,2V,2Wの代わりに、各相アーム2UA,2VA,2WAを設けている。
In the
U相アーム2UAは、U相アーム2Uの各電力変換用半導体素子21A,21B,21C,21Dに、それぞれ温度センサTA,TB,TC,TDを設けた構成である。その他の構成は、電力変換部1と同様の構成である。V相アーム2VA及びW相アーム2WAについても同様である。
The U-phase arm 2UA has a configuration in which temperature sensors TA, TB, TC, and TD are provided in the power
温度センサTA,TB,TC,TDは、自己が設けられている電力変換用半導体素子21A,21B,21C,21Dの温度を測定する。温度センサTA,TB,TC,TDは、測定した温度を温度信号STとして、制御基盤部9Aに出力する。
The temperature sensors TA, TB, TC, and TD measure the temperatures of the power
制御基盤部9Aは、図2に示す第1の実施形態に係る制御基盤部9において、温度センサTA,TB,TC,TDから出力された温度信号STを追加して入力している。
The
図4は、本発明の第2の実施形態に係る制御基盤部9Aの構成を示す構成図である。
FIG. 4 is a configuration diagram showing the configuration of the
制御基盤部9Aは、図2に示す第1の実施形態に係る制御基盤部9において、ゲート切換制御部92の代わりに、ゲート切換制御部92Aを設けている。制御基盤部9Aは、電力変換用半導体素子21A,21B,21C,21Dのゲート抵抗の抵抗値を切り換える条件として、温度センサTA,TB,TC,TDにより検出された温度信号STを要素に加えている。その他の構成は、制御基盤部9と同様の構成である。
The
ゲート切換制御部92Aは、出力電流検出部91から電圧値VSが入力される。ゲート切換制御部92は、閾値となる電圧値VH,VL,VM及び閾値となる温度TMがそれぞれ設定されている。
The gate
電圧値VM及び温度TMは、ゲート抵抗の抵抗値を切り換える閾値である。電圧値VMは、電圧値VHと電圧値VLとの中間にある値である。 The voltage value VM and the temperature TM are threshold values for switching the resistance value of the gate resistance. The voltage value VM is a value intermediate between the voltage value VH and the voltage value VL.
ゲート切換制御部92Aは、電圧値VSと電圧値VHを比較する。電圧値VSが電圧値VHよりも高い場合、ゲート切換制御部92Aは、Lレベルの検出信号SCを生成する。ゲート切換制御部92Aは、生成した検出信号SCをゲート駆動制御回路93に出力する。
The gate
電圧値VSが電圧値VHよりも高くない場合、ゲート切換制御部92Aは、電圧値VSと電圧値VLを比較する。電圧値VSが電圧値VLよりも低い場合、ゲート切換制御部92Aは、Hレベルの検出信号SCを生成する。ゲート切換制御部92Aは、生成した検出信号SCをゲート駆動制御回路93に出力する。
When the voltage value VS is not higher than the voltage value VH, the gate switching
電圧値VSが電圧値VHと電圧値VLとの間の値である場合、ゲート切換制御部92Aは、電圧値VSと電圧値VMを比較する。一方、ゲート切換制御部92Aは、温度信号STの示す温度と温度TMを比較する。
When the voltage value VS is a value between the voltage value VH and the voltage value VL, the gate switching
上述の2つの比較結果が、温度信号STの示す温度が温度TMよりも高く、かつ電圧値VSが電圧値VMよりも低い場合、ゲート切換制御部92Aは、Lレベルの検出信号SCを生成する。ゲート切換制御部92Aは、生成した検出信号SCをゲート駆動制御回路93に出力する。
When the above two comparison results indicate that the temperature indicated by the temperature signal ST is higher than the temperature TM and the voltage value VS is lower than the voltage value VM, the gate switching
上述の2つの比較結果が、温度信号STの示す温度が温度TMよりも低く、かつ電圧値VSが電圧値VMよりも高い場合、ゲート切換制御部92Aは、Hレベルの検出信号SCを生成する。ゲート切換制御部92Aは、生成した検出信号SCをゲート駆動制御回路93に出力する。
When the above two comparison results indicate that the temperature indicated by the temperature signal ST is lower than the temperature TM and the voltage value VS is higher than the voltage value VM, the gate switching
本実施形態によれば、第1の実施形態による作用効果に加え、以下の作用効果を得ることができる。 According to the present embodiment, in addition to the operational effects of the first embodiment, the following operational effects can be obtained.
電力変換装置10Aは、全ての電力変換用半導体素子21A,21B,21C,21Dを、温度センサTA,TB,TC,TDにより温度を個別に測定し、ゲート抵抗の抵抗値を切り換える条件に用いる。これにより、電力変換装置10Aは、ゲート抵抗の抵抗値を切り換えることにより、発熱を抑制することができる。
The
(第3の実施形態)
図5は、本発明の第3の実施形態に係る電力変換装置10Bの構成を示す構成図である。
(Third embodiment)
FIG. 5 is a configuration diagram showing a configuration of a
電力変換装置10Bは、電力変換部1Bと制御基盤部9Bとを備えている。
The
電力変換部1Bは、図1に示す第1の実施形態に係る電力変換部1において、U相電流センサ6U及びV相電流センサ6Vの代わりに、直流電圧センサDPを設けている。
The
制御基盤部9Bは、図1に示す第1の実施形態に係る制御基盤部9の構成において、三相交流電流の電流センサ6U,6Vにより検出された三相交流電流IU,IVを入力する代わりに、直流電圧センサDPにより検出された直流電圧VDを入力する。
In the configuration of the
直流電圧センサDPは、電力変換部1Bの入力側に印加される直流電圧VDを検出する。具体的には、直流電圧センサDPが検出する直流電圧VDは、電力変換部1Bの正極Pと負極Nとの間に印加される電圧である。直流電圧センサDPは、検出した直流電圧VDを制御基盤部9Bに出力する。
DC voltage sensor DP detects DC voltage VD applied to the input side of
図6は、本発明の第3の実施形態に係る制御基盤部9Bの構成を示す構成図である。 FIG. 6 is a configuration diagram showing the configuration of the control base unit 9B according to the third embodiment of the present invention.
制御基盤部9Bは、図2に示す第1の実施形態に係る制御基盤部9において、出力電流検出部91の代わりに、出力電圧検出部91Bを設けている。制御基盤部9Bは、各電力変換用半導体素子21A,21B,21C,21Dのゲート抵抗の抵抗値を切り換える条件として、直流電圧センサDPにより検出された直流電圧VDを要素に用いる。その他の構成は、制御基盤部9と同様の構成である。
The control base unit 9B includes an output
出力電圧検出部91Bは、直流電圧センサDPにより検出された直流電圧VDが入力される。出力電圧検出部91Bは、入力された直流電圧VDを、ゲート抵抗の抵抗値を切り換えるための測定量となる電圧値VSに変換するための演算をする。電圧値VSは、入力された直流電圧に比例する値である。出力電圧検出部91Bは、変換された電圧値VSをゲート切換制御部92に出力する。
The
ゲート切換制御部92は、入力された電圧値VSに基づいて、ゲート抵抗の抵抗値を切り換える。
The gate
本実施形態によれば、電力変換部1Bに供給される直流電圧VDが、所定の閾値電圧を超えると、ゲート抵抗の抵抗値が大きくなる。これにより、スイッチングによるサージ電圧を抑制することができる。また、直流電圧VDが、所定の閾値電圧を下回ると、ゲート抵抗の抵抗値が小さくなる。これにより、電力変換用半導体素子21A,21B,21C,21Dの発生損失を低減することができる。
According to the present embodiment, when the DC voltage VD supplied to the
従って、電力変換装置10Bは、電力変換部1Bに供給される直流電圧VDを測定し、この測定結果に基づいて、ゲート抵抗の抵抗値を変えている。これにより、電力変換装置10Bは、第1の実施形態と同様の作用効果を得ることができる。
Accordingly, the
(第4の実施形態)
図7は、本発明の第4の実施形態に係る電力変換装置10Cの構成を示す構成図である。
(Fourth embodiment)
FIG. 7 is a configuration diagram showing a configuration of a power conversion device 10C according to the fourth embodiment of the present invention.
電力変換装置10Cは、電力変換部1Cと制御基盤部9Cとを備えている。
The power conversion device 10C includes a
電力変換部1Cは、図3に示す第2の実施形態に係る電力変換部1Aにおいて、U相電流センサ6U及びV相電流センサ6Vの代わりに、直流電圧センサDPを設けている。
The
制御基盤部9Bは、図3に示す第2の実施形態に係る制御基盤部9Aの構成において、三相交流電流の電流センサ6U,6Vにより検出された三相交流電流IU,IVを入力する代わりに、直流電圧センサDPにより検出された直流電圧VDを入力する。
Instead of inputting the three-phase alternating currents IU and IV detected by the
直流電圧センサDPは、電力変換部1Cの入力側に印加される直流電圧VDを検出する。具体的には、直流電圧センサDPが検出する直流電圧VDは、電力変換部1Cの正極Pと負極Nとの間に印加される電圧である。直流電圧センサDPは、検出した直流電圧VDを制御基盤部9Cに出力する。
DC voltage sensor DP detects DC voltage VD applied to the input side of
図8は、本発明の第4の実施形態に係る制御基盤部9Cの構成を示す構成図である。
FIG. 8 is a configuration diagram showing the configuration of the
制御基盤部9Cは、図4に示す第2の実施形態に係る制御基盤部9Aにおいて、出力電流検出部91の代わりに、図6に示す第3の実施形態に係る出力電圧検出部91Bを設けている。制御基盤部9Cは、各電力変換用半導体素子21A,21B,21C,21Dのゲート抵抗の抵抗値を切り換える条件として、直流電圧センサDPにより検出された直流電圧VDを要素に用いる。その他の構成は、制御基盤部9Aと同様の構成である。
The
本実施形態によれば、第2の実施形態による作用効果に加え、以下の作用効果を得ることができる。 According to the present embodiment, in addition to the functions and effects of the second embodiment, the following functions and effects can be obtained.
電力変換装置10Cは、全ての電力変換用半導体素子21A,21B,21C,21Dを、温度センサTA,TB,TC,TDにより温度を個別に測定し、ゲート抵抗の抵抗値を切り換える条件に用いる。これにより、電力変換装置10Cは、ゲート抵抗の抵抗値を切り換えることにより、発熱を抑制することができる。
The power conversion device 10C uses all the power
従って、電力変換装置10Cは、電力変換部1Cに供給される直流電圧VDに基づいて、ゲート抵抗の抵抗値を変えることで、第3の実施形態と同様の作用効果を得ることができる。また、全ての電力変換用半導体素子21A,21B,21C,21Dを測定した温度に基づいて、ゲート抵抗の抵抗値を変えることで、さらに第2の実施形態と同様の作用効果を得ることができる。
Accordingly, the power conversion device 10C can obtain the same effects as those of the third embodiment by changing the resistance value of the gate resistance based on the DC voltage VD supplied to the
なお、各実施形態は、以下のように変形して、実施することができる。 Each embodiment can be carried out with the following modifications.
各実施形態において、ゲート駆動制御回路93は、1つのゲート切換用半導体GCと、2つのゲート抵抗R1,R2により構成したが、この構成に限らない。ゲート駆動制御回路93は、2つ以上のゲート切換用半導体を備えていてもよいし、3つ以上のゲート抵抗を備えていてもよい。また、ゲート駆動制御回路93は、3つ以上のゲート抵抗値を選択できるように構成してもよい。
In each embodiment, the gate
第2の実施形態において、閾値となる温度TMを1つとしたが、2つ以上に細分化して制御してもよい。例えば、ゲート抵抗の抵抗値を小さくする切り換えをするための閾値と、ゲート抵抗の抵抗値を大きくする切り換えをするための閾値とを異なる温度としてもよい。同様に、電圧値VMも、ゲート抵抗の抵抗値を大きくする場合と、ゲート抵抗の抵抗値を小さくする場合とで、2つの異なる閾値に分けてもよい。 In the second embodiment, the temperature TM serving as the threshold is set to one, but it may be controlled by subdividing into two or more. For example, the threshold value for switching to decrease the resistance value of the gate resistance and the threshold value for switching to increase the resistance value of the gate resistance may be different temperatures. Similarly, the voltage value VM may be divided into two different threshold values depending on whether the resistance value of the gate resistance is increased or the resistance value of the gate resistance is decreased.
第3の実施形態及び第4の実施形態において、制御基盤部9B,9Cで測定する直流電圧VDを電力変換部1Bの正極Pと負極Nとの間に印加される電圧としたが、これに限らない。例えば、直流電圧VDは、電力変換部1Bの中性点Cと正極P(又は、負極N)との間に印加される直流電圧としてもよい。
In the third embodiment and the fourth embodiment, the DC voltage VD measured by the
なお、本発明は上記実施形態そのままに限定されるものではなく、実施段階ではその要旨を逸脱しない範囲で構成要素を変形して具体化できる。また、上記実施形態に開示されている複数の構成要素の適宜な組合せにより、種々の発明を形成できる。例えば、実施形態に示される全構成要素から幾つかの構成要素を削除してもよい。さらに、異なる実施形態にわたる構成要素を適宜組み合わせてもよい。 Note that the present invention is not limited to the above-described embodiment as it is, and can be embodied by modifying the constituent elements without departing from the scope of the invention in the implementation stage. Moreover, various inventions can be formed by appropriately combining a plurality of constituent elements disclosed in the embodiment. For example, some components may be deleted from all the components shown in the embodiment. Furthermore, constituent elements over different embodiments may be appropriately combined.
1…電力変換部、2U…U相アーム、2V…V相アーム、2W…W相アーム、3…コンデンサ群、6U…U相電流センサ、6V…V相電流センサ、9…制御基盤部、10…電力変換装置、21A,21B,21C,21D…電力変換用半導体素子、22A,22B…クランプダイオード、23A,23B,23C,23D…逆並列ダイオード。
DESCRIPTION OF
Claims (8)
前記交流電力の電流の実効値を測定する電流測定手段と、
前記電流測定手段により測定された電流の実効値が第1の電流の閾値よりも大きい場合、第1の抵抗値を選択し、前記電流測定手段により測定された電流の実効値が前記第1の電流の閾値以下である第2の電流の閾値よりも小さい場合、前記第1の抵抗値より小さい第2の抵抗値を選択する抵抗値選択手段と、
前記抵抗値選択手段により選択された抵抗値としたゲート抵抗により、前記電力変換用半導体素子を駆動する駆動手段と
を備えたことを特徴とする3レベルインバータ装置。 A three-level inverter device that drives a semiconductor element for power conversion and converts DC power into AC power,
Current measuring means for measuring an effective value of the current of the AC power;
When the effective value of the current measured by the current measuring means is larger than the first current threshold, the first resistance value is selected, and the effective value of the current measured by the current measuring means is the first current value. A resistance value selecting means for selecting a second resistance value smaller than the first resistance value when smaller than a second current threshold value which is equal to or less than a current threshold value;
3. A three-level inverter device, comprising: a drive unit that drives the power conversion semiconductor element by a gate resistance having a resistance value selected by the resistance value selection unit.
前記抵抗値選択手段は、前記電流測定手段により測定された電流の実効値が前記第1の電流の閾値と前記第2の電流の閾値との間にある第3の電流の閾値よりも大きく、かつ前記温度測定手段により測定された温度が第1の温度の閾値よりも低い場合、前記第1の抵抗値を選択し、前記電流測定手段により測定された電流の実効値が前記第1の電流の閾値と前記第2の電流の閾値との間にある第4の電流の閾値よりも小さく、かつ前記温度測定手段により測定された温度が第1の温度の閾値以上の第2の温度の閾値よりも高い場合、前記第2の抵抗値を選択すること
を特徴とする請求項1に記載の3レベルインバータ装置。 Comprising temperature measuring means for measuring the temperature of the power conversion semiconductor element;
The resistance value selecting means has an effective value of current measured by the current measuring means larger than a third current threshold value between the first current threshold value and the second current threshold value, When the temperature measured by the temperature measuring means is lower than a first temperature threshold, the first resistance value is selected, and the effective value of the current measured by the current measuring means is the first current. And a second temperature threshold that is lower than a fourth current threshold between the second current threshold and the temperature measured by the temperature measuring means is equal to or higher than the first temperature threshold. 2. The three-level inverter device according to claim 1, wherein the second resistance value is selected when the value is higher.
前記直流電力の電圧を測定する電圧測定手段と、
前記電圧測定手段により測定された電圧が第1の電圧の閾値よりも高い場合、第1の抵抗値を選択し、前記電圧測定手段により測定された電圧が前記第1の電圧の閾値以下である第2の電圧の閾値よりも低い場合、前記第1の抵抗値より小さい第2の抵抗値を選択する抵抗値選択手段と、
前記抵抗値選択手段により選択された抵抗値としたゲート抵抗により、前記電力変換用半導体素子を駆動する駆動手段と
を備えたことを特徴とする3レベルインバータ装置。 A three-level inverter device that drives a semiconductor element for power conversion and converts DC power into AC power,
Voltage measuring means for measuring the voltage of the DC power;
When the voltage measured by the voltage measuring unit is higher than the first voltage threshold, the first resistance value is selected, and the voltage measured by the voltage measuring unit is equal to or lower than the first voltage threshold. A resistance value selecting means for selecting a second resistance value smaller than the first resistance value when lower than a second voltage threshold;
3. A three-level inverter device, comprising: a drive unit that drives the power conversion semiconductor element by a gate resistance having a resistance value selected by the resistance value selection unit.
前記抵抗値選択手段は、前記電圧測定手段により測定された電圧が前記第1の電圧の閾値と前記第2の電圧の閾値との間にある第3の電圧の閾値よりも高く、かつ前記温度測定手段により測定された温度が第1の温度の閾値よりも低い場合、前記第1の抵抗値を選択し、前記電圧測定手段により測定された電圧が前記第1の電圧の閾値と前記第2の電圧の閾値との間にある第4の電圧の閾値よりも低く、かつ前記温度測定手段により測定された温度が前記第1の温度の閾値以上の第2の温度の閾値よりも高い場合、前記第2の抵抗値を選択すること
を特徴とする請求項3に記載の3レベルインバータ装置。 Comprising temperature measuring means for measuring the temperature of the power conversion semiconductor element;
The resistance value selection unit is configured such that the voltage measured by the voltage measurement unit is higher than a third voltage threshold value between the first voltage threshold value and the second voltage threshold value, and the temperature When the temperature measured by the measuring means is lower than the first temperature threshold, the first resistance value is selected, and the voltage measured by the voltage measuring means is the first voltage threshold and the second voltage. When the temperature measured by the temperature measuring means is higher than the second temperature threshold equal to or higher than the first temperature threshold, 4. The three-level inverter device according to claim 3, wherein the second resistance value is selected.
を特徴とする請求項3又は請求項4に記載の3レベルインバータ装置。 5. The three-level inverter device according to claim 3, wherein the voltage measuring unit measures a voltage between a positive electrode and a negative electrode of the DC power.
を特徴とする請求項3又は請求項4に記載の3レベルインバータ装置。 5. The three-level inverter device according to claim 3, wherein the voltage measuring unit measures a voltage at a neutral point between a positive electrode and a negative electrode of the DC power.
前記交流電力の電流の実効値を測定するステップと、
測定された前記交流電力の電流の実効値が第1の電流の閾値よりも大きい場合、第1の抵抗値を選択し、測定された前記交流電力の電流の実効値が前記第1の電流の閾値以下である第2の電流の閾値よりも小さい場合、前記第1の抵抗値より小さい第2の抵抗値を選択するステップと、
選択された抵抗値としたゲート抵抗により、前記電力変換用半導体素子を駆動するステップと
を含むことを特徴とする3レベルインバータ装置の制御方法。 A control method for controlling a three-level inverter device for driving a semiconductor element for power conversion and converting DC power into AC power,
Measuring an effective value of the current of the AC power;
When the measured effective value of the alternating current power is larger than the first current threshold, the first resistance value is selected, and the measured effective value of the alternating current power is the first current value. Selecting a second resistance value less than the first resistance value if less than a second current threshold value that is less than or equal to a threshold value;
And a step of driving the semiconductor element for power conversion with a gate resistance having a selected resistance value.
前記直流電力の電圧を測定するステップと、
測定された前記直流電力の電圧が第1の電圧の閾値よりも高い場合、第1の抵抗値を選択し、測定された前記直流電力の電圧が前記第1の電圧の閾値以下である第2の電圧の閾値よりも低い場合、前記ゲート抵抗の抵抗値として、前記第1の抵抗値より小さい第2の抵抗値を選択するステップと、
選択された抵抗値としたゲート抵抗により、前記電力変換用半導体素子を駆動するステップと
を含むことを特徴とする3レベルインバータ装置の制御方法。 A control method for controlling a three-level inverter device for driving a semiconductor element for power conversion and converting DC power into AC power,
Measuring the voltage of the DC power;
When the measured voltage of the DC power is higher than a threshold value of the first voltage, a first resistance value is selected, and the measured voltage of the DC power is equal to or less than the threshold value of the first voltage. Selecting a second resistance value smaller than the first resistance value as the resistance value of the gate resistance if the threshold voltage is lower than
And a step of driving the semiconductor element for power conversion with a gate resistance having a selected resistance value.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2008266513A JP2010098820A (en) | 2008-10-15 | 2008-10-15 | Power conversion apparatus |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2008266513A JP2010098820A (en) | 2008-10-15 | 2008-10-15 | Power conversion apparatus |
Publications (1)
Publication Number | Publication Date |
---|---|
JP2010098820A true JP2010098820A (en) | 2010-04-30 |
Family
ID=42260101
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2008266513A Withdrawn JP2010098820A (en) | 2008-10-15 | 2008-10-15 | Power conversion apparatus |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2010098820A (en) |
Cited By (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4869454B1 (en) * | 2010-09-09 | 2012-02-08 | 三菱電機株式会社 | Power semiconductor module, power conversion device and railway vehicle |
JP2013013220A (en) * | 2011-06-29 | 2013-01-17 | Mitsubishi Electric Corp | Power conversion device |
JP2013110878A (en) * | 2011-11-22 | 2013-06-06 | Hitachi Ltd | Inverter device |
JP2015517787A (en) * | 2012-05-11 | 2015-06-22 | ゼネラル・エレクトリック・カンパニイ | Method and apparatus for controlling thermal cycling |
JP2019009846A (en) * | 2017-06-21 | 2019-01-17 | 富士電機株式会社 | Gate drive circuit and inverter device |
CN109713893A (en) * | 2019-03-01 | 2019-05-03 | 南京矽力杰半导体技术有限公司 | Three-level DC-DC converter and its driving circuit |
WO2023282133A1 (en) * | 2021-07-08 | 2023-01-12 | パナソニックIpマネジメント株式会社 | Motor drive control device |
EP4135176A1 (en) * | 2021-08-13 | 2023-02-15 | General Electric Company | Power converter apparatus and method |
WO2024189706A1 (en) * | 2023-03-10 | 2024-09-19 | 三菱電機株式会社 | Semiconductor element drive circuit and drive device |
-
2008
- 2008-10-15 JP JP2008266513A patent/JP2010098820A/en not_active Withdrawn
Cited By (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4869454B1 (en) * | 2010-09-09 | 2012-02-08 | 三菱電機株式会社 | Power semiconductor module, power conversion device and railway vehicle |
WO2012032642A1 (en) * | 2010-09-09 | 2012-03-15 | 三菱電機株式会社 | Power semiconductor module, power conversion apparatus, and railroad vehicle |
JP2013013220A (en) * | 2011-06-29 | 2013-01-17 | Mitsubishi Electric Corp | Power conversion device |
US9112429B2 (en) | 2011-06-29 | 2015-08-18 | Mitsubishi Electric Corporation | Power converter using a field effect transistor and a diode |
JP2013110878A (en) * | 2011-11-22 | 2013-06-06 | Hitachi Ltd | Inverter device |
JP2015517787A (en) * | 2012-05-11 | 2015-06-22 | ゼネラル・エレクトリック・カンパニイ | Method and apparatus for controlling thermal cycling |
JP2019009846A (en) * | 2017-06-21 | 2019-01-17 | 富士電機株式会社 | Gate drive circuit and inverter device |
CN109713893A (en) * | 2019-03-01 | 2019-05-03 | 南京矽力杰半导体技术有限公司 | Three-level DC-DC converter and its driving circuit |
WO2023282133A1 (en) * | 2021-07-08 | 2023-01-12 | パナソニックIpマネジメント株式会社 | Motor drive control device |
EP4135176A1 (en) * | 2021-08-13 | 2023-02-15 | General Electric Company | Power converter apparatus and method |
US20230058067A1 (en) * | 2021-08-13 | 2023-02-23 | General Electric Company | Power converter apparatus and method |
US11831232B2 (en) * | 2021-08-13 | 2023-11-28 | General Electric Company | Power converter having a gate drive circuit and method of operating |
US20230396147A1 (en) * | 2021-08-13 | 2023-12-07 | General Electric Company | Power converter apparatus and method |
US12132391B2 (en) * | 2021-08-13 | 2024-10-29 | General Electric Company | Power converter having a gate drive circuit and method of operating |
WO2024189706A1 (en) * | 2023-03-10 | 2024-09-19 | 三菱電機株式会社 | Semiconductor element drive circuit and drive device |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2010098820A (en) | Power conversion apparatus | |
JP5163734B2 (en) | 3-level inverter | |
JP5360125B2 (en) | Series multiple power converter | |
JP5505042B2 (en) | Neutral point boost DC-three-phase converter | |
JP6138276B2 (en) | Power conversion apparatus, motor drive apparatus including the same, blower including the same, compressor, air conditioner including them, refrigerator, and refrigerator | |
JP2006271083A (en) | Motor controller | |
US20170272006A1 (en) | Power conversion apparatus; motor driving apparatus, blower, and compressor, each including same; and air conditioner, refrigerator, and freezer, each including at least one of them | |
WO2014097804A1 (en) | Inverter device | |
US9831801B2 (en) | Three-phase inverter system including control circuit to detect failure in an output current sensor | |
JP6038291B2 (en) | Power conversion apparatus, motor drive apparatus including the same, blower including the same, compressor, air conditioner including them, refrigerator, and refrigerator | |
JP2019033556A (en) | Gate driving device and power conversion device | |
JP5739734B2 (en) | Power converter | |
JP2009112143A (en) | Device and method of controlling three-phase ac motor | |
JP5940840B2 (en) | Power converter | |
JP2017093073A (en) | Power conversion apparatus | |
JP6157599B2 (en) | Power conversion apparatus, motor drive apparatus including the same, blower including the same, compressor, air conditioner including them, refrigerator, and refrigerator | |
JP5673114B2 (en) | Inverter device and electric motor drive system | |
JP4672392B2 (en) | Inverter device | |
JP6842812B2 (en) | Power converter | |
JP2006246649A (en) | Inverter device | |
JP6457354B2 (en) | Power converter | |
JP5223521B2 (en) | Power converter | |
JP5389686B2 (en) | Power supply | |
JP2017121132A (en) | Electric power conversion system | |
JP2024163675A (en) | Power Conversion Equipment |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A300 | Withdrawal of application because of no request for examination |
Free format text: JAPANESE INTERMEDIATE CODE: A300 Effective date: 20120110 |