JP2007109272A - 半導体記憶装置 - Google Patents
半導体記憶装置 Download PDFInfo
- Publication number
- JP2007109272A JP2007109272A JP2005296204A JP2005296204A JP2007109272A JP 2007109272 A JP2007109272 A JP 2007109272A JP 2005296204 A JP2005296204 A JP 2005296204A JP 2005296204 A JP2005296204 A JP 2005296204A JP 2007109272 A JP2007109272 A JP 2007109272A
- Authority
- JP
- Japan
- Prior art keywords
- sense amplifier
- bit line
- bit
- memory
- lines
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Ceased
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 25
- 230000000295 complement effect Effects 0.000 claims description 10
- 230000004913 activation Effects 0.000 claims description 9
- 230000004044 response Effects 0.000 claims description 7
- 210000004907 gland Anatomy 0.000 claims description 2
- 238000000034 method Methods 0.000 abstract description 16
- 238000010586 diagram Methods 0.000 description 11
- 230000015572 biosynthetic process Effects 0.000 description 2
- 230000006872 improvement Effects 0.000 description 2
- 230000008569 process Effects 0.000 description 2
- 239000011159 matrix material Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/02—Disposition of storage elements, e.g. in the form of a matrix array
- G11C5/025—Geometric lay-out considerations of storage- and peripheral-blocks in a semiconductor storage device
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/409—Read-write [R-W] circuits
- G11C11/4097—Bit-line organisation, e.g. bit-line layout, folded bit lines
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/409—Read-write [R-W] circuits
- G11C11/4099—Dummy cell treatment; Reference voltage generators
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/14—Dummy cell management; Sense reference voltage generators
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/18—Bit line organisation; Bit line lay-out
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C2211/00—Indexing scheme relating to digital stores characterized by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C2211/401—Indexing scheme relating to cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C2211/4013—Memory devices with multiple cells per bit, e.g. twin-cells
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Semiconductor Memories (AREA)
- Dram (AREA)
Abstract
【解決手段】端部のメモリマット101A,101C内には、第1のセンスアンプSA1に接続されていないビット線(第2のビット線)が一列置きに設けられている。端部のメモリマットの外側には第2のセンスアンプSA2を配列し、第2のセンスアンプSA2に第2のビット線をフォールデッドビット線方式にて接続することにより、第2のセンスアンプSA2に接続されたビット線対BL,/BLとワード線WLとの交点にそれぞれ設けられた2つのメモリセルは、1ビットのデータを相補に記憶するツインセルユニットTWCを構成することになる。
【選択図】図1
Description
101 メモリマット
101A メモリマット
101B メモリマット
101C メモリマット
102 第1のセンスアンプの配列領域
103 第2のセンスアンプの配列領域
AA アクティブ領域
BL ビット線
/BL ビット線
BCT ビット線コンタクト
DBL ダミービット線
DC ダミーセル
MC メモリセル
SA センスアンプ
SA1 第1のセンスアンプ
SA2 第2のセンスアンプ
SCT ストレージノードコンタクト
TWC ツインセルユニット
WL ワード線
Claims (13)
- 交互に配置された複数のメモリマット及び複数のセンスアンプ配列領域を備え、
前記複数のセンスアンプ配列領域は、隣接する両側のメモリマットに含まれるビット線にオープンビット線方式で接続された第1のセンスアンプ配列領域と、隣接する片側のメモリマットに含まれるビット線にフォールデッドビット線方式で接続された第2のセンスアンプ配列領域とを含むことを特徴とする半導体記憶装置。 - 前記複数のメモリマットは、前記第1のセンスアンプ配列領域に挟まれた中間部のメモリマットと、前記第1のセンスアンプ配列領域と前記第2のセンスアンプ配列領域に挟まれた端部のメモリマットとを含み、
前記端部のメモリマットは、所定のワード線が活性化したことに応答して、対応するメモリセルに接続される第1のビット線と、前記所定のワード線が活性化したことに応答して、対応するメモリセルに接続される第2のビット線とを含んでおり、
前記第1及び第2のビット線は共に、前記第2のセンスアンプ配列領域に設けられた同じセンスアンプに接続されていることを特徴とする請求項1に記載の半導体記憶装置。 - 前記所定のワード線と前記第1のビット線との交点に配置されたメモリセルと、前記所定のワード線と前記第2のビット線との交点に配置されたメモリセルとは、互いに相補のデータを記憶することを特徴とする請求項2に記載の半導体記憶装置。
- 前記端部のメモリマットは、前記所定のワード線が活性化したことに応答して、対応するメモリセルに接続される第3のビット線をさらに含んでおり、前記第3のビット線は、前記第1のセンスアンプ配列領域に設けられたセンスアンプの一端に接続されていることを特徴とする請求項2又は3に記載の半導体記憶装置。
- 前記第3のビット線は、前記第1及び第2のビット線に挟まれていることを特徴とする請求項4に記載の半導体記憶装置。
- 複数のワード線と、複数のビット線と、前記ワード線と前記ビット線の交点に配置された複数のメモリセルと、前記ビット線に接続された複数のセンスアンプとを備え、
前記複数のワード線は、排他的に活性化される第1及び第2のワード線を含み、
前記複数のビット線は、前記第1のワード線が活性化したことに応答して、対応するメモリセルにそれぞれ接続される第1乃至第3のビット線と、前記第2のワード線が活性化したことに応答して、対応するメモリセルに接続される第4ビット線とを含み、
前記複数のセンスアンプは、前記第3及び第4のビット線間の電位を増幅する第1のセンスアンプと、前記第1及び第2のビット線間の電位を増幅する第2のセンスアンプとを含んでいることを特徴とする半導体記憶装置。 - 前記第1のセンスアンプは、前記第1乃至第3のビット線の一方の端部に配置されており、前記第2のセンスアンプは、前記第1乃至第3のビット線の他方の端部に配置されていることを特徴とする請求項6に記載の半導体記憶装置。
- 前記第1のセンスアンプは、前記第3のビット線と前記第4のビット線の間に配置されていることを特徴とする請求項6又は7に記載の半導体記憶装置。
- 前記第1のワード線と前記第1のビット線との交点に配置されたメモリセルと、前記第1のワード線と前記第2のビット線との交点に配置されたメモリセルとは、互いに相補のデータを記憶することを特徴とする請求項6乃至8のいずれか1項に記載の半導体記憶装置。
- 複数のメモリマットと、隣り合うメモリマット間に設けられた第1のセンスアンプ配列領域と、端部のメモリマットの外側に設けられた第2のセンスアンプ配列領域とを含み、
前記複数のメモリマットは、複数のワード線と、複数のビット線と、前記ワード線と前記ビット線の交点に配置された複数のメモリセルとを含み、
前記複数のビット線は、前記第1のセンスアンプ配列領域に設けられたセンスアンプとオープンビット線方式にて接続された第1のビット線対と、前記第2のセンスアンプ配列領域に設けられたセンスアンプとフォールデッドビット線方式にて接続された第2のビット線対とを含み、前記ワード線と前記第2のビット線対との交点にそれぞれ設けられた2つのメモリセルは、互いに相補のデータを記憶するツインセルユニットを構成していることを特徴とする半導体記憶装置。 - 前記端部のメモリマットには、前記第1のセンスアンプ配列領域から延びるビット線と、前記第2のセンスアンプ配列領域から延びるビット線とが交互に配線されていることを特徴とする請求項10に記載の半導体記憶装置。
- 前記第1のセンスアンプ配列領域に挟まれた中間部のメモリマットには、片側の前記第1のセンスアンプ配列領域から延びるビット線と、反対側の前記第1のセンスアンプ配列領域から延びるビット腺とが交互に配線されていることを特徴とする請求項11に記載の半導体記憶装置。
- 前記ツインセルユニットが冗長セルを構成していることを特徴とする請求項10乃至12のいずれか1項に記載の半導体記憶装置。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005296204A JP2007109272A (ja) | 2005-10-11 | 2005-10-11 | 半導体記憶装置 |
US11/543,867 US7525829B2 (en) | 2005-10-11 | 2006-10-06 | Semiconductor storage device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005296204A JP2007109272A (ja) | 2005-10-11 | 2005-10-11 | 半導体記憶装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JP2007109272A true JP2007109272A (ja) | 2007-04-26 |
Family
ID=37910948
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2005296204A Ceased JP2007109272A (ja) | 2005-10-11 | 2005-10-11 | 半導体記憶装置 |
Country Status (2)
Country | Link |
---|---|
US (1) | US7525829B2 (ja) |
JP (1) | JP2007109272A (ja) |
Families Citing this family (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE102007012902B3 (de) * | 2007-03-19 | 2008-07-10 | Qimonda Ag | Kopplungsoptimierte Anschlusskonfiguration von Signalleitungen und Verstärkern |
US8351285B2 (en) * | 2009-07-02 | 2013-01-08 | Micron Technology, Inc. | Systems, memories, and methods for repair in open digit memory architectures |
KR101086883B1 (ko) | 2010-07-27 | 2011-11-30 | 주식회사 하이닉스반도체 | 센스 앰프를 구비한 반도체 메모리 장치 |
FR2972838B1 (fr) * | 2011-03-18 | 2013-04-12 | Soitec Silicon On Insulator | Memoire a semi-conducteurs comportant des amplificateurs de lecture decales associes a un decodeur de colonne local |
US8477526B2 (en) * | 2011-04-27 | 2013-07-02 | Robert Newton Rountree | Low noise memory array |
KR102398627B1 (ko) * | 2015-11-06 | 2022-05-17 | 에스케이하이닉스 주식회사 | 오픈 비트라인 구조를 갖는 반도체 메모리 장치 |
US9892776B2 (en) | 2016-06-13 | 2018-02-13 | Micron Technology, Inc. | Half density ferroelectric memory and operation |
US11081192B2 (en) | 2019-10-30 | 2021-08-03 | SanDiskTechnologies LLC | Memory plane structure for ultra-low read latency applications in non-volatile memories |
US20220077161A1 (en) * | 2020-09-04 | 2022-03-10 | Changxin Memory Technologies, Inc. | Semiconductor device |
KR20230088042A (ko) * | 2021-12-10 | 2023-06-19 | 삼성전자주식회사 | 메모리 장치 |
CN116364149A (zh) * | 2022-10-28 | 2023-06-30 | 长鑫存储技术有限公司 | 一种半导体结构及存储器 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS63292489A (ja) * | 1987-05-26 | 1988-11-29 | Matsushita Electric Ind Co Ltd | ダイナミツクram |
JPH0498679A (ja) * | 1990-08-16 | 1992-03-31 | Nec Ic Microcomput Syst Ltd | 半導体メモリ |
JP2001135075A (ja) * | 1999-11-04 | 2001-05-18 | Hitachi Ltd | ダイナミック型ramと半導体装置 |
JP2003242773A (ja) * | 2002-02-14 | 2003-08-29 | Matsushita Electric Ind Co Ltd | 半導体記憶装置 |
JP2004119937A (ja) * | 2002-09-30 | 2004-04-15 | Fujitsu Ltd | 半導体記憶装置 |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5617365A (en) * | 1988-10-07 | 1997-04-01 | Hitachi, Ltd. | Semiconductor device having redundancy circuit |
JP2003273245A (ja) | 2002-03-15 | 2003-09-26 | Hitachi Ltd | 半導体記憶装置 |
-
2005
- 2005-10-11 JP JP2005296204A patent/JP2007109272A/ja not_active Ceased
-
2006
- 2006-10-06 US US11/543,867 patent/US7525829B2/en not_active Expired - Fee Related
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS63292489A (ja) * | 1987-05-26 | 1988-11-29 | Matsushita Electric Ind Co Ltd | ダイナミツクram |
JPH0498679A (ja) * | 1990-08-16 | 1992-03-31 | Nec Ic Microcomput Syst Ltd | 半導体メモリ |
JP2001135075A (ja) * | 1999-11-04 | 2001-05-18 | Hitachi Ltd | ダイナミック型ramと半導体装置 |
JP2003242773A (ja) * | 2002-02-14 | 2003-08-29 | Matsushita Electric Ind Co Ltd | 半導体記憶装置 |
JP2004119937A (ja) * | 2002-09-30 | 2004-04-15 | Fujitsu Ltd | 半導体記憶装置 |
Also Published As
Publication number | Publication date |
---|---|
US7525829B2 (en) | 2009-04-28 |
US20070081375A1 (en) | 2007-04-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7525829B2 (en) | Semiconductor storage device | |
US6282113B1 (en) | Four F-squared gapless dual layer bitline DRAM array architecture | |
US6898109B2 (en) | Semiconductor memory device in which bit lines connected to dynamic memory cells extend left and right of sense amplifier column | |
US7471558B2 (en) | Semiconductor storage device | |
JPS61110459A (ja) | 半導体メモリ | |
JP2009059735A (ja) | 半導体記憶装置 | |
JPH11163299A (ja) | 半導体メモリ | |
JPH0772991B2 (ja) | 半導体記憶装置 | |
JP2011014754A (ja) | 半導体集積回路装置 | |
JP5665266B2 (ja) | 半導体記憶装置 | |
US6859384B2 (en) | Semiconductor memory device having two-transistor, one-capacitor type memory cells of high data holding characteristic | |
US20070147101A1 (en) | Memory device and method of arranging signal and power lines | |
EP0905703B1 (en) | Semiconductor memory having space-efficient layout | |
US7561459B2 (en) | Semiconductor memory device | |
JP2007005502A (ja) | 半導体記憶装置 | |
JP4523681B2 (ja) | 半導体集積回路装置 | |
JPH0834296B2 (ja) | 半導体記憶装置 | |
KR100272162B1 (ko) | 메모리셀어레이및이를구비하는디램 | |
KR100634165B1 (ko) | 칩 면적의 증가없이 입출력 라인들의 수를 증가시킬 수있는 반도체 메모리 장치 | |
JP4238502B2 (ja) | 強誘電体メモリ | |
JP2004110979A (ja) | Dram回路とその動作方法 | |
EP0913831B1 (en) | Space-efficient master data line (MDQ) switch placement | |
JP3048963B2 (ja) | 半導体メモリ装置 | |
JP3612276B2 (ja) | ダイナミック型半導体記憶装置 | |
JP2005122781A (ja) | 半導体記憶装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20070613 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20100518 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20100525 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100708 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20110510 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110602 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20120221 |
|
A045 | Written measure of dismissal of application [lapsed due to lack of payment] |
Free format text: JAPANESE INTERMEDIATE CODE: A045 Effective date: 20120626 |