JP2006180428A - 位相同期回路 - Google Patents
位相同期回路 Download PDFInfo
- Publication number
- JP2006180428A JP2006180428A JP2004374265A JP2004374265A JP2006180428A JP 2006180428 A JP2006180428 A JP 2006180428A JP 2004374265 A JP2004374265 A JP 2004374265A JP 2004374265 A JP2004374265 A JP 2004374265A JP 2006180428 A JP2006180428 A JP 2006180428A
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- gain
- current
- setting
- charge pump
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/099—Details of the phase-locked loop concerning mainly the controlled oscillator of the loop
- H03L7/0995—Details of the phase-locked loop concerning mainly the controlled oscillator of the loop the oscillator comprising a ring oscillator
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/085—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
- H03L7/089—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses
- H03L7/0891—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses the up-down pulses controlling source and sink current generators, e.g. a charge pump
- H03L7/0895—Details of the current generators
- H03L7/0898—Details of the current generators the source or sink current values being variable
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/16—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
- H03L7/18—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/16—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
- H03L7/18—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop
- H03L7/197—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between numbers which are variable in time or the frequency divider dividing by a factor variable in time, e.g. for obtaining fractional frequency division
- H03L7/1974—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between numbers which are variable in time or the frequency divider dividing by a factor variable in time, e.g. for obtaining fractional frequency division for fractional frequency division
- H03L7/1976—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between numbers which are variable in time or the frequency divider dividing by a factor variable in time, e.g. for obtaining fractional frequency division for fractional frequency division using a phase accumulator for controlling the counter or frequency divider
Landscapes
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Abstract
【解決手段】位相同期回路は、電圧制御発振器40のゲインを設定するゲイン設定回路60と、チャージポンプ回路20の電流の大きさ及びループフィルタ30の容量値から決定される時定数を設定する時定数設定回路70とを備えている。位相同期回路のループバンド幅は、ゲイン設定回路60がゲインを所定値に設定し、時定数設定回路70が時定数を所定値に設定することによって、所望値に設定される。
【選択図】図1
Description
M. H. Perrott, M. D. Trott, and C. G. Sodini, "A Modeling Approach for Σ-Δ Fractional-N Frequency Synthesizers Allowing Straightforward Noise Analysis", August 2002, IEEE Journal of Solid-State Circuits, vol. 37, pp. 1028-1038
Ko=(f2−f1)/(V2−V1)
で与えられる。ここで、電圧V1と電圧V2との電位差を単位電圧に設定しておくことで(V2−V2=1)、ゲインKoは周波数f1及びf2から測定することができる(Ko=f2−f1)。
f=Ip/Cd/2
で与えられる。したがって、周波数fが所定値となるように電流Ipを調整することでIp/Cdを所望値に設定することができる。さらに、ループフィルタ30の容量値Cは容量72の容量値Cdの所定倍であるため(C=αCd)、Ip/Cdを所望値に設定することは、すなわち、位相同期回路の時定数Ip/Cを所望値に設定することに等しい。
30 ループフィルタ
40 電圧制御発振器
60 ゲイン設定回路
61 切替部
62 ゲイン測定部
63 ゲイン制御部
64 ゲイン設定部
70 時定数設定回路
71 ダミーチャージポンプ回路
72 容量
73 信号生成部
74 周波数測定部
75 電流制御部
76 電流設定部
80 温度補償回路
83 ダイオード
84 抵抗
86 カレントミラー回路
Claims (6)
- 電圧制御発振器のゲインを設定するゲイン設定回路と、
チャージポンプ回路の電流の大きさ及びループフィルタの容量値から決定される時定数を設定する時定数設定回路とを備えた
ことを特徴とする位相同期回路。 - 請求項1に記載の位相同期回路において、
温度変化に応じて前記チャージポンプ回路の電流の大きさを調整する温度補償回路を備えた
ことを特徴とする位相同期回路。 - 請求項1に記載の位相同期回路において、
前記ゲイン設定回路は、
前記電圧制御発振器の入力を切り替える切替部と、
前記切替部によって前記電圧制御発振器に第1及び第2の電圧がそれぞれ入力されたときの前記電圧制御発振器の出力差に基づいて前記ゲインを測定するゲイン測定部と、
与えられた制御信号に従って前記ゲインを設定するゲイン設定部と、
前記ゲイン測定部によって測定されたゲインと期待値との差分に基づいて前記制御信号を生成するゲイン制御部とを有する
ことを特徴とする位相同期回路。 - 請求項1に記載の位相同期回路において、
前記時定数設定回路は、
第1及び第2の信号に従ってプッシュプル動作を行うダミーチャージポンプ回路と、
前記ダミーチャージポンプ回路から出力された電流を受ける容量と、
前記容量に生じた電圧に基づいて前記第1及び第2の信号を生成する信号生成部と、
前記第1及び第2の信号のいずれかの周波数を測定する周波数測定部と、
与えられた制御信号に従って前記ダミーチャージポンプ回路及び前記チャージポンプ回路の電流の大きさを設定する電流設定部と、
前記周波数測定部によって測定された周波数と期待値との差分に基づいて前記制御信号を生成する電流制御部とを有する
ことを特徴とする位相同期回路。 - 請求項4に記載の位相同期回路において、
温度変化に応じて増大する電流を出力する温度補償回路を備え、
前記電流設定部は、前記温度補償回路から出力された電流に基づいて、前記ダミーチャージポンプ回路及び前記チャージポンプ回路の電流を生成する
ことを特徴とする位相同期回路。 - 請求項2に記載の位相同期回路において、
前記温度補償回路は、
ダイオードと、
前記ダイオードに直列に接続された抵抗と、
前記抵抗に流れる電流を入力とするカレントミラー回路とを有し、
前記ダイオード及び抵抗には一定電圧が印可される
ことを特徴とする位相同期回路。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2004374265A JP4421467B2 (ja) | 2004-12-24 | 2004-12-24 | 位相同期回路 |
US11/269,742 US7298219B2 (en) | 2004-12-24 | 2005-11-09 | Phase-locked loop circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2004374265A JP4421467B2 (ja) | 2004-12-24 | 2004-12-24 | 位相同期回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2006180428A true JP2006180428A (ja) | 2006-07-06 |
JP4421467B2 JP4421467B2 (ja) | 2010-02-24 |
Family
ID=36610753
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2004374265A Expired - Fee Related JP4421467B2 (ja) | 2004-12-24 | 2004-12-24 | 位相同期回路 |
Country Status (2)
Country | Link |
---|---|
US (1) | US7298219B2 (ja) |
JP (1) | JP4421467B2 (ja) |
Cited By (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2007099875A1 (ja) * | 2006-02-24 | 2007-09-07 | Nihon Dempa Kogyo Co., Ltd. | Pll回路 |
JP2008072166A (ja) * | 2006-09-12 | 2008-03-27 | Sony Corp | 位相同期回路および電子機器 |
JP2008124687A (ja) * | 2006-11-10 | 2008-05-29 | Matsushita Electric Ind Co Ltd | Pll回路及び信号送受信システム |
JPWO2008084525A1 (ja) * | 2007-01-09 | 2010-04-30 | 富士通株式会社 | バラツキ補正方法、pll回路及び半導体集積回路 |
JPWO2008146433A1 (ja) * | 2007-05-30 | 2010-08-19 | パナソニック株式会社 | スペクトラム拡散制御pll回路及びそのスタートアップ方法 |
JP2012518336A (ja) * | 2009-02-13 | 2012-08-09 | クゥアルコム・インコーポレイテッド | 複数の同調ループを有する周波数シンセサイザ |
JP2015080241A (ja) * | 2007-01-30 | 2015-04-23 | コンバーサント・インテレクチュアル・プロパティ・マネジメント・インコーポレイテッドConversant Intellectual Property Management Inc. | 遅延ロックループ/フェーズロックループにおける移相処理 |
JP2017195456A (ja) * | 2016-04-19 | 2017-10-26 | ザインエレクトロニクス株式会社 | Pll周波数シンセサイザ |
JP2020057993A (ja) * | 2018-10-04 | 2020-04-09 | ザインエレクトロニクス株式会社 | Pll回路 |
US10819356B2 (en) | 2017-05-24 | 2020-10-27 | Thine Electronics, Inc. | PLL frequency synthesizer |
Families Citing this family (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4192888B2 (ja) * | 2004-12-17 | 2008-12-10 | 日本電気株式会社 | Pll回路及びその制御方法 |
JP2007158891A (ja) * | 2005-12-07 | 2007-06-21 | Matsushita Electric Ind Co Ltd | 周波数シンセサイザ及び無線通信機器並びに制御方法 |
KR100744912B1 (ko) * | 2006-05-26 | 2007-08-01 | 삼성전기주식회사 | 자가조정 기능을 갖는 rc 발진기 |
JP2008053784A (ja) * | 2006-08-22 | 2008-03-06 | Toshiba Corp | 電圧制御発振器、電圧制御発振器用のバイアス装置、電圧制御発振器のバイアス調整プログラム |
US7898344B2 (en) * | 2006-09-12 | 2011-03-01 | Fujitsu Limited | Phase-locked oscillator and multi-radar system using same |
FI20075292A0 (fi) * | 2007-04-26 | 2007-04-26 | Nokia Corp | Oskillaattorisignaalin stabilisointi |
US20090072911A1 (en) * | 2007-09-14 | 2009-03-19 | Ling-Wei Ke | Signal generating apparatus and method thereof |
US7786771B2 (en) * | 2008-05-27 | 2010-08-31 | Taiwan Semiconductor Manufacturing Company, Ltd. | Phase lock loop (PLL) with gain control |
JP2010035098A (ja) * | 2008-07-31 | 2010-02-12 | Sony Corp | 位相同期回路並びに記録再生装置および電子機器 |
WO2010025563A1 (en) * | 2008-09-05 | 2010-03-11 | Icera Canada ULC | Method and system for calibrating a frequency synthesizer |
US9720074B2 (en) * | 2014-02-05 | 2017-08-01 | Nxp Usa, Inc. | Circuitry for and method of generating a frequency modulated radar transmitter signal, a radar transceiver circuit and a radar system |
US9459292B2 (en) * | 2014-03-20 | 2016-10-04 | Qualcomm Incorporated | VCO gain estimation by capacitive measurement |
KR20220110902A (ko) * | 2021-02-01 | 2022-08-09 | 에스케이하이닉스 주식회사 | 전원 노이즈를 보상하는 위상 고정 루프 |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS57204629A (en) * | 1981-06-12 | 1982-12-15 | Nec Corp | Control circuit of pulse width |
US4595886A (en) | 1984-10-19 | 1986-06-17 | Rockwell International Corporation | AC loop gain and DC prepositioning adjustment for phase locked loop |
WO1993005578A1 (en) * | 1991-08-30 | 1993-03-18 | Fujitsu Limited | Frequency synthesizer |
US6023185A (en) * | 1996-04-19 | 2000-02-08 | Cherry Semiconductor Corporation | Temperature compensated current reference |
US6552618B2 (en) * | 2000-12-13 | 2003-04-22 | Agere Systems Inc. | VCO gain self-calibration for low voltage phase lock-loop applications |
US6466100B2 (en) | 2001-01-08 | 2002-10-15 | International Business Machines Corporation | Linear voltage controlled oscillator transconductor with gain compensation |
US6512419B1 (en) * | 2001-03-19 | 2003-01-28 | Cisco Sytems Wireless Networking (Australia) Pty Limited | Method and apparatus to tune and calibrate an on-chip oscillator in a wireless transceiver chip |
-
2004
- 2004-12-24 JP JP2004374265A patent/JP4421467B2/ja not_active Expired - Fee Related
-
2005
- 2005-11-09 US US11/269,742 patent/US7298219B2/en active Active
Cited By (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7791416B2 (en) | 2006-02-24 | 2010-09-07 | Nihon Dempa Kogyo Co., Ltd. | PLL circuit |
WO2007099875A1 (ja) * | 2006-02-24 | 2007-09-07 | Nihon Dempa Kogyo Co., Ltd. | Pll回路 |
JP2008072166A (ja) * | 2006-09-12 | 2008-03-27 | Sony Corp | 位相同期回路および電子機器 |
JP2008124687A (ja) * | 2006-11-10 | 2008-05-29 | Matsushita Electric Ind Co Ltd | Pll回路及び信号送受信システム |
JP4593669B2 (ja) * | 2007-01-09 | 2010-12-08 | 富士通株式会社 | バラツキ補正方法、pll回路及び半導体集積回路 |
JPWO2008084525A1 (ja) * | 2007-01-09 | 2010-04-30 | 富士通株式会社 | バラツキ補正方法、pll回路及び半導体集積回路 |
JP2015080241A (ja) * | 2007-01-30 | 2015-04-23 | コンバーサント・インテレクチュアル・プロパティ・マネジメント・インコーポレイテッドConversant Intellectual Property Management Inc. | 遅延ロックループ/フェーズロックループにおける移相処理 |
JPWO2008146433A1 (ja) * | 2007-05-30 | 2010-08-19 | パナソニック株式会社 | スペクトラム拡散制御pll回路及びそのスタートアップ方法 |
JP4630381B2 (ja) * | 2007-05-30 | 2011-02-09 | パナソニック株式会社 | スペクトラム拡散制御pll回路及びそのスタートアップ方法 |
US7986175B2 (en) | 2007-05-30 | 2011-07-26 | Panasonic Corporation | Spread spectrum control PLL circuit and its start-up method |
JP2012518336A (ja) * | 2009-02-13 | 2012-08-09 | クゥアルコム・インコーポレイテッド | 複数の同調ループを有する周波数シンセサイザ |
JP2017195456A (ja) * | 2016-04-19 | 2017-10-26 | ザインエレクトロニクス株式会社 | Pll周波数シンセサイザ |
US10819356B2 (en) | 2017-05-24 | 2020-10-27 | Thine Electronics, Inc. | PLL frequency synthesizer |
JP2020057993A (ja) * | 2018-10-04 | 2020-04-09 | ザインエレクトロニクス株式会社 | Pll回路 |
JP7165967B2 (ja) | 2018-10-04 | 2022-11-07 | ザインエレクトロニクス株式会社 | Pll回路 |
Also Published As
Publication number | Publication date |
---|---|
JP4421467B2 (ja) | 2010-02-24 |
US20060139106A1 (en) | 2006-06-29 |
US7298219B2 (en) | 2007-11-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4421467B2 (ja) | 位相同期回路 | |
JP5448870B2 (ja) | Pll回路 | |
US7030688B2 (en) | Low-pass filter for a PLL, phase-locked loop and semiconductor integrated circuit | |
US11070168B2 (en) | Oscillator circuit | |
US11128256B2 (en) | Oscillator circuit | |
US5952892A (en) | Low-gain, low-jitter voltage controlled oscillator circuit | |
US10812054B2 (en) | Digitally-controlled oscillators having current mirrors and negative-feedback circuits therein that support high power supply rejection ratio (PSRR) and low noise characteristics | |
TWI684327B (zh) | 調整時脈訊號中之工作周期的裝置與方法 | |
CN211378010U (zh) | 时钟发生器 | |
JP2019146104A (ja) | Pll回路、それを備えた半導体装置、及び、pll回路の制御方法 | |
US20210194474A1 (en) | Method of generating precise and pvt-stable time delay or frequency using cmos circuits | |
JP2002198811A (ja) | Pll回路及びこれに用いられる自動バイアス調整回路 | |
TWI762844B (zh) | 高速高解析度數位控制振盪器及其方法 | |
JP2021093643A (ja) | チャージポンプ回路、pll回路および発振器 | |
JP4673613B2 (ja) | Pll回路 | |
JP2017153019A (ja) | 半導体装置 | |
JP2008042339A (ja) | 半導体装置 | |
KR101390393B1 (ko) | 전하 펌프의 전류 특성을 조정하는 전하 펌프 바이어스 조정 장치 및 이를 이용한 주파수 발생 장치 | |
JP3590026B2 (ja) | 電圧制御発振回路、及びこれを有する半導体集積回路 | |
JP7373917B2 (ja) | 発振回路、半導体装置、オシレータic | |
JP2007124394A (ja) | 発振器 | |
JP2009182584A (ja) | Pll回路 | |
JP2001024485A (ja) | Pll回路 | |
JP5020721B2 (ja) | 位相ロックループ回路 | |
EP2107681B1 (en) | Prescaler circuit and buffer circuit |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20071119 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20090723 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20090728 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20090918 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20091110 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20091202 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20121211 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 4421467 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20121211 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20131211 Year of fee payment: 4 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313111 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |