[go: up one dir, main page]

JP2006140140A - 表示装置 - Google Patents

表示装置 Download PDF

Info

Publication number
JP2006140140A
JP2006140140A JP2005297316A JP2005297316A JP2006140140A JP 2006140140 A JP2006140140 A JP 2006140140A JP 2005297316 A JP2005297316 A JP 2005297316A JP 2005297316 A JP2005297316 A JP 2005297316A JP 2006140140 A JP2006140140 A JP 2006140140A
Authority
JP
Japan
Prior art keywords
electrode layer
layer
film
gate electrode
light
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2005297316A
Other languages
English (en)
Other versions
JP4954527B2 (ja
JP2006140140A5 (ja
Inventor
Misako Nakazawa
美佐子 仲沢
Masahiro Katayama
雅博 片山
Shunpei Yamazaki
舜平 山崎
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Energy Laboratory Co Ltd
Original Assignee
Semiconductor Energy Laboratory Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Laboratory Co Ltd filed Critical Semiconductor Energy Laboratory Co Ltd
Priority to JP2005297316A priority Critical patent/JP4954527B2/ja
Publication of JP2006140140A publication Critical patent/JP2006140140A/ja
Publication of JP2006140140A5 publication Critical patent/JP2006140140A5/ja
Application granted granted Critical
Publication of JP4954527B2 publication Critical patent/JP4954527B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Electroluminescent Light Sources (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Thin Film Transistor (AREA)

Abstract

【課題】高画質で信頼性の高い表示装置を低いコストで歩留まり良く製造することができる技術を提供することを目的とする。
【解決手段】画素領域における画素電極層上にスペーサを有する、また、画素電極層周辺を覆う隔壁として機能する絶縁層表面は、絶縁層下の積層物を反映して画素電極表面からの高さが高く形成される。これらのスペーサ、及びスペーサとして機能する絶縁物によって、発光材料を画素電極層上に形成する際、選択的に形成するためのマスクは支持され、マスクのよじれやたわみなどによって画素電極層に接することを防止する。よって、画素電極層にはマスクによる傷などの損傷が生じず、画素電極層は形状不良とならないので、高繊細な表示を行う、高信頼性な表示装置を作製することができる。
【選択図】図1

Description

本発明は、表示装置の作製方法に関する。
エレクトロルミネセンス(以下、ELとも記す)素子を備える表示装置において、フルカラー表示を行うため、カラー発光するカラー発光素子を用いる。カラー発光素子を形成するには、各色の発光材料を微細なパターンに電極上に形成することが重要な要素の一つとなる。
上記目的のため、蒸着法などを用いて材料を形成する際、マスクを用いて微細パターンに形成する方法が一般的に用いられている。
しかし高精細化に伴う画素領域の微細化、大面積化に伴う基板の大型化によって、蒸着時に用いるマスクの精度とたわみなどによる不良が問題となっている。蒸着マスクの高精度化、高信頼性化を目指す研究が報告されている(例えば、特許文献1参照。)。
特開2000-129419号公報
本発明では、工程、装置を複雑化することなく、高精細性及び高信頼性を有する表示装置を歩留まり良く製造することができる技術を提供することを目的とする。
本発明は、画素領域における画素電極層上にスペーサを有する、また、画素電極層周辺を覆う隔壁として機能する絶縁層表面は、絶縁層下の積層物を反映して画素電極表面からの高さが高く形成される。これらのスペーサ、及びスペーサとして機能する絶縁物によって、発光材料を画素電極層上に形成する際、選択的に形成するためのマスクは支持され、マスクのよじれやたわみなどによって画素電極層に接することを防止する。よって、画素電極層にはマスクによる傷などの損傷が生じず、画素電極層は形状不良とならないので、高精細な表示を行う、高信頼性な表示装置を作製することができる。
本発明を用いることのできる表示装置には、エレクトロルミネセンスと呼ばれる発光を発現する有機物、若しくは有機物と無機物の混合物を含む層を、電極間に介在させた発光素子と薄膜トランジスタ(以下TFTとも記す)とが接続された発光表示装置がある。
本発明の表示装置の一は、ゲート電極層を有し、ゲート電極層上に絶縁層を有し、絶縁層上にソース電極層又はドレイン電極層を有し、絶縁層上に、ソース電極層又はドレイン電極層に接して第1の電極層を有し、ゲート電極層、絶縁層、ソース電極層又はドレイン電極層、及び第1の電極層の一部を覆う絶縁物を有し、第1の電極層上に電界発光層を有し、電界発光層上に第2の電極層を有し、絶縁物は凸部を有し、凸部は、ゲート電極層及びソース電極層又はドレイン電極層上に有する。
本発明の表示装置の一は、ゲート電極層を有し、ゲート電極層上に絶縁層を有し、絶縁層上にソース電極層又はドレイン電極層を有し、絶縁層上に、ソース電極層又はドレイン電極層に接してスペーサを有する第1の電極層を有し、ゲート電極層、絶縁層、ソース電極層又はドレイン電極層、及び第1の電極層の一部を覆う絶縁物を有し、第1の電極層及びスペーサ上に電界発光層を有し、電界発光層上に第2の電極層を有し、絶縁物は凸部を有し、凸部は、ゲート電極層及びソース電極層又はドレイン電極層上に有する。
本発明の表示装置の一は、半導体層を有し、半導体層上にゲート絶縁層を有し、ゲート絶縁層上に、ゲート電極層を有し、ゲート電極層上に層間絶縁層を有し、層間絶縁層上にソース電極層又はドレイン電極層を有し、層間絶縁層上に、ソース電極層又はドレイン電極層に接して第1の電極層を有し、ゲート電極層、絶縁層、ソース電極層又はドレイン電極層、及び第1の電極層の一部を覆う絶縁物を有し、第1の電極層上に電界発光層を有し、電界発光層上に第2の電極層を有し、絶縁物凸部を有し、凸部は、半導体層、ゲート電極層、及びソース電極層又はドレイン電極層上に有する。
本発明の表示装置の一は、半導体層を有し、半導体層上にゲート絶縁層を有し、ゲート絶縁層上に、ゲート電極層を有し、ゲート電極層上に層間絶縁層を有し、層間絶縁層上にソース電極層又はドレイン電極層を有し、層間絶縁層上に、ソース電極層又はドレイン電極層に接してスペーサを有する第1の電極層を有し、ゲート電極層、絶縁層、ソース電極層又はドレイン電極層、及び第1の電極層の一部を覆う絶縁物を有し、第1の電極層及びスペーサ上に電界発光層を有し、電界発光層上に第2の電極層を有し、絶縁物は凸部を有し、凸部は、半導体層、ゲート電極層、及びソース電極層又はドレイン電極層上に有する。
本発明の表示装置の一は、ゲート電極層を有し、ゲート電極層上に絶縁層を有し、絶縁層上にソース電極層又はドレイン電極層を有し、絶縁層上に、ソース電極層又はドレイン電極層に接して第1の電極層を有し、ゲート電極層、絶縁層、ソース電極層又はドレイン電極層、及び第1の電極層の一部を覆う絶縁物を有し、第1の電極層上に電界発光層を有し、電界発光層上に第2の電極層を有し、絶縁物は第1の凸部及び第2の凸部を有し、第1の凸部は、ゲート電極層上に有し、第2の凸部は、ゲート電極層及びソース電極層又はドレイン電極層上に有する。
本発明の表示装置の一は、ゲート電極層を有し、ゲート電極層上に絶縁層を有し、絶縁層上にソース電極層又はドレイン電極層を有し、絶縁層上に、ソース電極層又はドレイン電極層に接してスペーサを有する第1の電極層を有し、ゲート電極層、絶縁層、ソース電極層又はドレイン電極層、及び第1の電極層の一部を覆う絶縁物を有し、第1の電極層及びスペーサ上に電界発光層を有し、電界発光層上に第2の電極層を有し、絶縁物は第1の凸部及び第2の凸部を有し、第1の凸部は、ゲート電極層上に有し、第2の凸部は、ゲート電極層及びソース電極層又はドレイン電極層上に有する。
本発明の表示装置の一は、半導体層を有し、半導体層上にゲート絶縁層を有し、ゲート絶縁層上に、ゲート電極層を有し、ゲート電極層上に層間絶縁層を有し、層間絶縁層上にソース電極層又はドレイン電極層を有し、層間絶縁層上に、ソース電極層又はドレイン電極層に接して第1の電極層を有し、ゲート電極層、絶縁層、ソース電極層又はドレイン電極層、及び第1の電極層の一部を覆う絶縁物を有し、第1の電極層上に電界発光層を有し、電界発光層上に第2の電極層を有し、絶縁物は第1の凸部、第2の凸部、及び第3の凸部を有し、第1の凸部は、ゲート電極層上に有し、第2の凸部は、ゲート電極層及びソース電極層又はドレイン電極層上に有し、第3の凸部は、半導体層、ゲート電極層、及びソース電極層又はドレイン電極層上に有する。
本発明の表示装置の一は、半導体層を有し、半導体層上にゲート絶縁層を有し、ゲート絶縁層上に、ゲート電極層を有し、ゲート電極層上に層間絶縁層を有し、層間絶縁層上にソース電極層又はドレイン電極層を有し、層間絶縁層上に、ソース電極層又はドレイン電極層に接してスペーサを有する第1の電極層を有し、ゲート電極層、絶縁層、ソース電極層又はドレイン電極層、及び第1の電極層の一部を覆う絶縁物を有し、第1の電極層及びスペーサ上に電界発光層を有し、電界発光層上に第2の電極層を有し、絶縁物は第1の凸部、第2の凸部、及び第3の凸部を有し、第1の凸部は、ゲート電極層上に有し、第2の凸部は、ゲート電極層及びソース電極層又はドレイン電極層上に有し、第3の凸部は、半導体層、ゲート電極層、及びソース電極層又はドレイン電極層上に有する。
上記構成において、スペーサと絶縁物とは図15、図18のように分離していてもよいし、図24、図25のように、連続的につながっていてもよい。スペーサは、画素電極層として機能する第1の電極層上に電界発光層を形成する際、使用するマスクに対するスペーサとなるだけでなく、電界発光層を形成し、封止基板により封止し表示装置として完成した後も、表示装置が外部からの圧力や衝撃により、損傷、変形するのを防ぐスペーサとして機能する。
本発明を用いると、信頼性の高い表示装置を簡略化した工程で作製することができる。よって、高精細、高画質な表示装置を低いコストで歩留まり良く製造することができる。
本発明の実施の形態について、図面を用いて詳細に説明する。但し、本発明は以下の説明に限定されず、本発明の趣旨及びその範囲から逸脱することなくその形態及び詳細を様々に変更し得ることは当業者であれば容易に理解される。従って、本発明は以下に示す実施の形態の記載内容に限定して解釈されるものではない。なお、以下に説明する本発明の構成において、同一部分又は同様な機能を有する部分には同一の符号を異なる図面間で共通して用い、その繰り返しの説明は省略する。
(実施の形態1)
本実施の形態における表示装置の作製方法を、図1乃至図4を用いて説明する。
図1及び図4は本発明を用いて作製された表示装置の画素領域の上面図であり、図2、図3は図1における線G−H、線I−J、線K−Lの断面図である。
図4は画素領域の上面図であり、半導体層50a、半導体層50b、半導体層50c、半導体層50d、ゲート電極層51a、ゲート電極層51b、ゲート電極層51c、ソース電極層又はドレイン電極層52a、ソース電極層又はドレイン電極層52b、電源線53a、電源線53b、画素電極層54a、画素電極層54bが形成されている。
本実施の形態の表示装置では、上記半導体層、ゲート電極層、ソース電極層又はドレイン電極層が、それぞれ積層、接続して、薄膜トランジスタや容量を形成し、電気的な接続を行うことによって、表示装置として機能できるように作製されている。
画素電極層上には発光に寄与する電界発光層が形成されるため、画素電極層の周囲、また他のソース電極層又はドレイン電極層、ゲート電極層、半導体層等発光に直接寄与しない領域を隔壁(バンク、隔壁、土手ともいう)として機能する絶縁物で覆う。
図1で示すように画素電極層54a、画素電極層54bの電界発光層被形成領域を開口部として、その周囲を覆う絶縁物55を形成する。本実施の形態では、画素電極層上にも、絶縁物55を選択的に形成する。隔壁として画素電極層周辺に形成される絶縁物55表面は、絶縁物55の被形成領域に形成されている形成物の高さが反映された凹凸を有する形状となる。また絶縁物55の画素電極層上に有する開口部は、曲率を有する形状となっており、曲率半径は2μm以上が好ましい。絶縁物の開口部が曲率半径を有する形状であると、積層する電界発光層において、電界発光層にかかる応力の集中を防ぐことができる。
図2(A)は、図1における線G−Hの断面図である。基板60上に、絶縁膜61a、絶縁膜61b、ゲート絶縁膜63、ゲート電極層51a、絶縁膜64、絶縁膜65が形成され、絶縁膜65上に画素電極層54a、画素電極層54bが形成されている。絶縁物55は、絶縁膜61a、絶縁膜61b、ゲート絶縁膜63、ゲート電極層51a、絶縁膜64、絶縁膜65上に形成し、凸部96aを有する。画素電極層54a表面と、絶縁物55の凸部96aとの高さはH1となる。
図2(B)は、図1における線J−Iの断面図である。基板60上に、絶縁膜61a、絶縁膜61b、ゲート絶縁膜63、ゲート電極層51a、絶縁膜64、絶縁膜65が形成され、絶縁膜65上に画素電極層54b、ソース電極層又はドレイン電極層52bが形成されている。線J−Iはソース電極層又はドレイン電極層52bを二回横断するため、断面図には2つのソース電極層又はドレイン電極層52bが示されている。絶縁物55は、絶縁膜61a、絶縁膜61b、ゲート絶縁膜63、ゲート電極層51a、絶縁膜64、絶縁膜65、ソース電極層又はドレイン電極層52b上に形成する。図2(B)において、絶縁物55は、ゲート電極層51bとソース電極層又はドレイン電極層52bの積層している領域上に重畳する領域に形成される凸部98aと、ソース電極層又はドレイン電極層52bのみで、ゲート電極層51aが積層されない領域上に重畳する領域に形成される凸部97aとを有する。画素電極層54b表面と、絶縁物55の凸部97aとの高さはH2となり、凸部98aとの高さはH3となる。H3は1.5μm以上、好ましくは2μm以上5μm以下が好ましい。さらに、H3は、H1より0.4μm以上の高さを有することが好ましい。
図3は、図1における線K−Lの断面図である。基板60上に、絶縁膜61a、絶縁膜61b、半導体層50d、ゲート絶縁膜63、ゲート電極層51c、絶縁膜64、絶縁膜65が形成され、絶縁膜65上に画素電極層54b、ソース電極層又はドレイン電極層52b、電源線53bが形成されている。絶縁物55は、絶縁膜61a、絶縁膜61b、ゲート絶縁膜63、ゲート電極層51c、絶縁膜64、絶縁膜65、ソース電極層又はドレイン電極層52b、電源線53b上に形成する。図3において、絶縁物55は、半導体層50d、ゲート電極層51cと電源線53bの積層している領域上に重畳する領域に形成される凸部99aと、ソース電極層又はドレイン電極層52bのみで、半導体層、ゲート電極層が積層されない領域上に重畳する領域に形成される凸部97bとを有する。画素電極層54b表面と凸部99aとの高さはH4となる。
画素電極層表面と絶縁物55の高さは、低い方から順にH1、H2、H3、となっておりH4が一番高い。本実施の形態では、ソース電極層又はドレイン電極層を、ゲート電極層より膜厚を厚く形成しているので、高さH1より高さH2のほうが高いが、高さは、積層する積層物の膜厚に反映されるので、ソース電極層又はドレイン電極層の方がゲート電極層よりも膜厚を薄く形成すれば、H1とH2の高さは逆となる。
各絶縁層の他に、半導体層、ゲート電極層、ソース電極層又はドレイン電極層が積層している領域に形成される絶縁物の凸部99a、99b、99c、99d、99e、99fが、画素電極層表面からの高さH4が高く形成できる。また、ゲート電極層とソース電極層又はドレイン電極層とが積層している領域に形成される絶縁物の凸部98a、98b、98c、98dが、画素電極層表面からの高さH3であり次に高い。本実施の形態では、ソース電極層又はドレイン電極層が積層している領域に形成される絶縁物の凸部97a、97bの高さH2がH3の次に高い高さであり、ゲート電極層が積層している領域に形成される絶縁物の凸部96a、96bの高さH1がH2の次に高い高さ、つまりH1〜H4の中で一番低い高さである。
フルカラー表示を行うためには、画素電極層上に電界発光層を形成する際、RGBの発光を行う電界発光層をそれぞれ作り分けなければならない。よって、他色の電界発光層を形成する時は、その画素電極層はマスクによって覆われている。マスクは金属材料などからなる膜状の形態を用いることができる。このとき、マスクのたわみやよじれなどによって、画素電極層に接する可能性があり、画素電極層に傷を付けてしまう。画素電極層に傷などにより形状不良が生じると、発光不良や、表示不良などを引き起こし、画質の低下を招く。よって信頼性も性能も低下してしまう。
このように、画素電極層表面からの絶縁物表面までの高さが、凸部を有することで高く形成されるので、絶縁物の頂上面がスペーサとしての機能を果たすことができる。電界発光層蒸着時に用いるマスクはこれらの画素電極層上に形成されるスペーサや、隔壁として画素電極層周辺を覆う絶縁物によって支持されるので、画素電極層に接触しなくなる。よって、マスクによる画素電極層への形状不良は防止され、第1の電極層は発光不良、表示不良を引き起こすことなく、信頼性の高い高画質な表示装置とすることができる。
(実施の形態2)
本実施の形態における表示装置の作製方法を、図5乃至図11、図16、図17を用いて詳細に説明する。
図16(A)は本発明に係る表示パネルの構成を示す上面図であり、絶縁表面を有する基板2700上に画素2702をマトリクス上に配列させた画素部2701、走査線側入力端子2703、信号線側入力端子2704が形成されている。画素数は種々の規格に従って設ければ良く、XGAであれば1024×768×3(RGB)、UXGAであれば1600×1200×3(RGB)、フルスペックハイビジョンに対応させるのであれば1920×1080×3(RGB)とすれば良い。
画素2702は、走査線側入力端子2703から延在する走査線と、信号線側入力端子2704から延在する信号線とが交差することで、マトリクス状に配設される。画素2702のそれぞれには、スイッチング素子とそれに接続する画素電極層が備えられている。スイッチング素子の代表的な一例はTFTであり、TFTのゲート電極層側が走査線と、ソース若しくはドレイン側が信号線と接続されることにより、個々の画素を外部から入力する信号によって独立して制御可能としている。
TFTは、その主要な構成要素として、半導体層、ゲート絶縁層及びゲート電極層が挙げられ、半導体層に形成されるソース及びドレイン領域に接続する配線層がそれに付随する。構造的には基板側から半導体層、ゲート絶縁層及びゲート電極層を配設したトップゲート型と、基板側からゲート電極層、ゲート絶縁層及び半導体層を配設したボトムゲート型などが代表的に知られているが、本発明においてはそれらの構造のどのようなものを用いても良い。
図16(A)は、走査線及び信号線へ入力する信号を、外付けの駆動回路により制御する表示パネルの構成を示しているが、図17(A)に示すように、COG(Chip on Glass)方式によりドライバIC2751を基板2700上に実装しても良い。また他の実装形態として、図17(B)に示すようなTAB(Tape Automated Bonding)方式を用いてもよい。ドライバICは単結晶半導体基板に形成されたものでも良いし、ガラス基板上にTFTで回路を形成したものであっても良い。図17において、ドライバIC2751は、FPC(Flexible printed circuit)2750と接続している。
また、画素に設けるTFTを結晶性を有する半導体で形成する場合には、図16(B)に示すように走査線側駆動回路3702を基板3700上に形成し一体化することもできる。図16(B)において、画素部3701は、信号線側入力端子3704と接続した図16(A)と同様に外付けの駆動回路により制御する。画素に設けるTFTを移動度の高い、多結晶(微結晶)半導体、単結晶半導体などで形成する場合は、図16(C)は、画素部4701、走査線駆動回路4702と、信号線駆動回路4704を基板4700上に一体形成することもできる。
絶縁表面を有する基板100の上に下地膜として、スパッタリング法、PVD法(Physical Vapor Deposition)、減圧CVD法(LPCVD法)、またはプラズマCVD法等のCVD法(Chemical Vapor Deposition)などにより窒化酸化珪素膜(SiNO)を用いて下地膜101aを10〜200nm(好ましくは50〜100nm)形成し、酸化窒化珪素膜(SiON)を用いて下地膜101bを50〜200nm(好ましくは100〜150nm)積層する。本実施の形態では、プラズマCVD法を用いて下地膜101a、下地膜101bを形成する。基板100としてはガラス基板、石英基板やシリコン基板、金属基板、またはステンレス基板の表面に絶縁膜を形成したものを用いて良い。また、本実施の形態の処理温度に耐えうる耐熱性を有するプラスチック基板を用いてもよいし、フィルムのような可撓性基板を用いても良い。プラスチック基板としてはPET(ポリエチレンテレフタレート)、PEN(ポリエチレンナフタレート)からなる基板、可撓性基板としてはアクリル等の合成樹脂を用いることができる。
下地膜としては、酸化珪素、窒化珪素、酸化窒化珪素、窒化酸化珪素などを用いることができ、単層でも2層、3層といった積層構造でもよい。なお本明細書中において酸化窒化珪素とは酸素の組成比が窒素の組成比より大きい物質であり、窒素を含む酸化珪素とも言える。同様に、窒化酸化珪素とは、窒素の組成比が酸素の組成比より大きい物質であり、酸素を含む窒化珪素とも言える。本実施の形態では、基板上にSiH4、NH3、N2O、N2及びH2を反応ガスとして窒化酸化珪素膜を膜厚50nm形成し、SiH4及びN2Oを反応ガスとして酸化窒化珪素膜を膜厚100nmで形成する。また窒化酸化珪素膜の膜厚を140nm、積層する酸化窒化珪素膜の膜厚を100nmとしてもよい。
半導体層に接する下地膜の最上層に、膜厚0.3nm〜5nmの窒化珪素膜、あるいは窒化珪素酸化膜を形成すると好ましい。本実施の形態では、半導体層に結晶化を促進する金属元素(本実施の形態ではニッケルを用いる)を添加し、その後ゲッタリング処理を行って除去する。酸化珪素膜と珪素膜とは界面状態は良好であるが、界面において珪素膜中の金属元素と酸化珪素中の酸素が反応し、酸化金属物(本実施の形態では酸化ニッケル(NiOx))になりやすく、金属元素がゲッタリングされにくくなる場合がある。また、窒化珪素膜は、窒化珪素膜の応力や、トラップの影響により、半導体層との界面状態に悪影響を与える恐れがある。よって、半導体層に接する絶縁層の最上層に、膜厚0.3〜5nmの窒化珪素膜、あるいは窒化酸化珪素膜を形成する。本実施の形態では、基板100上に窒化酸化珪素膜、酸化窒化珪素膜を順に積層した後、酸化窒化珪素膜上に膜厚0.3nm〜5nmの窒化酸化珪素膜を形成し、3層の積層構造とする。このような構造であると、半導体層中の金属元素のゲッタリング効率も上がり、かつ半導体層への窒化珪素膜の悪影響も軽減できる。また積層される絶縁層は、同チャンバー内で真空を破らずに同一温度下で、反応ガスを切り変えながら連続的に形成するとよい。真空を破らずに連続的に形成すると、積層する膜同士の界面が汚染されるのを防ぐことができる。
次いで、下地膜上に半導体膜を形成する。半導体膜は25〜200nm(好ましくは30〜150nm)の厚さで公知の手段(スパッタ法、LPCVD法、またはプラズマCVD法等)により成膜すればよい。本実施の形態では、非晶質半導体膜を、レーザ結晶化し、結晶性半導体膜とするものを用いるのが好ましい。
半導体膜を形成する材料は、シランやゲルマンに代表される半導体材料ガスを用いて気相成長法やスパッタリング法で作製される非晶質半導体(以下「アモルファス半導体:AS」ともいう。)、該非晶質半導体を光エネルギーや熱エネルギーを利用して結晶化させた多結晶半導体、或いはセミアモルファス(微結晶若しくはマイクロクリスタルとも呼ばれる。以下「SAS」ともいう。)半導体などを用いることができる。
SASは、非晶質と結晶構造(単結晶、多結晶を含む)の中間的な構造を有し、自由エネルギー的に安定な第3の状態を有する半導体であって、短距離秩序を持ち格子歪みを有する結晶質な領域を含んでいる。少なくとも膜中の一部の領域には、0.5〜20nmの結晶領域を観測することが出来、珪素を主成分とする場合にはラマンスペクトルが520cm-1よりも低波数側にシフトしている。X線回折では珪素結晶格子に由来するとされる(111)、(220)の回折ピークが観測される。未結合手(ダングリングボンド)を終端化するため水素またはハロゲンを少なくとも1原子%またはそれ以上含ませている。SASは、珪化物気体をグロー放電分解(プラズマCVD)して形成する。珪化物気体としては、SiH4、その他にもSi26、SiH2Cl2、SiHCl3、SiCl4、SiF4などを用いることが可能である。またF2、GeF4を混合させても良い。この珪化物気体をH2、又は、H2とHe、Ar、Kr、Neから選ばれた一種または複数種の希ガス元素で希釈しても良い。希釈率は2〜1000倍の範囲、圧力は概略0.1Pa〜133Paの範囲、電源周波数は1MHz〜120MHz、好ましくは13MHz〜60MHzである。基板加熱温度は300℃以下が好ましく、100〜200℃の基板加熱温度でも形成可能である。ここで、主に成膜時に取り込まれる不純物元素として、酸素、窒素、炭素などの大気成分に由来する不純物は1×1020cm-3以下とすることが望ましく、特に、酸素濃度は5×1019cm-3以下、好ましくは1×1019cm-3以下となるようにすることが好ましい。また、ヘリウム、アルゴン、クリプトン、ネオンなどの希ガス元素を含ませて格子歪みをさらに助長させることで安定性が増し良好なSASが得られる。また半導体膜としてフッ素系ガスより形成されるSAS層に水素系ガスより形成されるSAS層を積層してもよい。
非晶質半導体としては、代表的には水素化アモルファスシリコン、結晶性半導体としては代表的にはポリシリコンなどがあげられる。ポリシリコン(多結晶シリコン)には、800℃以上のプロセス温度を経て形成されるポリシリコンを主材料として用いた所謂高温ポリシリコンや、600℃以下のプロセス温度で形成されるポリシリコンを主材料として用いた所謂低温ポリシリコン、また結晶化を促進する元素などを添加し結晶化させたポリシリコンなどを含んでいる。もちろん、前述したように、セミアモルファス半導体又は半導体膜の一部に結晶相を含む半導体を用いることもできる。
半導体膜に、結晶性半導体膜を用いる場合、その結晶性半導体膜の作製方法は、公知の方法(レーザ結晶化法、熱結晶化法、またはニッケルなどの結晶化を助長する元素を用いた熱結晶化法等)を用いれば良い。また、SASである微結晶半導体をレーザ照射して結晶化し、結晶性を高めることもできる。結晶化を助長する元素を導入しない場合は、非晶質半導体膜にレーザ光を照射する前に、窒素雰囲気下500℃で1時間加熱することによって非晶質半導体膜の含有水素濃度を1×1020atoms/cm3以下にまで放出させる。これは水素を多く含んだ非晶質半導体膜にレーザ光を照射すると非晶質半導体膜が破壊されてしまうからである。結晶化のための加熱処理は、加熱炉、レーザ照射、若しくはランプから発する光の照射(ランプアニールともいう)などを用いることができる。加熱方法としてGRTA(Gas Rapid Thermal Anneal)法、LRTA(Lamp Rapid Thermal Anneal)法等のRTA法がある。
非晶質半導体膜への金属元素の導入の仕方としては、当該金属元素を非晶質半導体膜の表面又はその内部に存在させ得る手法であれば特に限定はなく、例えばスパッタ法、CVD法、プラズマ処理法(プラズマCVD法も含む)、吸着法、金属塩の溶液を塗布する方法を使用することができる。このうち溶液を用いる方法は簡便であり、金属元素の濃度調整が容易であるという点で有用である。また、このとき非晶質半導体膜の表面のぬれ性を改善し、非晶質半導体膜の表面全体に水溶液を行き渡らせるため、酸素雰囲気中でのUV光の照射、熱酸化法、ヒドロキシラジカルを含むオゾン水又は過酸化水素による処理等により、酸化膜を成膜することが望ましい。
連続発振が可能な固体レーザを用い、基本波の第2高調波〜第4高調波のレーザ光を照射することで、大粒径の結晶を得ることができる。例えば、代表的には、Nd:YVO4レーザ(基本波1064nm)の第2高調波(532nm)や第3高調波(355nm)を用いるのが望ましい。具体的には、連続発振のYVO4レーザから射出されたレーザ光を非線形光学素子により高調波に変換し、出力数W以上のレーザ光を得る。そして、好ましくは光学系により照射面にて矩形状または楕円形状のレーザ光に成形して、半導体膜に照射する。このときのエネルギー密度は0.001〜100MW/cm2程度(好ましくは0.1〜10MW/cm2)が必要である。そして、走査速度を0.5〜2000cm/sec程度(好ましくは10〜200cm/sec)とし、照射する。
レーザのビーム形状は、線状とすると好ましい。その結果、スループットを向上させることができる。またさらにレーザは、半導体膜に対して入射角θ(0<θ<90度)を持たせて照射させるとよい。レーザの干渉を防止することができるからである。
このようなレーザと、半導体膜とを相対的に走査することにより、レーザ照射を行うことができる。またレーザ照射において、ビームを精度よく重ね合わせたり、レーザ照射開始位置やレーザ照射終了位置を制御するため、マーカーを形成することもできる。マーカーは非晶質半導体膜と同時に、基板上へ形成すればよい。
なおレーザは、連続発振またはパルス発振の気体レーザ、固体レーザ、銅蒸気レーザまたは金蒸気レーザなどを用いることができる。気体レーザとして、エキシマレーザ、Arレーザ、Krレーザ、He−Cdレーザなどがあり、固体レーザとして、YAGレーザ、YVO4レーザ、YLFレーザ、YAlO3レーザ、Y23レーザ、ガラスレーザ、ルビーレーザ、アレキサンドライトレーザ、Ti:サファイアレーザなどが挙げられる。
また、パルス発振のレーザ光の発振周波数を0.5MHz以上とし、通常用いられている数十Hz〜数百Hzの周波数帯よりも著しく高い周波数帯を用いてレーザ結晶化を行っても良い。パルス発振でレーザ光を半導体膜に照射してから半導体膜が完全に固化するまでの時間は数十nsec〜数百nsecと言われている。よって上記周波数帯を用いることで、半導体膜がレーザ光によって溶融してから固化するまでに、次のパルスのレーザ光を照射できる。したがって、半導体膜中において固液界面を連続的に移動させることができるので、走査方向に向かって連続的に成長した結晶粒を有する半導体膜が形成される。具体的には、含まれる結晶粒の走査方向における幅が10〜30μm、走査方向に対して垂直な方向における幅が1〜5μm程度の結晶粒の集合を形成することができる。該走査方向に沿って長く延びた単結晶の結晶粒を形成することで、少なくとも薄膜トランジスタのチャネル方向には結晶粒界のほとんど存在しない半導体膜の形成が可能となる。
また、希ガスや窒素などの不活性ガス雰囲気中でレーザ光を照射するようにしても良い。これにより、レーザ光の照射により半導体表面の荒れを抑えることができ、界面準位密度のばらつきによって生じるしきい値のばらつきを抑えることができる。
非晶質半導体膜の結晶化は、熱処理とレーザ光照射による結晶化を組み合わせてもよく、熱処理やレーザ光照射を単独で、複数回行っても良い。
本実施の形態では、下地膜101b上に、非晶質半導体膜を形成し、非晶質半導体膜を結晶化させることによって結晶性半導体膜を形成する。非晶質半導体膜としては、SiH4、H2の反応ガスにより形成する非晶質珪素を用いる。本実施の形態において、下地膜101a、下地膜101b、非晶質半導体膜は、同チャンバー内で真空を破らずに330℃の同一温度下で、反応ガスを切り変えながら連続的に形成する。
非晶質半導体膜上に形成された酸化膜を除去した後、酸素雰囲気中でのUV光の照射、熱酸化法、ヒドロキシラジカルを含むオゾン水又は過酸化水素による処理等により、酸化膜を1〜5nm形成する。本実施の形態では、結晶化を助長する元素としてNiを用いる。Ni酢酸塩10ppmを含有した水溶液をスピンコーティング法により塗布する。
本実施の形態では、熱処理をRTA法により650℃で6分間行った後、半導体膜上に形成される酸化膜を除去し、レーザ光を照射する。非晶質半導体膜は以上の結晶化処理により結晶化し、結晶性半導体膜として形成される。
金属元素を用いた結晶化を行った場合、金属元素を低減、又は除去するためにゲッタリング工程を施す。本実施の形態では、非晶質半導体膜をゲッタリングシンクとして金属元素を捕獲する。まず、結晶性半導体膜上に酸素雰囲気中でのUV光の照射、熱酸化法、ヒドロキシラジカルを含むオゾン水又は過酸化水素による処理等により、酸化膜を形成する。酸化膜は加熱処理によって厚膜化することが望ましい。本実施の形態では、酸化膜形成後に、RTA法により650℃で6分間熱処理を行うことによって、酸化膜の厚膜化を行う。次いでプラズマCVD法(本実施の形態における条件350W、35Pa)を用いて、非晶質半導体膜を30nmの膜厚で形成する。
その後、RTA法により650℃で6分間熱処理を行い、金属元素を低減、又は除去する。熱処理は窒素雰囲気下で行ってもよい。そして、ゲッタリングシンクとなっていた非晶質半導体膜、及び非晶質半導体膜上に形成された酸化膜をフッ酸等により除去し、金属元素が低減、又は除去された結晶性半導体膜102を得ることができる(図6(A)参照。)。本実施の形態では、ゲッタリングシンクとなった非晶質半導体膜の除去をTMAH(Tetramethyl ammonium hydroxide)を用いて行う。
このようにして得られた半導体膜に対して、薄膜トランジスタのしきい値電圧を制御するために微量な不純物元素(ボロンまたはリン)のドーピングを行ってもよい。この不純物元素のドーピングは、結晶化工程の前の非晶質半導体膜に行ってもよい。非晶質半導体膜の状態で不純物元素をドーピングすると、その後の結晶化のための加熱処理によって、不純物の活性化も行うことができる。また、ドーピングの際に生じる欠陥等も改善することができる。
次に結晶性半導体膜102をマスクを用いてパターニングする。本実施の形態では結晶性半導体膜102上に形成された酸化膜を除去した後、新たに酸化膜を形成する。そして、フォトマスクを作製し、フォトリソグラフィ法を用いたパターニング処理により、半導体層103、半導体層104、半導体層105、及び半導体層106を形成する。
パターニングの際のエッチング加工は、プラズマエッチング(ドライエッチング)又はウエットエッチングのどちらを採用しても良いが、大面積基板を処理するにはプラズマエッチングが適している。エッチングガスとしては、CF4、NF3などのフッ素系のガス、又はCl2、BCl3などの塩素系のガスを用い、HeやArなどの不活性ガスを適宜加えても良い。また、大気圧放電のエッチング加工を適用すれば、局所的な放電加工も可能であり、基板の全面にマスク層を形成する必要はない。
本発明において、配線層若しくは電極層を形成する導電層や、所定のパターンを形成するためのマスク層などを、液滴吐出法のような選択的にパターンを形成できる方法により形成してもよい。液滴吐出(噴出)法(その方式によっては、インクジェット法とも呼ばれる。)は、特定の目的に調合された組成物の液滴を選択的に吐出(噴出)して所定のパターン(導電層や絶縁層など)を形成することができる。この際、被形成領域にぬれ性や密着性を制御する処理を行ってもよい。また、パターンが転写、または描写できる方法、例えば印刷法(スクリーン印刷やオフセット印刷などパターンが形成される方法)なども用いることができる。
本実施の形態において、用いるマスクは、エポキシ樹脂、アクリル樹脂、フェノール樹脂、ノボラック樹脂、メラミン樹脂、ウレタン樹脂等の樹脂材料を用いる。また、ベンゾシクロブテン、パリレン、フレア、透過性を有するポリイミドなどの有機材料、シロキサン系ポリマー等の重合によってできた化合物材料、水溶性ホモポリマーと水溶性共重合体を含む組成物材料等を用いることもできる。或いは、感光剤を含む市販のレジスト材料を用いてもよく、例えば、代表的なポジ型レジストである、ノボラック樹脂と感光剤であるナフトキノンジアジド化合物、ネガ型レジストであるベース樹脂、ジフェニルシランジオール及び酸発生剤などを用いてもよい。液滴吐出法を用いる場合、いずれの材料を用いるとしても、その表面張力と粘度は、溶媒の濃度を調整したり、界面活性剤等を加えたりして適宜調整する。
半導体層上の酸化膜を除去し、半導体層103、半導体層104、半導体層105、及び半導体層106を覆うゲート絶縁層107を形成する。ゲート絶縁層107はプラズマCVD法またはスパッタ法などを用い、厚さを10〜150nmとして珪素を含む絶縁膜で形成する。ゲート絶縁層107としては、窒化珪素、酸化珪素、酸化窒化珪素、窒化酸化珪素に代表される珪素の酸化物材料又は窒化物材料等の公知の材料で形成すればよく、積層でも単層でもよい。本実施の形態では、ゲート絶縁層は窒化珪素膜、酸化珪素膜、窒化珪素膜の3層の積層を用いる。またそれらや、酸化窒化珪素膜の単層、2層からなる積層でも良い。好適には、緻密な膜質を有する窒化珪素膜を用いるとよい。さらに半導体層とゲート絶縁層の間に、膜厚1〜100nm、好ましくは1〜10nm、さらに好ましくは2〜5nmである膜厚の薄い酸化珪素膜を形成してもよい。薄い酸化珪素膜の形成方法としては、GRTA法、LRTA法等を用いて半導体領域表面を酸化し、熱酸化膜を形成することで、膜厚の薄い酸化珪素膜を形成することができる。なお、低い成膜温度でゲートリーク電流に少ない緻密な絶縁膜を形成するには、アルゴンなどの希ガス元素を反応ガスに含ませ、形成される絶縁膜中に混入させると良い。
次いで、ゲート絶縁層107上にゲート電極層として用いる膜厚20〜100nmの第1の導電膜108と、膜厚100〜400nmの第2の導電膜109とを積層して形成する(図6(B)参照。)。第1の導電膜108及び第2の導電膜109は、スパッタリング法、蒸着法、CVD法等の公知の手法により形成することができる。第1の導電膜108及び第2の導電膜109はタンタル(Ta)、タングステン(W)、チタン(Ti)、モリブデン(Mo)、アルミニウム(Al)、銅(Cu)、クロム(Cr)、ネオジウム(Nd)から選ばれた元素、又は前記元素を主成分とする合金材料もしくは化合物材料で形成すればよい。また、第1の導電膜108及び第2の導電膜109としてリン等の不純物元素をドーピングした多結晶シリコン膜に代表される半導体膜や、AgPdCu合金を用いてもよい。また、2層構造に限定されず、例えば、第1の導電膜として膜厚50nmのタングステン膜、第2の導電膜として膜厚500nmのアルミニウムとシリコンの合金(Al−Si)膜、第3の導電膜として膜厚30nmの窒化チタン膜を順次積層した3層構造としてもよい。また、3層構造とする場合、第1の導電膜のタングステンに代えて窒化タングステンを用いてもよいし、第2の導電膜のアルミニウムとシリコンの合金(Al−Si)膜に代えてアルミニウムとチタンの合金膜(Al−Ti)を用いてもよいし、第3の導電膜の窒化チタン膜に代えてチタン膜を用いてもよい。また、単層構造であってもよい。本実施の形態では、第1の導電膜108として窒化タンタル(TaN)を膜厚30nm形成し、第2の導電膜109としてタングステン(W)を膜厚370nm形成する。
次に、フォトリソグラフィ法を用いてレジストからなるマスク110a、マスク110b、マスク110c、マスク110d、及びマスク110fを形成し、第1の導電膜108及び第2の導電膜108をパターニングし、第1のゲート電極層121、第1のゲート電極層122、導電層123、第1のゲート電極層124、第1のゲート電極層125、及び第1のゲート電極層126、並びに導電層111、導電層112、導電層113、導電層114、導電層115、及び導電層116を形成する(図6(C)参照。)。ICP(Inductively Coupled Plasma:誘導結合型プラズマ)エッチング法を用い、エッチング条件(コイル型の電極層に印加される電力量、基板側の電極層に印加される電力量、基板側の電極温度等)を適宜調節することにより、第1のゲート電極層121、第1のゲート電極層122、導電層123、第1のゲート電極層124、第1のゲート電極層125、及び第1のゲート電極層126、並びに導電層111、導電層112、導電層113、導電層114、導電層115、及び導電層116を所望のテーパー形状を有するようにエッチングすることができる。また、テーパー形状は、マスク110a、マスク110b、マスク110c、マスク110d、及びマスク110fの形状によっても角度等を制御することができる。なお、エッチング用ガスとしては、Cl2、BCl3、SiCl4もしくはCCl4などを代表とする塩素系ガス、CF4、CF5、SF6もしくはNF3などを代表とするフッ素系ガス又はO2を適宜用いることができる。本実施の形態では、CF5、Cl2、O2からなるエッチング用ガスを用いて第2の導電膜109のエッチングを行い、CF5、Cl2からなるエッチング用ガスを用いて第1の導電膜108を連続してエッチングする。
次に、マスク110a、マスク110b、マスク110c、マスク110d、及びマスク110fを用いて、導電層111、導電層112、導電層113、導電層114、導電層115、及び導電層116をパターニングする。このとき、導電層を形成する第2の導電膜109と、第1のゲート電極層を形成する第1の導電膜108との選択比の高いエッチング条件で、導電層をエッチングする。このエッチングによって、導電層111、導電層112、導電層113、導電層114、導電層115、及び導電層116をエッチングし、第2のゲート電極層131、第2のゲート電極層132、導電層133、第2のゲート電極層134、第2のゲート電極層135、及び第2のゲート電極層136を形成する。本実施の形態では、第3導電層もテーパー形状を有しているが、そのテーパー角度は、第1のゲート電極層121、第1のゲート電極層122、導電層123、第1のゲート電極層124、第1のゲート電極層125、及び第1のゲート電極層126の有するテーパー角度より大きい。なおテーパー角度とは第1のゲート電極層、第2のゲート電極層、導電層表面に対する側面の角度である。よって、テーパー角度を大きくし、90度の場合導電層は垂直な側面を有しており、テーパー形状を有さなくなる。本実施の形態では、第2のゲート電極層を形成するためのエッチング用ガスとしてCl2、SF6、O2を用いる。
本実施の形態では第1のゲート電極層、導電層、及び第2のゲート電極層をテーパー形状を有する様に形成するため、2層のゲート電極層両方がテーパー形状を有している。しかし、本発明はそれに限定されず、ゲート電極層の一層のみがテーパー形状を有し、他方は異方性エッチングによって垂直な側面を有していてもよい。本実施の形態のように、テーパー角度も積層するゲート電極層間で異なっていても良いし、同一でもよい。テーパー形状を有することによって、その上に積層する膜の被覆性が向上し、欠陥が軽減されるので信頼性が向上する。
以上の工程によって、周辺駆動回路領域204に第1のゲート電極層121及び第2のゲート電極層131からなるゲート電極層117、第1のゲート電極層122及び第2のゲート電極層132からなるゲート電極層118、画素領域206に第1のゲート電極層124及び第2のゲート電極層134からなるゲート電極層127、第1のゲート電極層125及び第2のゲート電極層135からなるゲート電極層128、第1のゲート電極層126及び第2のゲート電極層136からなるゲート電極層129、接続領域205に導電層123及び導電層133からなる導電層130を形成することができる(図6(D)参照。)。本実施の形態では、ゲート電極層の形成をドライエッチングで行うがウェットエッチングでもよい。
ゲート電極層を形成する際のエッチング工程によって、ゲート絶縁層107は多少エッチングされ、膜厚が減る(いわゆる膜減り)ことがある。
ゲート電極層を形成する際、ゲート電極層の幅を細くすることによって、高速動作が可能な薄膜トランジスタを形成することができる。ゲート電極層をチャネル方向の幅を細く形成する2つの方法を以下に示す。
第1の方法はゲート電極層のマスクを形成した後、マスクを幅方向にエッチング、アッシング等によりスリミングして、さらに幅の細いマスクを形成する。あらかじめ幅細い形状に形成されたマスクを用いることによって、ゲート電極層も幅細い形状に形成することができる。
次に、第2の方法は通常のマスクを形成し、そのマスクを用いてゲート電極層を形成する。次に得られたゲート電極層を幅方向にさらにサイドエッチングして細らせる。よって最終的に幅の細いゲート電極層を形成することができる。以上の工程を経ることによって、後にチャネル長の短い薄膜トランジスタを形成することが可能であり、高速度動作が可能な薄膜トランジスタを作製することが可能である。
次に、ゲート電極層117、ゲート電極層118、ゲート電極層127、ゲート電極層128、ゲート電極層129、導電層130をマスクとして、n型を付与する不純物元素151を添加し、第1のn型不純物領域140a、第1のn型不純物領域140b、第1のn型不純物領域141a、第1のn型不純物領域141b、第1のn型不純物領域142a、第1のn型不純物領域142b、第1のn型不純物領域142c、第1のn型不純物領域143a、第1のn型不純物領域143bを形成する(図7(A)参照。)。本実施の形態では、不純物元素を含むドーピングガスとしてホスフィン(PH3)(Pの組成比率は5%)を用い、ガス流量80sccm、ビーム電流54μA/cm、加速電圧50kV、添加するドーズ量7.0×1013ions/cm2でドーピングを行う。ここでは、第1のn型不純物領域140a、第1のn型不純物領域140b、第1のn型不純物領域141a、第1のn型不純物領域141b、第1のn型不純物領域142a、第1のn型不純物領域142b、第1のn型不純物領域142c、第1のn型不純物領域143a、第1のn型不純物領域143bに、n型を付与する不純物元素が1×1017〜5×1018/cm3程度の濃度で含まれるように添加する。本実施の形態では、n型を付与する不純物元素としてリン(P)を用いる。
本実施の形態では、不純物領域がゲート絶縁層を介してゲート電極層と重なる領域をLov領域と示し、不純物領域がゲート絶縁層を介してゲート電極層と重ならない領域をLoff領域と示す。図7では、不純物領域においてハッチングと白地で示されているが、これは、白地部分に不純物元素が添加されていないということを示すのではなく、この領域の不純物元素の濃度分布がマスクやドーピング条件を反映していることを直感的に理解できるようにしたためである。なお、このことは本明細書の他の図面においても同様である。
次に半導体層103、半導体層105の一部、半導体層106を覆うマスク153a、マスク153b、マスク153c、及びマスク153dを形成する。マスク153a、マスク153b、マスク153c、マスク153d、第2のゲート電極層132をマスクとしてn型を付与する不純物元素152を添加し、第2のn型不純物領域144a、第2のn型不純物領域144b、第3のn型不純物領域145a、第3のn型不純物領域145b、第2のn型不純物領域147a、第2のn型不純物領域147b、第2のn型不純物領域147c、第3のn型不純物領域148a、第3のn型不純物領域148b、第3のn型不純物領域148c、第3のn型不純物領域148dが形成される(図7(B)参照。)。本実施の形態では、不純物元素を含むドーピングガスとしてPH3(Pの組成比率は5%)を用い、ガス流量80sccm、ビーム電流540μA/cm、加速電圧70kV、添加するドーズ量5.0×1015ions/cm2でドーピングを行う。ここでは、第2のn型不純物領域144a、第2のn型不純物領域144bにn型を付与する不純物元素が5×1019〜5×1020/cm3程度の濃度で含まれるように添加する。第3のn型不純物領域145a、第3のn型不純物領域145bは、第3のn型不純物領域148a、第3のn型不純物領域148b、第3のn型不純物領域148c、第3のn型不純物領域148dと同程度、もしくは少し高めの濃度でn型を付与する不純物元素を含むように形成される。また、半導体層104にチャネル形成領域146、半導体層105にチャネル形成領域149a及びチャネル形成領域149bが形成される。
第2のn型不純物領域144a、第2のn型不純物領域144b、第2のn型不純物領域147a、第2のn型不純物領域147b、第2のn型不純物領域147cは高濃度n型不純物領域であり、ソース、ドレインとして機能する。一方、第3のn型不純物領域145a、第3のn型不純物領域145b、第3のn型不純物領域148a、第3のn型不純物領域148b、第3のn型不純物領域148c、第3のn型不純物領域148dは低濃度不純物領域であり、LDD(LightlyDoped Drain)領域となる。n型不純物領域145a、n型不純物領域145bは、ゲート絶縁層107を介して、第1のゲート電極層122に覆われているのでLov領域であり、ドレイン近傍の電界を緩和し、ホットキャリアによるオン電流の劣化を抑制することが可能である。この結果、高速動作が可能な薄膜トランジスタを形成することができる。一方、第3のn型不純物領域148a、第3のn型不純物領域148b、第3のn型不純物領域148c、第3のn型不純物領域148dはゲート電極層127、ゲート電極層128に覆われていないLoff領域に形成されるため、ドレイン近傍の電界を緩和してホットキャリア注入による劣化を防ぐとともに、オフ電流を低減する効果がある。この結果、信頼性の高く、低消費電力の半導体装置を作製することが可能である。
次に、マスク153a、マスク153b、マスク153c及びマスク153dを除去し、半導体層103、半導体層105を覆うマスク155a、マスク155bを形成する。マスク155a、マスク155b、ゲート電極層117及びゲート電極層129をマスクとしてp型を付与する不純物元素154を添加し、第1のp型不純物領域160a、第1のp型不純物領域160b、第1のp型不純物領域163a、第1のp型不純物領域163b、第2のp型不純物領域161a、第2のp型不純物領域161b、第2のp型不純物領域164a、第2のp型不純物領域164bが形成される(図7(C)参照。)。本実施の形態では、不純物元素としてボロン(B)を用いるため、不純物元素を含むドーピングガスとしてジボラン(B26)(Bの組成比率は15%)を用い、ガス流量70sccm、ビーム電流180μA/cm、加速電圧80kV、添加するドーズ量2.0×1015ions/cm2でドーピングを行う。ここでは、第1のp型不純物領域160a、第1のp型不純物領域160b、第1のp型不純物領域163a、第1のp型不純物領域163b、第2のp型不純物領域161a、第2のp型不純物領域161b、第2のp型不純物領域164a、第2のp型不純物領域164bにp型を付与する不純物元素が1×1020〜5×1021/cm3程度の濃度で含まれるように添加する。本実施の形態では、第2のp型不純物領域161a、第2のp型不純物領域161b、第2のp型不純物領域164a、第2のp型不純物領域164bは、ゲート電極層117及びゲート電極層129の形状を反映し、自己整合的に第1のp型不純物領域160a、第1のp型不純物領域160b、第1のp型不純物領域163a、第1のp型不純物領域163bより低濃度となるように形成する。また、半導体層103にチャネル形成領域162、半導体層106にチャネル形成領域165が形成される。
第2のn型不純物領域144a、第2のn型不純物領域144b、第2のn型不純物領域147a、第2のn型不純物領域147b、第2のn型不純物領域147cは高濃度n型不純物領域であり、ソース、ドレインとして機能する。一方、第2のp型不純物領域161a、第2のp型不純物領域161b、第2のp型不純物領域164a、第2のp型不純物領域164bは低濃度不純物領域であり、LDD(LightlyDoped Drain)領域となる。第2のp型不純物領域161a、第2のp型不純物領域161b、第2のp型不純物領域164a、第2のp型不純物領域164bは、ゲート絶縁層107を介して、第1のゲート電極層121、第1のゲート電極層126に覆われているのでLov領域であり、ドレイン近傍の電界を緩和し、ホットキャリアによるオン電流の劣化を抑制することが可能である。
マスク155a、マスク155bをO2アッシングやレジスト剥離液により除去し、酸化膜も除去する。その後、ゲート電極層の側面を覆うように、絶縁膜、いわゆるサイドウォールを形成してもよい。サイドウォールは、プラズマCVD法や減圧CVD(LPCVD)法を用いて、珪素を有する絶縁膜により形成することができる。
不純物元素を活性化するために加熱処理、強光の照射、又はレーザ光の照射を行ってもよい。活性化と同時にゲート絶縁層へのプラズマダメージやゲート絶縁層と半導体層との界面へのプラズマダメージを回復することができる。
次いで、ゲート電極層、ゲート絶縁層を覆う層間絶縁層を形成する。本実施の形態では、絶縁膜167と絶縁膜168との積層構造とする(図8(A)参照。)。絶縁膜167として窒化酸化珪素膜を膜厚200nm形成し、絶縁膜168として酸化窒化絶縁膜を膜厚800nm形成し、積層構造とする。また、ゲート電極層、ゲート絶縁層を覆って、酸化窒化珪素膜を膜厚30nm形成し、窒化酸化珪素膜を膜厚140nm形成し、酸化窒化珪素膜を膜厚800nm形成し、3層の積層構造としてもよい。本実施の形態では、絶縁膜167及び絶縁膜168を下地膜と同様にプラズマCVD法を用いて連続的に形成する。絶縁膜167及び絶縁膜168は窒化珪素膜に限定されるものでなく、スパッタ法、またはプラズマCVDを用いた窒化酸化珪素膜、酸化窒化珪素膜、酸化珪素膜でもよく、他の珪素を含む絶縁膜を単層または3層以上の積層構造として用いても良い。
さらに、窒素雰囲気中で、300〜550℃で1〜12時間の熱処理を行い、半導体層を水素化する工程を行う。好ましくは、400〜500℃で行う。この工程は層間絶縁層である絶縁膜167に含まれる水素により半導体層のダングリングボンドを終端する工程である。本実施の形態では、410度(℃)で加熱処理を行う。
絶縁膜167、絶縁膜168としては他に窒化アルミニウム(AlN)、酸化窒化アルミニウム(AlON)、窒素含有量が酸素含有量よりも多い窒化酸化アルミニウム(AlNO)または酸化アルミニウム、ダイアモンドライクカーボン(DLC)、窒素含有炭素膜(CN)その他の無機絶縁性材料を含む物質から選ばれた材料で形成することができる。また、シロキサン材料を用いてもよい。なお、シロキサン材料とは、Si−O−Si結合を含む樹脂に相当する。シロキサンは、シリコン(Si)と酸素(O)との結合で骨格構造が構成される。置換基として、少なくとも水素を含む有機基(例えばアルキル基、芳香族炭化水素)が用いられる。置換基として、フルオロ基を用いてもよい。または置換基として、少なくとも水素を含む有機基と、フルオロ基とを用いてもよい。また、有機絶縁性材料を用いてもよく、有機材料としては、ポリイミド、アクリル、ポリアミド、ポリイミドアミド、レジスト又はベンゾシクロブテン、ポリシラザンを用いることができる。平坦性のよい塗布法によってされる塗布膜を用いてもよい。
次いで、レジストからなるマスクを用いて絶縁膜167、絶縁膜168、ゲート絶縁層107に半導体層に達するコンタクトホール(開口部)を形成する。エッチングは、用いる材料の選択比によって、一回で行っても複数回行っても良い。本実施の形態では、酸化窒化珪素膜である絶縁膜168と、窒化酸化珪素膜である絶縁膜167及びゲート絶縁層107と選択比が取れる条件で、第1のエッチングを行い、絶縁膜168を除去する。次に第2のエッチングによって、絶縁膜167及びゲート絶縁層107を除去し、ソース領域又はドレイン領域である第1のp型不純物領域160a、第1のp型不純物領域160b、第1のp型不純物領域163a、第1のp型不純物領域163b、第2のn型不純物領域144a、第2のn型不純物領域144b、第2のn型不純物領域147a、第2のn型不純物領域147bに達する開口部を形成する。本実施の形態では、第1のエッチングをウェットエッチングによって行い、第2のエッチングをドライエッチングによって行う。ウェットエッチングのエッチャントは、フッ化素水素アンモニウム及びフッ化アンモニウムを含む混合溶液のようなフッ酸系の溶液を用いるとよい。エッチング用ガスとしては、Cl2、BCl3、SiCl4もしくはCCl4などを代表とする塩素系ガス、CF4、SF6もしくはNF3などを代表とするフッ素系ガス又はO2を適宜用いることができる。また用いるエッチング用ガスに不活性気体を添加してもよい。添加する不活性元素としては、He、Ne、Ar、Kr、Xeから選ばれた一種または複数種の元素を用いることができる。
開口部を覆うように導電膜を形成し、導電膜をエッチングして各ソース領域又はドレイン領域の一部とそれぞれ電気的に接続するソース電極層又はドレイン電極層169a、ソース電極層又はドレイン電極層169b、ソース電極層又はドレイン電極層170a、ソース電極層又はドレイン電極層170b、ソース電極層又はドレイン電極層171a、ソース電極層又はドレイン電極層171b、ソース電極層又はドレイン電極層172a、ソース電極層又はドレイン電極層172b、配線層156を形成する。ソース電極層又はドレイン電極層は、PVD法、CVD法、蒸着法等により導電膜を成膜した後、所望の形状にエッチングして形成することができる。また、液滴吐出法、印刷法、電界メッキ法等により、所定の場所に選択的に導電層を形成することができる。更にはリフロー法、ダマシン法を用いても良い。ソース電極層又はドレイン電極層の材料は、Ag、Au、Cu、Ni、Pt、Pd、Ir、Rh、W、Al、Ta、Mo、Cd、Zn、Fe、Ti、Zr、Ba等の金属又は、前記金属同士、前記金属とSi、Geの合金、若しくはその金属窒化物を用いて形成する。また、これらの積層構造としても良い。本実施の形態では、チタン(Ti)を膜厚100nm形成し、アルミニウムを膜厚700nm形成し、チタン(Ti)を膜厚100nm形成し、所望な形状にパターニングする。チタン膜に挟まれるように形成されるアルミニウム膜は、膜厚500nm以上2000nmが好ましく、チタン膜(膜厚100nm)、アルミニウム膜(膜厚1500nm〜膜厚2000nm)、チタン膜(膜厚100nm)の積層としてもよい。
以上の工程で周辺駆動回路領域204にLov領域にp型不純物領域を有するpチャネル型薄膜トランジスタ173、Lov領域にnチャネル型不純物領域を有するnチャネル型薄膜トランジスタ174を、接続領域に、導電層177を、画素領域206にLoff領域にn型不純物領域を有するマルチチャネル型のnチャネル型薄膜トランジスタ175、Lov領域にp型不純物領域を有するpチャネル型薄膜トランジスタ176を有するアクティブマトリクス基板を作製することができる(図8(B)参照。)。
そして、アクティブマトリクス基板は、自発光素子を有する発光装置、液晶素子を有する液晶表示装置、その他の表示装置に用いることができる。またCPU(中央演算処理装置)に代表される各種プロセッサやIDチップを搭載したカード等の半導体装置に用いることができる。
本実施の形態に限定されず、薄膜トランジスタはチャネル形成領域が一つ形成されるシングルゲート構造でも、二つ形成されるダブルゲート構造もしくは三つ形成されるトリプルゲート構造であっても良い。また、周辺駆動回路領域の薄膜トランジスタも、シングルゲート構造、ダブルゲート構造もしくはトリプルゲート構造であっても良い。
なお、本実施の形態で示した薄膜トランジスタの作製方法に限らず、トップゲート型(プレーナー型)、ボトムゲート型(逆スタガ型)、あるいはチャネル領域の上下にゲート絶縁膜を介して配置された2つのゲート電極層を有する、デュアルゲート型やその他の構造においても適用できる。
次に、ソース電極層又はドレイン電極層172bと接するように、第1の電極層395(画素電極層ともいう。)を形成する。第1の電極層は陽極、または陰極として機能し、Ti、TiN、TiSiXY、Ni、W、WSiX、WNX、WSiXY、NbN、Cr、Pt、Zn、Sn、In、またはMoから選ばれた元素、または前記元素を主成分とする合金材料もしくは化合物材料を主成分とする膜またはそれらの積層膜を総膜厚100nm〜800nmの範囲で用いればよい。
本実施の形態では、表示素子として発光素子を用い、発光素子からの光を第1の電極層395側から取り出す構造のため、第1の電極層395が透光性を有する。第1の電極層395として、透明導電膜を形成し、所望の形状にエッチングすることで第1の電極層395を形成する。本発明で用いる第1の電極層395として、酸化珪素を含む酸化インジウムスズ(酸化珪素を含むインジウム錫酸化物ともいう、以下、「ITSO」という。)、酸化亜鉛、酸化スズ、酸化インジウムなどを用いてもよい。この他、酸化インジウムに2〜20atomic%の酸化亜鉛(ZnO)を混合した酸化インジウム酸化亜鉛合金などの透明導電膜を用いることができる。第1の電極層395として上記透明導電膜の他に、窒化チタン膜またはチタン膜を用いても良い。この場合、透明導電膜を成膜した後に、窒化チタン膜またはチタン膜を、光が透過する程度の膜厚(好ましくは、5nm〜30nm程度)で成膜する。本実施の形態では、第1の電極層395として、酸化インジウムスズと酸化珪素を用いたITSOを用いる。本実施の形態では、ITSO膜を、インジウム錫酸化物に1〜10[%]の酸化珪素(SiO2)を混合したターゲットを用い、Arガス流量を120sccm、O2ガス流量を5sccm、圧力を0.25Pa、電力3.2kWとしてスパッタ法により膜厚395nmで成膜する。第1の電極層395は、その表面が平坦化されるように、CMP法、ポリビニルアルコール系の多孔質体で拭浄し、研磨しても良い。またCMP法を用いた研磨後に、第1の電極層395の表面に紫外線照射、酸素プラズマ処理などを行ってもよい。
第1の電極層395を形成後、加熱処理を行ってもよい。この加熱処理により、第1の電極層395中に含まれる水分は放出される。よって、第1の電極層395は脱ガスなどを生じないため、第1の電極層上に水分によって劣化しやすい発光材料を形成しても、発光材料は劣化せず、信頼性の高い表示装置を作製することができる。本実施の形態では、第1の電極層395にITSOを用いているので、ベークを行ってもITO(酸化インジウム酸化スズ合金)のように結晶化せず、アモルファス状態のままである。従って、ITSOは、ITOよりも平坦性が高く、有機化合物を含む層が薄くとも陰極とのショートが生じにくい。
次に、第1の電極層395の端部、ソース電極層又はドレイン電極層を覆う絶縁物(絶縁層)186(バンク、隔壁、障壁、土手などと呼ばれる)を形成する(図9(B)参照。)。また同工程で外部端子接続領域202に絶縁物187a、絶縁物187bを形成する。
フルカラー表示を行うためには、第1の電極層上に電界発光層を形成する際、RGBの発光を行う電界発光層をそれぞれ作り分けなければならない。よって、他色の電界発光層を形成する時は、その画素電極層(第1の電極層)はマスクによって覆われている。マスクは金属材料などからなる膜状の形態を用いることができる。このとき、マスクは隔壁となる絶縁物186上に設けられ、支持されるが、たわみやよじれなどによって、画素電極層に接っする可能性があり、画素電極層に傷を付けてしまう。画素電極層に傷などにより形状不良が生じると、発光不良や、表示不良などを引き起こし、画質の低下を招く。よって信頼性も性能も低下してしまう。
本発明においては画素電極層である第1の電極層395上に絶縁物186と同等の膜厚でスペーサ199を形成する。また、隔壁として画素電極層周辺に形成される絶縁物186表面は、絶縁物186の被形成領域に形成されている形成物の高さが反映された凹凸を有する形状となる。よって、画素電極層である第1の電極層395表面からの絶縁物186表面までの高さが、高く形成され、絶縁物186の頂上面がスペーサーとしての機能を果たすことができる。電界発光層蒸着時に用いるマスク763はこれらのスペーサ767や、隔壁として画素電極層周辺を覆う絶縁物によって支持されるので、第1の電極層に接触しなくなる。よって、マスクによる第1の電極層への形状不良は防止され、第1の電極層は発光不良、表示不良を引き起こすことなく、信頼性の高い高画質な表示装置とすることができる。
本実施の形態ではスペーサ199は、隔壁である絶縁物186と同材料、同工程で形成されるが、別工程で形成されても良い。スペーサの形状や大きさは限定されず、画素領域の大きさや、開口率などを考慮して設定すればよい。本実施の形態では、図9(B)で示すような柱状で上部が半球のように丸みを帯びた形状としており、高さは1μm〜2μm(好ましくは1μm以上1.5μm以下)である。
スペーサの形状の例を図25及び図24を用いて説明する。図25、図24のように隔壁である絶縁物(絶縁層)と、スペーサとが連続的につながって形成していてもよい。図25(A1)、(B1)、図24(A1)、(B1)は画素領域の上面図であり、図25(A2)、(B2)、図24(A2)、(B2)は図25(A1)、(B1)、図24(A1)、(B1)における線X1−Y1、X2−Y2、X3−Y3、X4−Y4の断面図である。図25(A1)及び(A2)において、基板600、下地膜601a、下地膜601b、ゲート絶縁層602、絶縁膜603、絶縁膜604上に画素電極層である第1の電極層607が形成されている。第1の電極層607の端部を覆うようにして隔壁である絶縁物608が形成され、絶縁物608と同材料、同工程でスペーサ609が形成されている。
図25(A1)及び(A2)において、スペーサ609は、絶縁物608と接するように形成され、第1の電極層上を、第1の電極層607を対角線上に横切るように連続して形成されている。このように連続的にスペーサ609を形成すると、マスクは移動中もいつもスペーサ609に支持されるので、第1の電極層607に接すし、第1の電極層607の形状不良を引き起こすことを防止することができる。
図25(B1)及び(B2)において、基板610、下地膜611a、下地膜611b、ゲート絶縁層612、絶縁膜613、絶縁膜614上に画素電極層である第1の電極層617が形成されている。第1の電極層617の端部を覆うようにして隔壁である絶縁物618が形成され、絶縁物608と同材料、同工程でスペーサ619が形成されている。
図25(B1)及び(B2)において、スペーサ619は、絶縁物618と接するように形成され、第1の電極層上を、第1の電極層617の短辺方向に横切るように連続して、2個所において形成されている。このように複数個所に連続的にスペーサ619を形成すると、マスクは移動中もいつもスペーサ619に支持されるので、第1の電極層617に接すし、第1の電極層617の形状不良を引き起こすことを防止することができる。
図24(A1)及び(A2)において、基板620、下地膜621a、下地膜621b、ゲート絶縁層622、絶縁膜623、絶縁膜624上に画素電極層である第1の電極層627が形成されている。第1の電極層627の端部を覆うようにして隔壁である絶縁物628が形成され、絶縁物628と同材料、同工程でスペーサ629が形成されている。
図24(A1)及び(A2)において、スペーサ629は、絶縁物628と接するように形成され、第1の電極層上を、第1の電極層627の長辺方向及び短辺方向に横切るように連続して、格子状に形成されている。このようにスペーサ629を格子状に連続的に形成すると、マスクは移動中もいつもスペーサ629に支持されるので、第1の電極層627に接し、第1の電極層627の形状不良を引き起こすことを防止することができる。
図24(B1)及び(B2)において、基板630、下地膜631a、下地膜631b、ゲート絶縁層632、絶縁膜633、絶縁膜634上に画素電極層である第1の電極層637が形成されている。第1の電極層637の端部を覆うようにして隔壁である絶縁物638が形成され、絶縁物638と同材料、同工程でスペーサ639が形成されている。
図24(B1)及び(B2)において、スペーサ639は、絶縁物638と接するように形成され、第1の電極層637上を絶縁物638との界面に対して斜めに数度横切るように形成されている。本実施の形態では、第1の電極層637と絶縁物との界面の短軸と、スペーサ639との角度を45度とする。このようにスペーサ639を連続的に形成すると、マスクは移動中もいつもスペーサ639に支持されるので、第1の電極層637に接し、第1の電極層637の形状不良を引き起こすことを防止することができる。
図24(A2)に示すように、スペーサ629は、テーパーを有する形状をしている。このようにスペーサは、図25(A2)及び図24(B2)のように概略直方体でもよく、円柱、角柱、円錐、角錐、テーパー形状を有しているものなど様々な形状のものを用いることができる。
図25及び図24において、スペーサは、隔壁となる絶縁物と接して形成されているが、接さず、離れて形成されていてもよい。
スペーサは、酸化珪素、窒化珪素、酸化窒化珪素、酸化アルミニウム、窒化アルミニウム、酸窒化アルミニウムその他の無機絶縁性材料、又はアクリル酸、メタクリル酸及びこれらの誘導体、又はポリイミド(polyimide)、芳香族ポリアミド、ポリベンゾイミダゾール(polybenzoimidazole)などの耐熱性高分子、又はシロキサン樹脂材料を用いてもよい。本実施の形態ではスペーサ199にアクリルを用いる。
本実施の形態では、絶縁物186にアクリルを用いる。また絶縁物186に絶縁膜181と同材料を用い、同工程で形成すると、製造コストを削減することができる。また、塗布成膜装置やエッチング装置などの装置の共通化によるコストダウンが図れる。
絶縁物186は、酸化珪素、窒化珪素、酸化窒化珪素、酸化アルミニウム、窒化アルミニウム、酸窒化アルミニウムその他の無機絶縁性材料、又はアクリル酸、メタクリル酸及びこれらの誘導体、又はポリイミド(polyimide)、芳香族ポリアミド、ポリベンゾイミダゾール(polybenzimidazole)などの耐熱性高分子、又はシロキサン系材料を出発材料として形成された珪素、酸素、水素からなる化合物のうちSi−O−Si結合を含む無機シロキサン、珪素上の水素がメチルやフェニルのような有機基によって置換された有機シロキサン系の絶縁性材料で形成することができる。アクリル、ポリイミド等の感光性、非感光性の材料を用いて形成してもよい。絶縁物186は曲率半径が連続的に変化する形状が好ましく、上に形成される電界発光層188、第2の電極層189の被覆性が向上する。
接続領域205において、絶縁物186は、開口部182の側面の絶縁膜180及び絶縁膜181の端部を覆うように形成されている。パターニングによって段差を有するように加工された絶縁膜180及び絶縁膜181の端部は、その急激な段差のため、その上に積層する第2の電極層189の被覆性が悪い。よって本発明のように、開口部周辺の段差を絶縁物186によって覆い、段差をなだらかにすることで、積層する第2の電極層189の被覆性を向上させることができる。接続領域205において、第2の電極層と同工程、同材料で形成される配線層は配線層156と電気的に接続する。本実施の形態では、第2の電極層189は配線層156と直接接して電気的に接続されているが、他の配線を介して電気的に接続されてもよい。
絶縁物186、スペーサ199は、ディップ、スプレー塗布、ドクターナイフ、ロールコーター、カーテンコーター、ナイフコーター、CVD法、蒸着法等を採用することができる。液滴吐出法により絶縁物186、スペーサ199を形成してもよい。液滴吐出法を用いた場合には材料液を節約することができる。また、液滴吐出法のようにパターンが転写、または描写できる方法、例えば印刷法(スクリーン印刷やオフセット印刷などパターンが形成される方法)なども用いることができる。
また、絶縁物186、スペーサ199を形成した後、その平坦性を高めるために表面を圧力によってプレスして平坦化してもよい。プレスの方法としては、ローラー状のものを表面に走査することによって、凹凸をならすように軽減したり、平坦な板状な物で表面を垂直にプレスしてもよい。プレスする時に、加熱工程を行っても良い。また溶剤等によって表面を軟化、または溶解させエアナイフで表面の凹凸部を除去しても良い。また、CMP法を用いて研磨しても良い。
スペーサ199を絶縁物186と異なる材料、異なる工程で形成する場合、絶縁物186と形状や膜厚が異なるスペーサを自由に形成することができる。本実施の形態では、スペーサ199は複数でもよく、マスクのスペーサによる支持領域が増えるので、マスクはさらに安定して設置することができる。
また、さらに信頼性を向上させるため、電界発光層(有機化合物を含む層)188の形成前に真空加熱を行って脱気を行うことが好ましい。例えば、有機化合物材料の蒸着を行う前に、基板に含まれるガスを除去するために減圧雰囲気や不活性雰囲気で200〜400℃、好ましくは250〜350℃の加熱処理を行うことが望ましい。またそのまま大気に晒さずに電界発光層188を真空蒸着法や、減圧下の液滴吐出法で形成することが好ましい。この熱処理で、第1の電極層となる導電膜や絶縁層(隔壁)に含有、付着している水分を放出することができる。この加熱処理は、真空を破らず、真空のチャンパー内を基板が輸送できるのであれば、先の加熱工程と兼ねることもでき、先の加熱工程を絶縁層(隔壁)形成後に、一度行えばよい。ここでは、層間絶縁膜と絶縁物(隔壁)とを高耐熱性を有する物質で形成すれば信頼性向上のための加熱処理工程を十分行うことができる。
第1の電極層395の上には電界発光層188が形成される。なお、図1では一画素しか図示していないが、本実施の形態ではR(赤)、G(緑)、B(青)の各色に対応した電界電極層を作り分けている。本実施の形態では電界発光層188として、赤色(R)、緑色(G)、青色(B)の発光を示す材料を、それぞれ蒸着マスクを用いた蒸着法等によって選択的に形成する様子を図18に示す。図18は赤色の発光を示す材料を形成する工程を示している。本実施の形態では、各色を別の蒸着装置及び蒸着マスクを用いてそれぞれ形成する方法を用いるが、3色の発光材料を同チャンバーで一つのマスクを動かしながら形成することもできる。
図18(A)は、蒸着工程の概略図であり、図18(B)は蒸着源761側から見た素子基板及び蒸着マスクの図である。図18(A)に示すように、蒸着装置のチャンバー760内に、マスクの位置を制御し、素子基板764への脱着を行う磁性体765、素子基板764、マスク763、シャッター762、蒸着源761が設けられている。磁性体765は制御装置772によって矢印770方向に移動し、素子基板764とマスク763とのアライメントを合わせるため、カメラ771a、カメラ771bで観察する。その他、蒸着装置には、蒸着源を加熱するヒーターや、膜厚を制御するための水晶振動子、それぞれの部分において温度や位置を制御する制御装置などが設けられている。素子基板764は蒸着源761に向かって素子側が下向きになるように設置されており、蒸着源761側に向かって、素子基板764に近接してマスク763、マスク763と蒸着源761との間に蒸着の開始終了を制御するシャッター762が設けられている。マスク763は金属材料からできており、磁性を有するので、マスク763の矢印770方向に示す上下の位置制御は、磁性材料からなる磁性体765で行う。
図18(B)は、蒸着源761側からみマスク763及び素子基板764であり、マスク763は素子基板764の素子側に、磁性体765の磁力によって密着するように設置されている。また、各画素の配列は、赤・緑・青に対応した画素をストライプ状に配列したストライプ配列、1ライン毎に半ピッチずらしたデルタ配列、赤・緑・青に対応した副画素を斜めに配列するモザイク配列のいずれの配列方法を採用してもよい。ストライプ配列は、線、図形、文字の表示などに適しているため、モニターに適用することが好ましい。また、モザイク配列は、ストライプ配列よりも自然な画像が得られるため、テレビジョン装置等に適用することが好ましい。また、デルタ配列も自然な画像表示が得られるため、テレビジョン装置等に適用することが好ましい。
本実施の形態では、画素の配列としてストライプ配列を用いており、図18(B)で示すようにマスク763も開口部769a及び開口部769bのように、スリット状の開口部を有するスリット型を用いる。スリット型は、各色において、一度にその色に発光する画素を全部形成することができるため、生産性が高い。スリット型の他に、各画素一つ一つに対応して開口部を有し、スリット型のように連続的な開口部を有さないスロット状の開口部を有するスロット型のマスクも用いることができる。スロット型は、ストライプ配列の画素においては、一色につき複数回(2回以上)の蒸着が必要である場合があるが、配列が直線的でないデルタ配列などには適しており、一つの開口部が小さいためマスクの剛性も高い。
素子基板764には、赤色表示する画素となる画素電極層766a、緑色表示する画素となる画素電極層766b、青色表示する画素となる画素電極層766cが設けられている。図18は、赤色発光材料を形成する場合であるため、赤色表示する画素電極層に開口部769a、開口部769bが対応するようにマスク763は設置されている。
本発明では、画素電極層上に、スペーサを形成する。よって、図18(B)に示す画素電極層にもスペーサ767が設けられている。また、隔壁として画素電極層周辺に形成される絶縁物は、絶縁物下に形成される電極層、配線層、半導体層などによって画素電極層表面からの高さが高く形成され、スペーサとしての機能を果たすことができる。マスク763はこれらのスペーサ767や、隔壁として画素電極層周辺を覆う絶縁物によって支持されるので、たとえマスク763の剛性が弱く、磁力や引力などの関係でよじれやたわみなどが生じたとしても、マスク763が画素電極層766a、画素電極層766b、画素電極層766cに接触するのを防ぐことができる。よって、画素電極層への損傷が生じないので、良好な発光、表示を行うことができる。基板が大型化、高精細化し、マスクの開口部の大型化、遮閉部の細線化に伴い、マスク自体の剛性の弱化が進み、マスクの正確な位置制御が困難になっても、このスペーサによってマスクは支持され、所望な位置に設置することができる。画素電極層上のスペーサと絶縁物を同材料、同工程で形成すれば、工程の短縮、材料の高効率化ができる利点もある。
第1の電極層395上に設けられたスペーサ199は、第1の電極層395上に電界発光層188が形成される際、蒸着マスクによって遮蔽されないため、スペーサ199の表面や周囲にわたって電界発光層188が形成される場合がある。一方、絶縁物186は蒸着マスクによってほぼ遮蔽されているので、電界発光層188が形成されうる場所は、蒸着マスクの開口周辺に近い側端部などである。
次に、電界発光層188の上に導電膜からなる第2の電極層189が設けられる。第2の電極層189としては、仕事関数の小さい材料(Al、Ag、Li、Ca、またはこれらの合金MgAg、MgIn、AlLi、化合物CaF2、またはCaN)を用いればよい。こうして第1の電極層395、電界発光層188及び第2の電極層189からなる発光素子190が形成される。
図5に示した本実施の形態の表示装置において、発光素子190から発した光は、第1の電極層395側から、図5中の矢印の方向に透過して出射される。
第2の電極層189を覆うようにしてパッシベーション膜191を設けることは有効である。パッシベーション膜191としては、窒化珪素、酸化珪素、酸化窒化珪素(SiON)、窒化酸化珪素(SiNO)、窒化アルミニウム(AlN)、酸化窒化アルミニウム(AlON)、窒素含有量が酸素含有量よりも多い窒化酸化アルミニウム(AlNO)または酸化アルミニウム、ダイアモンドライクカーボン(DLC)、窒素含有炭素膜(CN)を含む絶縁膜からなり、該絶縁膜を単層もしくは組み合わせた積層を用いることができる。また、シロキサン材料を用いてもよい。
この際、カバレッジの良い膜をパッシベーション膜として用いることが好ましく、炭素膜、特にDLC膜を用いることは有効である。DLC膜は室温から100℃以下の温度範囲で成膜可能であるため、耐熱性の低い電界発光層119の上方にも容易に成膜することができる。DLC膜は、プラズマCVD法(代表的には、RFプラズマCVD法、マイクロ波CVD法、電子サイクロトロン共鳴(ECR)CVD法、熱フィラメントCVD法など)、燃焼炎法、スパッタ法、イオンビーム蒸着法、レーザ蒸着法などで形成することができる。成膜に用いる反応ガスは、水素ガスと、炭化水素系のガス(例えばCH4、C22、C66など)とを用い、グロー放電によりイオン化し、負の自己バイアスがかかったカソードにイオンを加速衝突させて成膜する。また、CN膜は反応ガスとしてC24ガスとN2ガスとを用いて形成すればよい。DLC膜は酸素に対するブロッキング効果が高く、電界発光層188の酸化を抑制することが可能である。そのため、この後に続く封止工程を行う間に電界発光層188が酸化するといった問題を防止できる。
このように発光素子190が形成された基板100と、封止基板195とをシール材192によって固着し、発光素子を封止する(図5(A)(B)参照。)。本発明の表示装置においては、シール材192と絶縁物186とを接しないように離して形成する。このようにシール材と、絶縁物186とを離して形成すると、絶縁物186に吸湿性の高い有機材料を用いた絶縁材料を用いても、水分が侵入しにくく、発光素子の劣化が防止でき、表示装置の信頼性が向上する。シール材192としては、代表的には可視光硬化性、紫外線硬化性または熱硬化性の樹脂を用いるのが好ましい。例えば、ビスフェノールA型液状樹脂、ビスフェノールA型固形樹脂、含ブロムエポキシ樹脂、ビスフェノールF型樹脂、ビスフェノールAD型樹脂、フェノール型樹脂、クレゾール型樹脂、ノボラック型樹脂、環状脂肪族エポキシ樹脂、エピビス型エポキシ樹脂、グリシジルエステル樹脂、グリジシルアミン系樹脂、複素環式エポキシ樹脂、変性エポキシ樹脂等のエポキシ樹脂を用いることができる。なお、シール材で囲まれた領域には充填材193を充填してもよく、窒素雰囲気下で封止することによって、窒素等を封入してもよい。本実施の形態は、下面出射型のため、充填材193は透光性を有する必要はないが、充填材193を透過して光を取り出す構造の場合は、透光性を有する必要がある。代表的には可視光硬化、紫外線硬化または熱硬化のエポキシ樹脂を用いればよい。以上の工程において、本実施の形態における、発光素子を用いた表示機能を有する表示装置が完成する。また充填材は、液状の状態で滴下し、表示装置内に充填することもできる。
ディスペンサ方式を採用した滴下注入法を図19を用いて説明する。図19の滴下注入法は、制御装置40、撮像手段42、ヘッド43、充填材33、マーカー35、マーカー45は、バリア層34、シール材32、TFT基板30、対向基板20からなる。シール材32で閉ループを形成し、その中にヘッド43より充填材33を1回若しくは複数回滴下する。充填材材料の粘性が高い場合は、連続的に吐出され、繋がったまま被形成領域に付着する。一方、充填材材料の粘性が低い場合には、図19のように間欠的に吐出され充填材が滴下される。そのとき、シール材32と充填材33とが反応することを防ぐため、バリア層34を設けてもよい。続いて、真空中で基板を貼り合わせ、その後紫外線硬化を行って、充填材が充填された状態とする。この充填剤として、乾燥剤などの吸湿性を含む物質を用いると、さらなる吸水効果が得られ、素子の劣化を防ぐことができる。
EL表示パネル内には素子の水分による劣化を防ぐため、乾燥剤を設置される。本実施の形態では、乾燥剤は、画素領域を取り囲むように封止基板に形成された凹部に設置され、薄型化を妨げない構成とする。また、ゲート配線層に対応する領域にも乾燥剤を形成し、吸水面積を広く取っているので、吸水効果が高い。また、直接発光しないゲート配線層上に乾燥剤を形成しているので、光取り出し効率を低下させることもない。
なお、本実施の形態では、ガラス基板で発光素子を封止した場合を示すが、封止の処理とは、発光素子を水分から保護するための処理であり、カバー材で機械的に封入する方法、熱硬化性樹脂又は紫外光硬化性樹脂で封入する方法、金属酸化物や窒化物等のバリア能力が高い薄膜により封止する方法のいずれかを用いる。カバー材としては、ガラス、セラミックス、プラスチックもしくは金属を用いることができるが、カバー材側に光を放射させる場合は透光性でなければならない。また、カバー材と上記発光素子が形成された基板とは熱硬化性樹脂又は紫外光硬化性樹脂等のシール材を用いて貼り合わせられ、熱処理又は紫外光照射処理によって樹脂を硬化させて密閉空間を形成する。この密閉空間の中に酸化バリウムに代表される吸湿材を設けることも有効である。この吸湿材は、シール材の上に接して設けても良いし、発光素子よりの光を妨げないような、隔壁の上や周辺部に設けても良い。さらに、カバー材と発光素子の形成された基板との空間を熱硬化性樹脂若しくは紫外光硬化性樹脂で充填することも可能である。この場合、熱硬化性樹脂若しくは紫外光硬化性樹脂の中に酸化バリウムに代表される吸湿材を添加しておくことは有効である。
本実施の形態では、外部端子接続領域202において、端子電極層178に異方性導電層196によってFPC194を接続し、外部と電気的に接続する構造とする。また表示装置の上面図である図5(A)で示すように、本実施の形態において作製される表示装置は信号線駆動回路を有する周辺駆動回路領域204のほかに、走査線駆動回路を有する周辺駆動回路領域207a、周辺駆動回路領域207bが設けられている。なお、図5(B)は、図5(A)における線A−Bの断面図である。
また図10における表示装置は、第1の電極層395を、pチャネル型薄膜トランジスタ176と接続するソース電極層又はドレイン電極層172bの形成前に、絶縁膜168上に選択的に形成することもできる。この場合、本実施の形態とはソース電極層又はドレイン電極層172bと、第1の電極層395の接続構造が、第1の電極層395の上にソース電極層又はドレイン電極層172bが積層する構造となる。第1の電極層395をソース電極層又はドレイン電極層172bより先に形成すると、平坦な形成領域に形成できるので、被覆性がよく、CMPなどの研磨処理も十分に行えるので平坦性よく形成できる利点がある。
図10において、表示装置に対向して設ける封止基板195は、シール材192と乾燥剤299を配設する領域が凹部となるように成型している。
封止基板195において、シール材192と接する領域に凹部を形成することにより、シール材192と封止基板195との接触面積が増大し、接着強度を高めることができる。シール材192と封止基板195との接着強度を確保できることより、従来に比べシールパターンの幅を狭くすることもできる。
また、封止基板195において、乾燥剤299を配設する領域に凹部を形成することにより、乾燥剤299と発光素子190とが接触するのを防ぐことができる。それにより、発光素子190が損傷して画素欠陥が生じることを防ぐことができる。
このような凹部を備えた封止基板195は、さまざまな方法で成型することができる。例えば、封止基板195をサンドブラストやダイヤモンドドリルなどのより研削加工して成型する加工法を適用できる。また、プレス加工によって成型することができる。
ガラス材により封止基板195を形成する場合にも、研削加工やプレス加工を適用することができる。プレス加工する場合には、水ガラスを用いて所定の形状に成形することができる。より好適には、封止基板195に水ガラス層298を形成し、プレス加工により水ガラス層298に凹部を形成する。水ガラス層298は熱処理又は加熱プレスにより硬化させれば良い。
さらに、凹部を形成した封止基板195の内側に、窒化珪素、窒化酸化珪素、窒化アルミニウム、窒化酸化アルミニウムなどの窒化膜を形成し、汚染物質を遮蔽する保護膜(ブロッキング層ともいう)297を形成しても良い。窒化アルミニウム、窒化酸化アルミニウムなどは熱伝導性が高いので、表示パネルの面内温度の均一化を図ることができる。窒化膜を用いることができる保護膜297は、封止基板195において、シール材192形成領域に至らない内側に形成することが好ましい。
このように、封止基板195に凹部を形成することにより、極めて狭い間隔をもって表示装置(表示パネルともいう)と封止基板195を貼り合わせることができる。そのことにより、例えば、パネル周辺側縁部から水分などが浸入するのを抑制することができる。
また、表示装置を携帯電話機など無線通信をする電子機器に搭載する場合、封止基板195を金属基板とすると、電磁波に影響を与え、指向性を悪くするという問題がある。しかしながら、ガラス材などを用いて封止基板195を形成することによりその問題を解消することができる。
本実施の形態では、上記のような回路で形成するが、本発明はこれに限定されず、周辺駆動回路としてICチップを前述したCOG方式やTAB方式によって実装したものでもよい。また、ゲート線駆動回路、ソース線駆動回路は複数であっても単数であっても良い。
また、本発明の表示装置において、画面表示の駆動方法は特に限定されず、例えば、点順次駆動方法や線順次駆動方法や面順次駆動方法などを用いればよい。代表的には、線順次駆動方法とし、時分割階調駆動方法や面積階調駆動方法を適宜用いればよい。また、表示装置のソース線に入力する映像信号は、アナログ信号であってもよいし、デジタル信号であってもよく、適宜、映像信号に合わせて駆動回路などを設計すればよい。
さらに、ビデオ信号がデジタルの表示装置において、画素に入力されるビデオ信号が定電圧(CV)のものと、定電流(CC)のものとがある。ビデオ信号が定電圧のもの(CV)には、発光素子に印加される電圧が一定のもの(CVCV)と、発光素子に印加される電流が一定のもの(CVCC)とがある。また、ビデオ信号が定電流のもの(CC)には、発光素子に印加される電圧が一定のもの(CCCV)と、発光素子に印加される電流が一定のもの(CCCC)とがある。
本発明を用いると、信頼性の高い表示装置を簡略化した工程で作製することができる。よって、高精細、高画質な表示装置を低いコストで歩留まり良く製造することができる。
(実施の形態3)
本発明の実施の形態を、図11を用いて説明する。本実施の形態は、実施の形態1で作製した表示装置において、薄膜トランジスタのゲート電極層の構造が異なる例を示す。よって、同一部分又は同様な機能を有する部分の繰り返しの説明は省略する。
図11(A)乃至(C)は、作製工程にある表示装置であり、実施の形態1で示した図8(B)の表示装置と対応している。
図11(A)において、周辺駆動回路領域214に薄膜トランジスタ273及び薄膜トランジスタ274が、接続領域に導電層277が、画素領域216に薄膜トランジスタ275及び薄膜トランジスタ276が設けられている。図11(A)における薄膜トランジスタのゲート電極層は2層の導電膜の積層で構成され、上層のゲート電極層が下層のゲート電極層より幅が細くパターニングされている。下層のゲート電極層はテーパー形状を有しているが、上層のゲート電極層はテーパー形状を有していない。このように、ゲート電極層はテーパー形状を有していても良いし、側面の角度が垂直に近い形状、いわゆるテーパー形状を有さない形状でもよい。
図11(B)において、周辺駆動回路領域214に薄膜トランジスタ373及び薄膜トランジスタ374が、接続領域に導電層377が、画素領域216に薄膜トランジスタ375及び薄膜トランジスタ376が設けられている。図11(B)における薄膜トランジスタのゲート電極層も2層の導電膜の積層で構成されているが、上層のゲート電極層と下層のゲート電極層は連続的なテーパー形状を有している。
図11(C)において、周辺駆動回路領域214に薄膜トランジスタ473及び薄膜トランジスタ474が、接続領域に導電層477が、画素領域216に薄膜トランジスタ475及び薄膜トランジスタ476が設けられている。図11(C)における薄膜トランジスタのゲート電極層は、単層構造でありテーパー形状を有している。このようにゲート電極層は単層構造でもよい。
以上のように、ゲート電極層はその構成と形状によって様々な構造をとりうる。よって作製される表示装置も様々な構造を示す。半導体層中の不純物領域は、ゲート電極層をマスクとして自己整合的に形成される場合、ゲート電極層の構造によってその不純物領域の構造や濃度分布が変化する。以上のことも考慮して設計を行うと所望の機能を有する薄膜トランジスタを作製することができる。
本実施の形態で作製される薄膜トランジスタのゲート電極層、ソース電極層、及びドレイン電極層を液滴吐出法によって形成してもよい。液滴吐出法は、液状の導電性材料を有する組成物を吐出し、乾燥や焼成によって固化し、導電層や電極層を形成する方法である。絶縁性材料を含む組成物を吐出し、乾燥や焼成によって固化すれば絶縁層も形成することができる。選択的に導電層や絶縁層などの表示装置の構成物を形成することができるので、工程が簡略化し、材料のロスが防げるので、低コストで生産性良く表示装置を作製することができる。
液滴吐出法に用いる液滴吐出手段とは、組成物の吐出口を有するノズルや、1つ又は複数のノズルを具備したヘッド等の液滴を吐出する手段を有するものの総称とする。液滴吐出手段が具備するノズルの径は、0.02〜100μm(好適には30μm以下)に設定し、該ノズルから吐出される組成物の吐出量は0.001pl〜100pl(好適には0.1pl以上40pl以下、より好ましくは10pl以下)に設定する。吐出量は、ノズルの径の大きさに比例して増加する。また、被処理物とノズルの吐出口との距離は、所望の箇所に滴下するために、出来る限り近づけておくことが好ましく、好適には0.1〜3mm(好適には1mm以下)程度に設定する。
吐出口から吐出する組成物は、導電性材料を溶媒に溶解又は分散させたものを用いる。導電性材料とは、Ag、Au、Cu、Ni、Pt、Pd、Ir、Rh、W、Al等の金属の微粒子又は分散性ナノ粒子に相当し、Cd、Znの金属硫化物、Fe、Ti、Ge、Si、Zr、Baなどの酸化物、ハロゲン化銀等の微粒子又は分散性ナノ粒子も混合してもよい。前記導電性材料も混合して用いてもよい。また、透明導電膜として用いられるインジウム錫酸化物(ITO)、インジウム錫酸化物と酸化珪素からなるITSO、有機インジウム、有機スズ、酸化亜鉛、窒化チタン等に相当する。また上記導電性材料は複数種混合して用いてもよい。但し、吐出口から吐出する組成物は、比抵抗値を考慮して、金、銀、銅のいずれかの材料を溶媒に溶解又は分散させたものを用いることが好適であり、より好適には、低抵抗な銀、銅を用いるとよい。但し、銀、銅を用いる場合には、不純物対策のため、合わせてバリア膜を設けるとよい。バリア膜としては、窒化珪素膜やニッケルボロン(NiB)を用いるとことができる。
また、導電性材料の周りに他の導電性材料がコーティングされ、複数の層になっている粒子でも良い。例えば、銅の周りにニッケルボロン(NiB)がコーティングされ、その周囲に銀がコーティングされている3層構造の粒子などを用いても良い。溶媒は、酢酸ブチル、酢酸エチル等のエステル類、イソプロピルアルコール、エチルアルコール等のアルコール類、メチルエチルケトン、アセトン等の有機溶剤、又は水等を用いる。組成物の粘度は20mPa・s(cp)以下が好適であり、これは、乾燥が起こることを防止したり、吐出口から組成物を円滑に吐出できるようにしたりするためである。また、組成物の表面張力は、40mN/m以下が好適である。但し、用いる溶媒や、用途に合わせて、組成物の粘度等は適宜調整するとよい。一例として、ITOや、有機インジウム、有機スズを溶媒に溶解又は分散させた組成物の粘度は5〜20mPa・s、銀を溶媒に溶解又は分散させた組成物の粘度は5〜20mPa・s、金を溶媒に溶解又は分散させた組成物の粘度は5〜20mPa・sに設定するとよい。
また、導電層は、複数の導電性材料を積層しても良い。また、始めに導電性材料として銀を用いて、液滴吐出法で導電層を形成した後、銅などでめっきを行ってもよい。めっきは電気めっきや化学(無電界)めっき法で行えばよい。めっきは、めっきの材料を有する溶液を満たした容器に基板表面を浸してもよいが、基板を斜め(または垂直)に立てて設置し、めっきする材料を有する溶液を、基板表面に流すように塗布してもよい。基板を立てて溶液を塗布するようにめっきを行うと、工程装置が小型化する利点がある。
各ノズルの径や所望のパターン形状などに依存するが、ノズルの目詰まり防止や高精細なパターンの作製のため、導電体の粒子の径はなるべく小さい方が好ましく、好適には粒径0.1μm以下が好ましい。組成物は、電解法、アトマイズ法又は湿式還元法等の公知の方法で形成されるものであり、その粒子サイズは、一般的に約0.01〜10μmである。但し、ガス中蒸発法で形成すると、分散剤で保護されたナノ分子は約7nmと微細であり、またこのナノ粒子は、被覆剤を用いて各粒子の表面を覆うと、溶剤中に凝集がなく、室温で安定に分散し、液体とほぼ同じ挙動を示す。従って、被覆剤を用いることが好ましい。
また、組成物を吐出する工程は、減圧下で行ってもよく、減圧下で行うと、導電層の表面に酸化膜などが形成されないため好ましい。組成物を吐出後、乾燥と焼成の一方又は両方の工程を行う。乾燥と焼成の工程は、両工程とも加熱処理の工程であるが、例えば、乾燥は100度で3分間、焼成は200〜350度で15分間〜60分間で行うもので、その目的、温度と時間が異なるものである。乾燥の工程、焼成の工程は、常圧下又は減圧下で、レーザ光の照射や瞬間熱アニール、加熱炉などにより行う。なお、この加熱処理を行うタイミング、加熱処理の回数は特に限定されない。乾燥と焼成の工程を良好に行うためには、基板を加熱しておいてもよく、そのときの温度は、基板等の材質に依存するが、一般的には100〜800度(好ましくは200〜350度)とする。本工程により、組成物中の溶媒の揮発、又は化学的に分散剤を除去するとともに、周囲の樹脂が硬化収縮することで、ナノ粒子間を接触させ、融合と融着を加速する。
乾燥や焼成の工程で用いられるレーザ光の照射は、連続発振またはパルス発振の気体レーザ又は固体レーザを用いれば良い。前者の気体レーザとしては、エキシマレーザ、He−Cdレーザ、Arレーザ等が挙げられ、後者の固体レーザとしては、Cr、Nd等がドーピングされたYAG、YVO4、GdVO4等の結晶を使ったレーザ等が挙げられる。なお、レーザ光の吸収率の関係から、連続発振のレーザを用いることが好ましい。また、パルス発振と連続発振を組み合わせたレーザ照射方法を用いてもよい。但し、基板の耐熱性に依っては、レーザ光の照射による加熱処理は、基板を破壊しないように、数マイクロ秒から数十秒の間で瞬間的に行うとよい。瞬間熱アニール(RTA)は、不活性ガスの雰囲気下で、紫外光乃至赤外光を照射する赤外ランプやハロゲンランプなどを用いて、急激に温度を上昇させ、数分〜数マイクロ秒の間で瞬間的に熱を加えて行う。この処理は瞬間的に行うために、実質的に最表面の薄膜のみを加熱することができ、下層の膜には影響を与えない。つまり、プラスチック基板等の耐熱性が弱い基板にも影響を与えない。
また、導電層を形成した後、その平坦性を高めるために表面を圧力によってプレスして平坦化してもよい。プレスの方法としては、ローラー状のものを表面に走査することによって、凹凸をならすように軽減したり、平坦な板状な物で表面を垂直にプレスしてもよい。プレスする時に、加熱工程を行っても良い。また溶剤等によって表面を軟化、または溶解させエアナイフで表面の凹凸部を除去しても良い。また、CMP法を用いて研磨しても良い。この工程は、液滴吐出法によって凹凸が生じる場合に、その表面の平坦化する場合適用することができる。
また、半導体として、有機半導体材料を用い、印刷法、スプレー法、スピン塗布法、液滴吐出法などで形成することができる。この場合、上記エッチング工程が必要ないため、工程数を削減することが可能である。有機半導体としては、低分子材料、高分子材料などが用いられ、有機色素、導電性高分子材料などの材料も用いることができる。本発明に用いる有機半導体材料としては、その骨格が共役二重結合から構成されるπ電子共役系の高分子材料が望ましい。代表的には、ポリチオフェン、ポリフルオレン、ポリ(3−アルキルチオフェン)、ポリチオフェン誘導体、ペンタセン等の可溶性の高分子材料を用いることができる。
本実施の形態は、実施の形態1及び2とそれぞれと組み合わせて用いることが可能である。
(実施の形態4)
本発明を適用して発光素子を有する表示装置を形成することができるが、該発光素子から発せられる光は、下面放射、上面放射、両面放射のいずれかを行う。本実施の形態では、両面出射型、片面出射型である上面出射型の例を、図13及び図12を用いて説明する。
図12に示す表示装置は、素子基板1300、薄膜トランジスタ1355、薄膜トランジスタ1365、薄膜トランジスタ1375、第1の電極層1317、電界発光層1319、第2の電極層1320、透明導電膜1321、充填材1322、シール材1325、ゲート絶縁層1310、絶縁膜1311、絶縁膜1312、絶縁膜1309、絶縁物1314、封止基板1323、配線層1380、端子電極層1381、異方性導電層1382、FPC1383、スペーサ1330によって構成されている。第1の電極層1317上のスペーサは異なる形状のものが複数形成されていてもよい。表示装置は、切り離し領域221、外部端子接続領域222、配線領域223、周辺駆動回路領域224、画素領域226を有している。充填材1322は、図19の滴下法のように、液状の組成物にして、滴下法によって形成することができる。滴下法によって充填材が形成された素子基板1300と封止基板1323を張り合わして発光表示装置を封止する。本実施の形態では、充填材1322として、液状の乾燥材を滴下により注入し、固化して用いている。よって吸湿性を含む物質なので吸水効果が得られ、素子の劣化を防ぐことができる。
図12の表示装置は、両面出射型であり、矢印の方向に素子基板1300側からも、封止基板1323側からも光を出射する構造である。なお本実施の形態では、透明導電膜を成膜し、所望の形状にエッチングすることで第1の電極層1317を形成する。第1の電極層1317として透明導電膜を用いることができる。第1の電極層1317として上記透明導電膜の他に、窒化チタン膜またはチタン膜を用いても良い。この場合、透明導電膜を成膜した後に、窒化チタン膜またはチタン膜を、光が透過する程度の膜厚(好ましくは、5nm〜30nm程度)で成膜する。本実施の形態では、第1の電極層1317としてITSOを用いている。
次に、電界発光層1319の上には導電膜からなる第2の電極層1320が設けられる。第2の電極層1320としては、仕事関数の小さい材料(Al、Ag、Li、Ca、またはこれらの合金MgAg、MgIn、AlLi、または化合物CaF2、CaN)を用いればよい。図12の表示装置では、発光が透過するように、第2の電極層1320として膜厚を薄くした金属薄膜(MgAg:膜厚10nm)と、透明導電膜1321として、膜厚100nmのITSOとの積層を用いる。透明導電膜1321として上述の第1の電極層1317と同様なものを用いることができる。
図13の表示装置は、片面出射型であり、矢印の方向に上面出射する構造である。図13に示す表示装置は、素子基板1600、薄膜トランジスタ1655、薄膜トランジスタ1665、薄膜トランジスタ1675、反射性を有する金属層1624、第1の電極層1617、電界発光層1619、第2の電極層1620、透明導電膜1621、充填材1622、シール材1625、ゲート絶縁層1610、絶縁膜1611、絶縁膜1612、絶縁物1614、封止基板1623、配線層1680、端子電極層1681、異方性導電層1682、FPC1683、スペーサ1630によって構成されている。図13における表示装置において、端子電極層1681に積層していた絶縁層はエッチングによって除去されている。このように端子電極層の周囲に透湿性を有する絶縁層を設けない構造であると信頼性がより向上する。また、表示装置は、切り離し領域231、外部端子接続領域232、配線領域233、周辺駆動回路領域234、画素領域236を有している。この場合、前述の図12で示した両面出射型の表示装置において、第1の電極層1317の下に、反射性を有する金属層1624を形成する。反射性を有する金属層1624の上に陽極として機能する透明導電膜である第1の電極層1617を形成する。金属層1624としては、反射性を有すればよいので、Ta、W、Ti、Mo、Al、Cuなどを用いればよい。好ましくは、可視光の領域で反射性が高い物質を用いることがよく、本実施の形態では、TiN膜を用いる。
電界発光層1619の上には導電膜からなる第2の電極層1620が設けられる。第2の電極層1620としては、陰極として機能させるので仕事関数の小さい材料(Al、Ag、Li、Ca、またはこれらの合金MgAg、MgIn、AlLi、CaF2、またはCaN)を用いればよい。本実施の形態では、発光が透過するように、第2の電極層1620として膜厚を薄くした金属薄膜(MgAg:膜厚10nm)と、透明導電膜1621として、膜厚110nmのITSOとの積層を用いる。
本発明に適用できる発光素子の構成は、上記実施の形態で述べたような構成を用いることができる。また、以下に述べる本実施の形態における発光素子の構成も上記実施の形態それぞれ組み合わせて用いることができる。発光素子は、一対の電極間に挟まれた複数の層を有し、そのうち少なくとも一層は発光物質を含む層(電界発光層とも記す)で構成されている。
好適な発光素子の一例は、発光物質を含む層と、他の層のうち少なくとも一層を、無機物質と有機物質を含む混合層で構成される。この混合された層は、無機物質と有機物質の選択により、正孔注入輸送性の層若しくは電子注入輸送性の層とすることができる。
正孔注入輸送性の層の組み合わせの一例は以下の通りである。無機物質としては、モリブデン酸化物(MoOx)、バナジウム酸化物(VOx)、ルテニウム酸化物(RuOx)、タングステン酸化物(WOx)等があげられる。この他、インジウム錫酸化物(ITO)や亜鉛酸化物(ZnO)、錫酸化物(SnO)を用いることができる。但し、ここに示したものに限らず、その他の物質を用いてもよい。有機物質としては、正孔輸送性の高い化合物であり、例えば4,4’−ビス[N−(1−ナフチル)−N−フェニル−アミノ]−ビフェニル(略称:α−NPD)や4,4’−ビス[N−(3−メチルフェニル)−N−フェニル−アミノ]−ビフェニル(略称:TPD)や4,4’,4’’−トリス(N,N−ジフェニル−アミノ)−トリフェニルアミン(略称:TDATA)、4,4’,4’’−トリス[N−(3−メチルフェニル)−N−フェニル−アミノ]−トリフェニルアミン(略称:MTDATA)などの芳香族アミン系(即ち、ベンゼン環−窒素の結合を有する)の化合物が挙げられる。但し、ここに示したものに限らず、その他の物質を用いてもよい。
電子注入輸送性の層の組み合わせの一例は以下の通りである。無機物質としては、電子供与性を示し、リチウム、セシウム、マグネシウム、カルシウム、バリウム、エルビウム、イッテルビウムより選ばれるいずれか一又は二以上の金属である。有機物質としては、電子輸送性の高い物質であり、トリス(8−キノリノラト)アルミニウム(略称:Alq3)、トリス(5−メチル−8−キノリノラト)アルミニウム(略称:Almq3)、ビス(10−ヒドロキシベンゾ[h]−キノリナト)ベリリウム(略称:BeBq2)、ビス(2−メチル−8−キノリノラト)−4−フェニルフェノラト−アルミニウム(略称:BAlq)など、キノリン骨格またはベンゾキノリン骨格を有する金属錯体等からなる層である。また、この他ビス[2−(2−ヒドロキシフェニル)−ベンゾオキサゾラト]亜鉛(略称:Zn(BOX)2)、ビス[2−(2−ヒドロキシフェニル)−ベンゾチアゾラト]亜鉛(略称:Zn(BTZ)2)などのオキサゾール系、チアゾール系配位子を有する金属錯体なども用いることができる。さらに、金属錯体以外にも、2−(4−ビフェニリル)−5−(4−tert−ブチルフェニル)−1,3,4−オキサジアゾール(略称:PBD)や、1,3−ビス[5−(p−tert−ブチルフェニル)−1,3,4−オキサジアゾール−2−イル]ベンゼン(略称:OXD−7)、3−(4−tert−ブチルフェニル)−4−フェニル−5−(4−ビフェニリル)−1,2,4−トリアゾール(略称:TAZ)、3−(4−tert−ブチルフェニル)−4−(4−エチルフェニル)−5−(4−ビフェニリル)−1,2,4−トリアゾール(略称:p−EtTAZ)、バソフェナントロリン(略称:BPhen)、バソキュプロイン(略称:BCP)なども用いることができる。但し、本実施の形態で記載したものに限らず、上記実施の形態で記載たもの、その他のものを用いてもよい。
発光素子は、発光物質を含む層と、上記の混合された層とを適宜組み合わせて構成する。例えば、発光物質を含む層の一方の側に、正孔注入輸送性の層又は電子注入輸送性の層を配置させた構成とすることができる。また、発光物質を含む層を挟んで、一方の側に正孔注入輸送性の層を配置し、他方の側に電子注入輸送性の層を配置させた構成とすることができる。
一対の電極のうち、少なくとも一方若しくは両方の電極は、酸化インジウム、酸化スズ、酸化亜鉛、若しくは前記酸化物の少なくとも複数種を混合した透明導電性物質で形成される。例えば、酸化インジウムと酸化スズの混合物(ITOとも記す)、酸化インジウムと酸化インジウムと酸化亜鉛の混合物などである。さらにこれらの酸化物の結晶化を抑制し、表面の平滑性を保持するために酸化珪素、酸化チタン、酸化モリブデンなどの酸化物を適量含ませた透明導電性物質としても良い。また、一対の電極のうち、少なくとも一方の電極は、アルミニウム、銀、チタン、タンタル、モリブデン、クロム、タングステンなどを主成分とする金属物質で形成しても良い。
本実施の形態において適用できる発光素子の形態を図27に示す。発光素子は、電界発光層860を第1の電極層870と第2の電極層850で挟んだ構成になっている。第1の電極層及び第2の電極層は仕事関数を考慮して材料を選択する必要があり、そして第1の電極層及び第2の電極層は、画素構成によりいずれも陽極、又は陰極となりうる。本実施の形態では、駆動用TFTの極性がpチャネル型である場合、第1の電極層を陽極、第2の電極層を陰極とするとよい。また、駆動用TFTの極性がNチャネル型であるため、第1の電極層を陰極、第2の電極層を陽極とすると好ましい。
図27(A)及び(B)は、第1の電極層870が陽極であり、第2の電極層850が陰極である場合であり、電界発光層860は、第1の電極層870側から、HIL(ホール注入層)HTL(ホール輸送層)804、EML(発光層)803、ETL(電子輸送層)EIL(電子注入層)802、第2の電極層850の順に積層するのが好ましい。図27(A)は第1の電極層870から光を放射する構成であり、第1の電極層870は透光性を有する酸化物導電性材料からなる電極層805で構成し、第2の電極層は電界発光層860側から、LiFやMgAgなどアルカリ金属又はアルカリ土類金属を含む電極層801とアルミニウムなどの金属材料で形成する電極層800より構成されている。図27(B)は第2の電極層850から光を放射する構成であり、第1の電極層は、アルミニウム、チタンなどの金属、又は該金属と化学量論的組成比以下の濃度で窒素を含む金属材料で形成する電極層807と、酸化珪素を1〜15原子%の濃度で含む酸化物導電性材料で形成する第2の電極層806より構成されている。第2の電極層は、第2の電極層は電界発光層860側から、LiFやMgAgなどアルカリ金属又はアルカリ土類金属を含む電極層801とアルミニウムなどの金属材料で形成する電極層800より構成されているがいずれの層も100nm以下の厚さとして光を透過可能な状態としておくことで、第2の電極層850から光を放射することが可能となる。
図27(C)及び(D)は、第1の電極層870が陰極であり、第2の電極層850が陽極である場合であり、電界発光層860は、陰極側からEIL(電子注入層)ETL(電子輸送層)802、EML(発光層)803、HTL(ホール輸送層)HIL(ホール注入層)804、陽極である第2の電極層850の順に積層するのが好ましい。図27(C)は第1の電極層870から光を放射する構成であり、第1の電極層870は電界発光層860側から、LiFやMgAgなどアルカリ金属又はアルカリ土類金属を含む電極層801とアルミニウムなどの金属材料で形成する電極層800より構成されているがいずれの層も100nm以下の厚さとして光を透過可能な状態としておくことで、第1の電極層870から光を放射することが可能となる。第2の電極層は、電界発光層860側から、酸化珪素を1〜15原子%の濃度で含む酸化物導電性材料で形成する第2の電極層806、アルミニウム、チタンなどの金属、又は該金属と化学量論的組成比以下の濃度で窒素を含む金属材料で形成する電極層807より構成されている。図27(D)は第2の電極層850から光を放射する構成であり、第1の電極層870は電界発光層860側から、LiFやMgAgなどアルカリ金属又はアルカリ土類金属を含む電極層801とアルミニウムなどの金属材料で形成する電極層800より構成されており、膜厚は電界発光層860で発光した光を反射可能な程度に厚く形成している。第2の電極層850は、透光性を有する酸化物導電性材料からなる電極層805で構成されている。なお電界発光層は、積層構造以外に単層構造、又は混合構造をとることがでる。
また、電界発光層として、赤色(R)、緑色(G)、青色(B)の発光を示す材料を、それぞれ蒸着マスクを用いた蒸着法等によって選択的に形成する。赤色(R)、緑色(G)、青色(B)の発光を示す材料はカラーフィルタ同様、液滴吐出法により形成することもでき(低分子または高分子材料など)、この場合マスクを用いずとも、RGBの塗り分けを行うことができるため好ましい。
また上面放射型の場合で、第2の電極層に透光性を有するITOやITSOを用いる場合、ベンゾオキサゾール誘導体(BzOs)にLiを添加したBzOs−Liなどを用いることができる。また例えばEMLは、R、G、Bのそれぞれの発光色に対応したドーパント(Rの場合DCM等、Gの場合DMQD等)をドープしたAlq3を用いればよい。
なお、電界発光層は上記材料に限定されない。例えば、CuPcやPEDOTの代わりに酸化モリブデン(MoOx:x=2〜3)等の酸化物とα−NPDやルブレンを共蒸着して形成し、ホール注入性を向上させることもできる。また電界発光層の材料は、有機材料(低分子又は高分子を含む)、又は有機材料と無機材料の複合材料として用いることができる。以下発光素子を形成する材料について詳細に述べる。
電荷注入輸送物質のうち、特に電子輸送性の高い物質としては、例えばトリス(8−キノリノラト)アルミニウム(略称:Alq3)、トリス(5−メチル−8−キノリノラト)アルミニウム(略称:Almq3)、ビス(10−ヒドロキシベンゾ[h]−キノリナト)ベリリウム(略称:BeBq2)、ビス(2−メチル−8−キノリノラト)−4−フェニルフェノラト−アルミニウム(略称:BAlq)など、キノリン骨格またはベンゾキノリン骨格を有する金属錯体等が挙げられる。また正孔輸送性の高い物質としては、例えば4,4'−ビス[N−(1−ナフチル)−N−フェニル−アミノ]−ビフェニル(略称:α−NPD)や4,4'−ビス[N−(3−メチルフェニル)−N−フェニル−アミノ]−ビフェニル(略称:TPD)や4,4',4''−トリス(N,N−ジフェニル−アミノ)−トリフェニルアミン(略称:TDATA)、4,4',4''−トリス[N−(3−メチルフェニル)−N−フェニル−アミノ]−トリフェニルアミン(略称:MTDATA)などの芳香族アミン系(即ち、ベンゼン環−窒素の結合を有する)の化合物が挙げられる。
また、電荷注入輸送物質のうち、特に電子注入性の高い物質としては、フッ化リチウム(LiF)、フッ化セシウム(CsF)、フッ化カルシウム(CaF2)等のようなアルカリ金属又はアルカリ土類金属の化合物が挙げられる。また、この他、Alq3のような電子輸送性の高い物質とマグネシウム(Mg)のようなアルカリ土類金属との混合物であってもよい。
電荷注入輸送物質のうち、正孔注入性の高い物質としては、例えば、モリブデン酸化物(MoOx)やバナジウム酸化物(VOx)、ルテニウム酸化物(RuOx)、タングステン酸化物(WOx)、マンガン酸化物(MnOx)等の金属酸化物が挙げられる。また、この他、フタロシアニン(略称:H2Pc)や銅フタロシアニン(CuPc)等のフタロシアニン系の化合物が挙げられる。
発光層は、発光波長帯の異なる発光層を画素毎に形成して、カラー表示を行う構成としても良い。典型的には、R(赤)、G(緑)、B(青)の各色に対応した発光層を形成する。この場合にも、画素の光放射側にその発光波長帯の光を透過するフィルターを設けた構成とすることで、色純度の向上や、画素部の鏡面化(映り込み)の防止を図ることができる。フィルターを設けることで、従来必要であるとされていた円偏光版などを省略することが可能となり、発光層から放射される光の損失を無くすことができる。さらに、斜方から画素部(表示画面)を見た場合に起こる色調の変化を低減することができる。
発光材料には様々な材料がある。低分子有機発光材料では、4−ジシアノメチレン−2−メチル−6−[2−(1,1,7,7−テトラメチル−9−ジュロリジル)エテニル]−4H−ピラン(略称:DCJT)、4−ジシアノメチレン−2−t−ブチル−6−[2−(1,1,7,7−テトラメチルジュロリジン−9-イル)エテニル]−4H−ピラン(略称:DCJTB)、ペリフランテン、2,5−ジシアノ−1,4−ビス[2−(10−メトキシ−1,1,7,7−テトラメチルジュロリジン−9−イル)エテニル]ベンゼン、N,N’−ジメチルキナクリドン(略称:DMQd)、クマリン6、クマリン545T、トリス(8−キノリノラト)アルミニウム(略称:Alq3)、9,9’−ビアントリル、9,10−ジフェニルアントラセン(略称:DPA)や9,10−ビス(2−ナフチル)アントラセン(略称:DNA)等を用いることができる。また、この他の物質でもよい。
一方、高分子系有機発光材料は低分子系に比べて物理的強度が高く、素子の耐久性が高い。また塗布により成膜することが可能であるので、素子の作製が比較的容易である。高分子系有機発光材料を用いた発光素子の構造は、低分子系有機発光材料を用いたときと基本的には同じであり、順に陰極、有機発光層、陽極となる。しかし、高分子系有機発光材料を用いた発光層を形成する際には、低分子系有機発光材料を用いたときのような積層構造を形成させることは難しく、多くの場合2層構造となる。具体的には、順に陰極、発光層、正孔輸送層、陽極という構造である。
発光色は、発光層を形成する材料で決まるため、これらを選択することで所望の発光を示す発光素子を形成することができる。発光層の形成に用いることができる高分子系の電界発光材料は、ポリパラフェニレンビニレン系、ポリパラフェニレン系、ポリチオフェン系、ポリフルオレン系が挙げられる。
ポリパラフェニレンビニレン系には、ポリ(パラフェニレンビニレン) [PPV] の誘導体、ポリ(2,5−ジアルコキシ−1,4−フェニレンビニレン) [RO−PPV]、ポリ(2−(2'−エチル−ヘキソキシ)−5−メトキシ−1,4−フェニレンビニレン)[MEH−PPV]、ポリ(2−(ジアルコキシフェニル)−1,4−フェニレンビニレン)[ROPh−PPV]等が挙げられる。ポリパラフェニレン系には、ポリパラフェニレン[PPP]の誘導体、ポリ(2,5−ジアルコキシ−1,4−フェニレン)[RO−PPP]、ポリ(2,5−ジヘキソキシ−1,4−フェニレン)等が挙げられる。ポリチオフェン系には、ポリチオフェン[PT]の誘導体、ポリ(3−アルキルチオフェン)[PAT]、ポリ(3−ヘキシルチオフェン)[PHT]、ポリ(3−シクロヘキシルチオフェン)[PCHT]、ポリ(3−シクロヘキシル−4−メチルチオフェン)[PCHMT]、ポリ(3,4−ジシクロヘキシルチオフェン)[PDCHT]、ポリ[3−(4−オクチルフェニル)−チオフェン][POPT]、ポリ[3−(4−オクチルフェニル)−2,2ビチオフェン][PTOPT]等が挙げられる。ポリフルオレン系には、ポリフルオレン[PF]の誘導体、ポリ(9,9−ジアルキルフルオレン)[PDAF]、ポリ(9,9−ジオクチルフルオレン)[PDOF]等が挙げられる。
なお、正孔輸送性の高分子系有機発光材料を、陽極と発光性の高分子系有機発光材料の間に挟んで形成すると、陽極からの正孔注入性を向上させることができる。一般にアクセプター材料と共に水に溶解させたものをスピンコート法などで塗布する。また、有機溶媒には不溶であるため、上述した発光性の有機発光材料との積層が可能である。正孔輸送性の高分子系有機発光材料としては、PEDOTとアクセプター材料としてのショウノウスルホン酸(CSA)の混合物、ポリアニリン[PANI]とアクセプター材料としてのポリスチレンスルホン酸[PSS]の混合物等が挙げられる。
また、発光層は単色又は白色の発光を呈する構成とすることができる。白色発光材料を用いる場合には、画素の光放射側に特定の波長の光を透過するフィルター(着色層)を設けた構成としてカラー表示を可能にすることができる。
白色に発光する発光層を形成するには、例えば、Alq3、部分的に赤色発光色素であるナイルレッドをドープしたAlq3、Alq3、p−EtTAZ、TPD(芳香族ジアミン)を蒸着法により順次積層することで白色を得ることができる。また、スピンコートを用いた塗布法によりELを形成する場合には、塗布した後、真空加熱で焼成することが好ましい。例えば、正孔注入層として作用するポリ(エチレンジオキシチオフェン)/ポリ(スチレンスルホン酸)水溶液(PEDOT/PSS)を全面に塗布、焼成し、その後、発光層として作用する発光中心色素(1,1,4,4−テトラフェニル−1,3−ブタジエン(TPB)、4−ジシアノメチレン−2−メチル−6−(p−ジメチルアミノ−スチリル)−4H−ピラン(DCM1)、ナイルレッド、クマリン6など)ドープしたポリビニルカルバゾール(PVK)溶液を全面に塗布、焼成すればよい。
発光層は単層で形成することもでき、ホール輸送性のポリビニルカルバゾール(PVK)に電子輸送性の1,3,4−オキサジアゾール誘導体(PBD)を分散させてもよい。また、30wt%のPBDを電子輸送剤として分散し、4種類の色素(TPB、クマリン6、DCM1、ナイルレッド)を適当量分散することで白色発光が得られる。ここで示した白色発光が得られる発光素子の他にも、発光層の材料を適宜選択することによって、赤色発光、緑色発光、または青色発光が得られる発光素子を作製することができる。
さらに、発光層は、一重項励起発光材料の他、金属錯体などを含む三重項励起材料を用いても良い。例えば、赤色の発光性の画素、緑色の発光性の画素及び青色の発光性の画素のうち、輝度半減時間が比較的短い赤色の発光性の画素を三重項励起発光材料で形成し、他を一重項励起発光材料で形成する。三重項励起発光材料は発光効率が良いので、同じ輝度を得るのに消費電力が少なくて済むという特徴がある。すなわち、赤色画素に適用した場合、発光素子に流す電流量が少なくて済むので、信頼性を向上させることができる。低消費電力化として、赤色の発光性の画素と緑色の発光性の画素とを三重項励起発光材料で形成し、青色の発光性の画素を一重項励起発光材料で形成しても良い。人間の視感度が高い緑色の発光素子も三重項励起発光材料で形成することで、より低消費電力化を図ることができる。
三重項励起発光材料の一例としては、金属錯体をドーパントとして用いたものがあり、第三遷移系列元素である白金を中心金属とする金属錯体、イリジウムを中心金属とする金属錯体などが知られている。三重項励起発光材料としては、これらの化合物に限られることはなく、上記構造を有し、且つ中心金属に周期表の8〜10属に属する元素を有する化合物を用いることも可能である。
以上に掲げる発光層を形成する物質は一例であり、正孔注入輸送層、正孔輸送層、電子注入輸送層、電子輸送層、発光層、電子ブロック層、正孔ブロック層などの機能性の各層を適宜積層することで発光素子を形成することができる。また、これらの各層を合わせた混合層又は混合接合を形成しても良い。発光層の層構造は変化しうるものであり、特定の電子注入領域や発光領域を備えていない代わりに、もっぱらこの目的用の電極層を備えたり、発光性の材料を分散させて備えたりする変形は、本発明の趣旨を逸脱しない範囲において許容されうるものである。
上記のような材料で形成した発光素子は、順方向にバイアスすることで発光する。発光素子を用いて形成する表示装置の画素は、単純マトリクス方式、若しくはアクティブマトリクス方式で駆動することができる。いずれにしても、個々の画素は、ある特定のタイミングで順方向バイアスを印加して発光させることとなるが、ある一定期間は非発光状態となっている。この非発光時間に逆方向のバイアスを印加することで発光素子の信頼性を向上させることができる。発光素子では、一定駆動条件下で発光強度が低下する劣化や、画素内で非発光領域が拡大して見かけ上輝度が低下する劣化モードがあるが、順方向及び逆方向にバイアスを印加する交流的な駆動を行うことで、劣化の進行を遅くすることができ、発光装置の信頼性を向上させることができる。また、デジタル駆動、アナログ駆動どちらでも適用可能である。
よって、封止基板にカラーフィルタ(着色層)を形成してもよい。カラーフィルタ(着色層)は、蒸着法や液滴吐出法によって形成することができ、カラーフィルタ(着色層)を用いると、高精細な表示を行うこともできる。カラーフィルタ(着色層)により、各RGBの発光スペクトルにおいてブロードなピークを鋭くなるように補正できるからである。
以上、各RGBの発光を示す材料を形成する場合を説明したが、単色の発光を示す材料を形成し、カラーフィルタや色変換層を組み合わせることによりフルカラー表示を行うことができる。カラーフィルタ(着色層)や色変換層は、例えば第2の基板(封止基板)に形成し、基板へ張り合わせればよい。
もちろん単色発光の表示を行ってもよい。例えば、単色発光を用いてエリアカラータイプの表示装置を形成してもよい。エリアカラータイプは、パッシブマトリクス型の表示部が適しており、主に文字や記号を表示することができる。
上記構成において、陰極としては、仕事関数が小さい材料を用いることが可能で、例えば、Ca、Al、CaF、MgAg、AlLi等が望ましい。電界発光層は、単層型、積層型、また層の界面がない混合型のいずれでもよい。またシングレット材料、トリプレット材料、又はそれらを組み合わせた材料や、有機化合物又は無機化合物を含む電荷注入輸送物質及び発光材料で形成し、その分子数から低分子系有機化合物、中分子系有機化合物(昇華性を有さず、且つ分子数が20以下、又は連鎖する分子の長さが10μm以下の有機化合物を指していう)、高分子系有機化合物から選ばれた一種又は複数種の層を含み、電子注入輸送性又は正孔注入輸送性の無機化合物と組み合わせてもよい。第1の電極層は光を透過する透明導電膜を用いて形成し、例えばITO、ITSOの他、酸化インジウムに2〜20atomic%の酸化亜鉛(ZnO)を混合した透明導電膜を用いる。なお、第1の電極層を形成する前に、酸素雰囲気中でのプラズマ処理や真空雰囲気下での加熱処理を行うとよい。隔壁は、珪素を含む材料、有機材料及び化合物材料を用いて形成する。また、多孔質膜を用いても良い。但し、アクリル、ポリイミド等の感光性、非感光性の材料を用いて形成すると、その側面は曲率半径が連続的に変化する形状となり、上層の薄膜が段切れせずに形成されるため好ましい。本実施の形態は、上記の実施の形態と自由に組み合わせることが可能である。
また、本実施の形態の図12における表示装置は、封止基板1323側から光を取り出す上面放射型表示装置となっているが、この場合、封止基板1323に偏光板、保護膜を有してもよく、偏光板及び保護膜は、封止基板1323の素子基板側、又は反対側のどちらに有してもよい。偏光板を保護膜と封止基板で挟むように設けると、偏光板を、汚染や損傷などから保護することができる。また、偏光板のほかに位相差板(λ/4板、λ/2板)や反射防止膜を設けても良い。位相差板や偏光板を用いると、外部から入射する光の反射光を遮断することができ、より高精細で精密な画像を表示することができる。
また、図13における両面放射型の表示装置においても、偏光板及び保護膜を有してもよい。図13の表示装置は図中矢印で示されるように、封止基板1623側からも、素子基板1600側からも放射されるため、封止基板1623及び素子基板1600の素子を有する側と反対側にも、偏光板728と保護膜729が設けるとよい。保護膜は表示装置及び偏光板を汚染や損傷などから保護し、表示装置の信頼性を高める。また、偏光板のほかに位相差板(λ/4板、λ/2板)や反射防止膜を設けても良い。位相差板や偏光板を用いると、外部から入射する光の反射光を遮断することができ、より高精細で精密な画像を表示することができる。
保護膜としては酸化珪素、窒化珪素、酸化窒化珪素、窒化酸化珪素、窒化アルミニウム(AlN)、酸化窒化アルミニウム(AlON)、窒素含有量が酸素含有量よりも多い窒化酸化アルミニウム(AlNO)または酸化アルミニウム、ダイアモンドライクカーボン(DLC)、窒素含有炭素膜(CN)その他の無機絶縁性材料を含む物質から選ばれた材料で形成することができる。また、シロキサン材料を用いてもよい。また、有機絶縁性材料を用いてもよく、有機材料としては、ポリイミド、アクリル、ポリアミド、ポリイミドアミド、レジスト又はベンゾシクロブテン、ポリシラザンを用いることができる。平坦性のよい塗布法によってされる塗布膜を用いてもよい。また、ショートなどの電気特性の不良が生じない設計ならば、導電性材料を用いてもよい。また、保護膜として窒化酸化アルミニウム(AlNXY)を用いると、AlNXY膜は、熱を拡散する熱拡散効果を有するので、発光素子から生じる熱を拡散することができ、発光素子及び表示装置の劣化を防ぎ、信頼性を向上することができる。好ましくは、AlNXY中の組成においてOの占める割合が0.1〜30atomic%であるとよい。保護膜が発光素子側に設けられると発光素子により近いので、熱拡散の効果を大きく発揮することができる。
本発明を用いると、信頼性の高い表示装置を簡略化した工程で作製することができる。よって、高精細、高画質な表示装置を低いコストで歩留まり良く製造することができる。
本実施の形態は、実施の形態1乃至3とそれぞれと組み合わせて用いることが可能である。
(実施の形態5)
走査線側入力端子部と信号線側入力端子部とに保護ダイオードを設けた一態様について図15を参照して説明する。図15において画素2702にはTFT501、TFT502、容量素子504、画素電極層503が設けられている。このTFTは実施の形態1と同様な構成を有している。画素電極層503上には、スペーサ510a及びスペーサ510bが設けられている。このスペーサは、画素電極層503上に電界発光層を形成する際用いる蒸着マスクを支持するので、このスペーサによって、マスクが、画素電極層503に接触し、損傷を与えることを防ぐことができる。
信号線側入力端子部には、保護ダイオード561と保護ダイオード562が設けられている。この保護ダイオードは、TFT501若しくはTFT502と同様な工程で作製され、ゲートとドレイン若しくはソースの一方とを接続することによりダイオードとして動作させている。図15で示す上面図の等価回路図を図14に示している。
保護ダイオード561は、ゲート電極層、半導体層、配線層から成っている。保護ダイオード562も同様な構造である。この保護ダイオードと接続する共通電位線554、共通電位線555はゲート電極層と同じ層で形成している。従って、配線層と電気的に接続するには、絶縁層にコンタクトホールを形成する必要がある。
絶縁層へのコンタクトホールは、マスク層を形成し、エッチング加工すれば良い。この場合、大気圧放電のエッチング加工を適用すれば、局所的な放電加工も可能であり、基板の全面にマスク層を形成する必要はない。
信号配線層はTFT501におけるソース及びドレイン配線層505と同じ層で形成され、それに接続している信号配線層とソース又はドレイン側が接続する構造となっている。
走査信号線側の入力端子部も同様な構成である。保護ダイオード563は、ゲート電極層、半導体層、配線層から成っている。保護ダイオード564も同様な構造である。この保護ダイオードと接続する共通電位線556、共通電位線557はソース電極層及びドレイン電極層と同じ層で形成している。入力段に設けられる保護ダイオードを同時に形成することができる。なお、保護ダイオードを挿入する位置は、本実施の形態のみに限定されず、駆動回路と画素との間に設けることもできる。
(実施の形態6)
本発明によって形成される表示装置によって、テレビジョン装置を完成させることができる。表示パネルには、図16(A)で示すような構成として画素部のみが形成されて走査線側駆動回路と信号線側駆動回路とが、図17(B)のようなTAB方式により実装される場合と、図17(A)のようなCOG方式により実装される場合と、図16(B)に示すようにSASでTFTを形成し、画素部と走査線側駆動回路を基板上に一体形成し信号線側駆動回路を別途ドライバICとして実装する場合、また図16(C)のように画素部と信号線側駆動回路と走査線側駆動回路を基板上に一体形成する場合などがあるが、どのような形態としても良い。
その他の外部回路の構成として、映像信号の入力側では、チューナで受信した信号のうち、映像信号を増幅する映像信号増幅回路と、そこから出力される信号を赤、緑、青の各色に対応した色信号に変換する映像信号処理回路と、その映像信号をドライバICの入力仕様に変換するためのコントロール回路などからなっている。コントロール回路は、走査線側と信号線側にそれぞれ信号が出力する。デジタル駆動する場合には、信号線側に信号分割回路を設け、入力デジタル信号をm個に分割して供給する構成としても良い。
チューナで受信した信号のうち、音声信号は、音声信号増幅回路に送られ、その出力は音声信号処理回路を経てスピーカに供給される。制御回路は受信局(受信周波数)や音量の制御情報を入力部から受け、チューナや音声信号処理回路に信号を送出する。
表示モジュールを、図20(A)、(B)に示すように、筐体に組みこんで、テレビジョン装置を完成させることができる。FPCまで取り付けられた図1のような表示パネルのことを一般的にはEL表示モジュールともいう。よって図1のようなEL表示モジュールを用いると、ELテレビジョン装置を完成することができる。表示モジュールにより主画面2003が形成され、その他付属設備としてスピーカー部2009、操作スイッチなどが備えられている。このように、本発明によりテレビジョン装置を完成させることができる。
また、位相差板や偏光板を用いて、外部から入射する光の反射光を遮断するようにしてもよい。また上面放射型の表示装置ならば、隔壁となる絶縁層を着色しブラックマトリクスとして用いてもよい。この隔壁は液滴吐出法などによっても形成することができ、顔料系の黒色樹脂や、ポリイミドなどの樹脂材料に、カーボンブラック等を混合させてもよく、その積層でもよい。液滴吐出法によって、異なった材料を同領域に複数回吐出し、隔壁を形成してもよい。位相差板、位相差板としてはλ/4板、λ/2板を用い、光を制御できるように設計すればよい。構成としては、順にTFT素子基板、発光素子、封止基板(封止材)、位相差板、位相差板(λ/4板、λ/2板)、偏光板となり、発光素子から放射された光は、これらを通過し偏光板側より外部に放射される。この位相差板や偏光板は光が放射される側に設置すればよく、両面放射される両面放射型の表示装置であれば両方に設置することもできる。また、偏光板の外側に反射防止膜を有していても良い。これにより、より高精細で精密な画像を表示することができる。
図20(A)に示すように、筐体2001に表示素子を利用した表示用パネル2002が組みこまれ、受信機2005により一般のテレビ放送の受信をはじめ、モデム2004を介して有線又は無線による通信ネットワークに接続することにより一方向(送信者から受信者)又は双方向(送信者と受信者間、又は受信者間同士)の情報通信をすることもできる。テレビジョン装置の操作は、筐体に組みこまれたスイッチ又は別体のリモコン操作機2006により行うことが可能であり、このリモコン装置にも出力する情報を表示する表示部2007が設けられていても良い。
また、テレビジョン装置にも、主画面2003の他にサブ画面2008を第2の表示用パネルで形成し、チャネルや音量などを表示する構成が付加されていても良い。この構成において、主画面2003を視野角の優れたEL表示用パネルで形成し、サブ画面を低消費電力で表示可能な液晶表示用パネルで形成しても良い。また、低消費電力化を優先させるためには、主画面2003を液晶表示用パネルで形成し、サブ画面をEL表示用パネルで形成し、サブ画面は点滅可能とする構成としても良い。本発明を用いると、このような大型基板を用いて、多くのTFTや電子部品を用いても、信頼性の高い表示装置とすることができる。
図20(B)は例えば20〜80インチの大型の表示部を有するテレビジョン装置であり、筐体2010、操作部であるキーボード部2012、表示部2011、スピーカー部2013等を含む。本発明は、表示部2011の作製に適用される。図20(B)の表示部は、わん曲可能な物質を用いているので、表示部がわん曲したテレビジョン装置となっている。このように表示部の形状を自由に設計することができるので、所望な形状のテレビジョン装置を作製することができる。
本発明により、簡略な工程で表示装置を形成できるため、コストダウンも達成できる。よって本発明を用いたテレビジョン装置では、大画面の表示部を有しても低いコストで形成できる。よって高性能、高信頼性のテレビジョン装置を歩留まりよく作製することができる。
勿論、本発明はテレビジョン装置に限定されず、パーソナルコンピュータのモニタをはじめ、鉄道の駅や空港などにおける情報表示盤や、街頭における広告表示盤など大面積の表示媒体としても様々な用途に適用することができる。
(実施の形態7)
本実施の形態を図21を用いて説明する。本実施の形態は、実施の形態1乃至9で作製する表示装置を有するパネルを用いたモジュールの例を示す。
図21(A)に示す情報端末のモジュールは、プリント配線基板946に、コントローラ901、中央処理装置(CPU)902、メモリ911、電源回路903、音声処理回路929及び送受信回路904や、その他、抵抗、バッファ、容量素子等の素子が実装されている。また、パネル900がフレキシブル配線基板(FPC)908を介してプリント配線基板946に接続されている。
パネル900には、発光素子が各画素に設けられた画素部905と、前記画素部905が有する画素を選択する第1の走査線駆動回路906a、第2の走査線駆動回路906bと、選択された画素にビデオ信号を供給する信号線駆動回路907とが設けられている。
プリント配線基板946に備えられたインターフェース(I/F)部909を介して、各種制御信号の入出力が行われる。また、アンテナとの間の信号の送受信を行なうためのアンテナ用ポート910が、プリント配線基板946に設けられている。
なお、本実施の形態ではパネル900にプリント配線基板946がFPC908を介して接続されているが、必ずしもこの構成に限定されない。COG(Chip on Glass)方式を用い、コントローラ901、音声処理回路929、メモリ911、CPU902または電源回路903をパネル900に直接実装させるようにしても良い。また、プリント配線基板946には、容量素子、バッファ等の各種素子が設けられ、電源電圧や信号にノイズがのったり、信号の立ち上がりが鈍ったりすることを防いでいる。
図21(B)は、図21(A)に示したモジュールのブロック図を示す。このモジュール999は、メモリ911としてVRAM932、DRAM925、フラッシュメモリ926などが含まれている。VRAM932にはパネルに表示する画像のデータが、DRAM925には画像データまたは音声データが、フラッシュメモリには各種プログラムが記憶されている。
電源回路903では、パネル900、コントローラ901、CPU902、音声処理回路929、メモリ911、送受信回路931に与える電源電圧が生成される。またパネルの仕様によっては、電源回路903に電流源が備えられている場合もある。
CPU902は、制御信号生成回路920、デコーダ921、レジスタ922、演算回路923、RAM924、CPU用のインターフェース935などを有している。インターフェース935を介してCPU902に入力された各種信号は、一旦レジスタ922に保持された後、演算回路923、デコーダ921などに入力される。演算回路923では、入力された信号に基づき演算を行ない、各種命令を送る場所を指定する。一方デコーダ921に入力された信号はデコードされ、制御信号生成回路920に入力される。制御信号生成回路920は入力された信号に基づき、各種命令を含む信号を生成し、演算回路923において指定された場所、具体的にはメモリ911、送受信回路931、音声処理回路929、コントローラ901などに送る。
メモリ911、送受信回路931、音声処理回路929、コントローラ901は、それぞれ受けた命令に従って動作する。以下その動作について簡単に説明する。
入力手段936から入力された信号は、インターフェース909を介してプリント配線基板946に実装されたCPU902に送られる。制御信号生成回路920は、ポインティングデバイスやキーボードなどの入力手段936から送られてきた信号に従い、VRAM932に格納してある画像データを所定のフォーマットに変換し、コントローラ901に送付する。
コントローラ901は、パネルの仕様に合わせてCPU902から送られてきた画像データを含む信号にデータ処理を施し、パネル900に供給する。またコントローラ901は、電源回路903から入力された電源電圧やCPU902から入力された各種信号をもとに、Hsync信号、Vsync信号、クロック信号CLK、交流電圧(AC Cont)、切り替え信号L/Rを生成し、パネル900に供給する。
送受信回路904では、アンテナ933において電波として送受信される信号が処理されており、具体的にはアイソレータ、バンドパスフィルタ、VCO(Voltage Controlled Oscillator)、LPF(Low Pass Filter)、カプラ、バランなどの高周波回路を含んでいる。送受信回路904において送受信される信号のうち音声情報を含む信号が、CPU902からの命令に従って、音声処理回路929に送られる。
CPU902の命令に従って送られてきた音声情報を含む信号は、音声処理回路929において音声信号に復調され、スピーカー928に送られる。またマイク927から送られてきた音声信号は、音声処理回路929において変調され、CPU902からの命令に従って、送受信回路904に送られる。
コントローラ901、CPU902、電源回路903、音声処理回路929、メモリ911を、本実施の形態のパッケージとして実装することができる。本実施の形態は、アイソレータ、バンドパスフィルタ、VCO(Voltage Controlled Oscillator)、LPF(Low Pass Filter)、カプラ、バランなどの高周波回路以外であれば、どのような回路にも応用することができる。
パネル900は、画素電極上、又は画素電極周囲を覆う絶縁物上にスペーサを具備している。それにより、このパネル900を備えるモジュールは、電界発光層を形成時に用いるマスクが画素電極と接触しないように支持するため、画素電極の損傷が防げ、高画質な表示と高い信頼性という効果を奏することができる。
(実施の形態8)
本実施の形態を図21及び図22を用いて説明する。図22は、この実施の形態10で作製するモジュールを含む無線を用いた持ち運び可能な小型電話機(携帯電話)の一態様を示している。パネル900はハウジング1001に脱着自在に組み込んでモジュール999と容易に一体化できるようにしている。ハウジング1001は組み入れる電子機器に合わせて、形状や寸法を適宜変更することができる。
パネル900を固定したハウジング1001はプリント配線基板946に嵌着されモジュールとして組み立てられる。プリント配線基板946には、コントローラ、CPU、メモリ、電源回路、その他、抵抗、バッファ、容量素子等が実装されている。さらに、マイクロフォン994及びスピーカー995を含む音声処理回路、送受信回路などの信号処理回路993が備えられている。パネル900はFPC908を介してプリント配線基板946に接続される。
このようなモジュール999、入力手段998、バッテリ997は筐体996に収納される。パネル900の画素部は筐体996に形成された開口窓から視認できように配置されている。
パネル900は、画素電極上、又は画素電極周囲を覆う絶縁物上にスペーサを具備している。それにより、このパネル900を備えるモジュールは、電界発光層を形成時に用いるマスクが画素電極と接触しないように支持するため、画素電極の損傷が防げ、高画質な表示と高い信頼性という効果を奏することができる。
図22で示す筐体996は、電話機の外観形状を一例として示している。しかしながら、本実施の形態に係る電子機器は、その機能や用途に応じてさまざまな態様に変容し得る。以下に示す実施の形態で、その態様の一例を説明する。
(実施の形態9)
本発明を適用して、様々な表示装置を作製することができる。即ち、それら表示装置を表示部に組み込んだ様々な電子機器に本発明を適用できる。
その様な電子機器としては、ビデオカメラ、デジタルカメラ等のカメラ、プロジェクター、ヘッドマウントディスプレイ(ゴーグル型ディスプレイ)、カーナビゲーション、カーステレオ、パーソナルコンピュータ、ゲーム機器、携帯情報端末(モバイルコンピュータ、携帯電話または電子書籍等)、記録媒体を備えた画像再生装置(具体的にはDigital Versatile Disc(DVD)等の記録媒体を再生し、その画像を表示しうるディスプレイを備えた装置)などが挙げられる。それらの例を図23に示す。
図23(A)は、コンピュータであり、本体2101、筐体2102、表示部2103、キーボード2104、外部接続ポート2105、ポインティングマウス2106等を含む。本発明を用いると、小型化し、画素が微細化しても、信頼性が高く、高画質な画像を表示するコンピュータを完成させることができる。
図23(B)は記録媒体を備えた画像再生装置(具体的にはDVD再生装置)であり、本体2201、筐体2202、表示部A2203、表示部B2204、記録媒体(DVD等)読み込み部2205、操作キー2206、スピーカー部2207等を含む。表示部A2203は主として画像情報を表示し、表示部B2204は主として文字情報を表示する。本発明を用いると、小型化し、画素が微細化しても、信頼性が高く、高画質な画像を表示する画像再生装置を完成させることができる。
図23(C)はビデオカメラであり、本体2401、表示部2402、筐体2403、外部接続ポート2404、リモコン受信部2405、受像部2406、バッテリー2407、音声入力部2408、接眼部2409、操作キー2410等を含む。本発明を用いると、小型化し、画素が微細化しても、信頼性が高く、高画質な画像を表示できるビデオカメラを完成することができる。本実施の形態は、上記の実施の形態と自由に組み合わせることができる。
図28(A)は携帯電話であり、筐体2301、音声出力部2302、音声入力部2303、情報表示ディスプレー2304、操作スイッチ2305、アンテナ2306等を含む。図23(C1)は携帯電話の斜視図であり、図28(B)は情報表示ディスプレー2304を有する表示モジュールの断面を含む断面図である。図28(C)は、図28(B)の情報表示ディスプレー2304を有する表示モジュールの拡大図であり、封止基板2307、EL素子を含む層2308、素子を含む層2309、基板2310より構成されている。EL素子を含む層2308より矢印の方向へ光は放出され、画像を表示することができる。封止基板2307上面は曲面となっており、この曲面が筐体2301の表面の曲面と一致するようにはめ合わせる。このように作製すると、筐体2301と情報表示ディスプレー2304との、一体感が増し、美観を起こさせる形状となる。本発明を用いると、小型化し、画素が微細化しても、信頼性が高く、高画質な画像を表示する携帯電話を完成することができる。
実施の形態1、実施の形態2で示した表示装置を作製し観察を行った。観察は走査電子顕微鏡(Scanning Electron Microscope:SEM)観察を用いた。
図26(A)、(B)は、図1における線J−Iの断面図に対応するSEM写真である。なお、図26(A)のSEM写真は複数の写真をつなげたものである。図26(A)において、ゲート電極層71、絶縁膜72、ソース電極層又はドレイン電極層73、ソース電極層又はドレイン電極層74、隔壁として機能する絶縁物75、画素電極層形成領域76である。絶縁物75表面は被形成領域に積層される積層物の高さが反映され、凸部77、凸部78が形成されている。画素電極層形成領域76表面からの凸部77までの高さは1780nmであった。
図26(A)において、ゲート電極層81、絶縁膜82、ソース電極層又はドレイン電極層83、ソース電極層又はドレイン電極層84、隔壁として機能する絶縁物85、画素電極層形成領域86である。絶縁物85表面は被形成領域に積層される積層物の高さが反映され、凸部87、凸部88が形成されている。画素電極層形成領域86表面からの凸部87までの高さは2370nmであった。
絶縁物75及び絶縁物85は、シリコン(Si)と酸素(O)との結合で骨格構造が構成される絶縁材料(シロキサン材料)を用いた。絶縁物75は、スピン塗布法により形成し、塗布条件は、回転速度1500rpmで12、5sec、露光時間は2500msec行った。絶縁物85は、スピン塗布法により形成し、塗布条件は、回転速度1000rpmで10sec、露光時間は5000msec行った。
このように、画素電極層表面からの絶縁物表面までの高さが、凸部を有することで高く形成されるので、絶縁物の頂上面がスペーサとしての機能を果たすことができる。電界発光層蒸着時に用いるマスクはこれらの画素電極層上に形成されるスペーサや、隔壁として画素電極層周辺を覆う絶縁物によって支持されるので、画素電極層に接触しなくなる。よって、マスクによる画素電極層への形状不良は防止され、第1の電極層は発光不良、表示不良を引き起こすことなく、信頼性の高い高画質な表示装置とすることができる。
本発明の表示装置を説明する上面図。 本発明の表示装置を説明する断面図。 本発明の表示装置を説明する断面図。 本発明の表示装置を説明する上面図。 本発明の表示装置を説明する図。 本発明の表示装置の作製方法を説明する図。 本発明の表示装置の作製方法を説明する図。 本発明の表示装置の作製方法を説明する図。 本発明の表示装置の作製方法を説明する図。 本発明の表示装置を説明する図。 本発明の表示装置の作製方法を説明する図。 本発明の表示装置を説明する図。 本発明の表示装置を説明する図。 図15で説明するEL表示装置の等価回路図。 本発明の表示装置を説明する上面図。 本発明の表示装置の上面図。 本発明の表示装置の上面図。 本発明の表示装置の作製方法を説明する図。 本発明に適用することのできる滴下注入法を説明する図。 本発明が適用される電子機器を示す図。 本発明が適用される電子機器を示す図。 本発明が適用される電子機器を示す図。 本発明が適用される電子機器を示す図。 本発明の表示装置を説明する図。 本発明の表示装置を説明する図。 本発明の表示装置のSEM写真による断面図。 本発明に適用できる発光素子の構成を説明する図。 本発明が適用される電子機器を示す図。

Claims (11)

  1. ゲート電極層を有し、
    前記ゲート電極層上に絶縁層を有し、
    前記絶縁層上にソース電極層又はドレイン電極層を有し、
    前記絶縁層上に、前記ソース電極層又はドレイン電極層に接して第1の電極層を有し、
    前記ゲート電極層、前記絶縁層、前記ソース電極層又はドレイン電極層、及び前記第1の電極層の一部を覆う絶縁物を有し、
    前記第1の電極層上に電界発光層を有し、
    前記電界発光層上に第2の電極層を有し、
    前記絶縁物は凸部を有し、
    前記凸部は、前記ゲート電極層及び前記ソース電極層又はドレイン電極層上に有することを特徴とする表示装置。
  2. ゲート電極層を有し、
    前記ゲート電極層上に絶縁層を有し、
    前記絶縁層上にソース電極層又はドレイン電極層を有し、
    前記絶縁層上に、前記ソース電極層又はドレイン電極層に接してスペーサを有する第1の電極層を有し、
    前記ゲート電極層、前記絶縁層、前記ソース電極層又はドレイン電極層、及び前記第1の電極層の一部を覆う絶縁物を有し、
    前記第1の電極層及び前記スペーサ上に電界発光層を有し、
    前記電界発光層上に第2の電極層を有し、
    前記絶縁物は凸部を有し、
    前記凸部は、前記ゲート電極層及び前記ソース電極層又はドレイン電極層上に有することを特徴とする表示装置。
  3. 半導体層を有し、
    前記半導体層上にゲート絶縁層を有し、
    前記ゲート絶縁層上に、ゲート電極層を有し、
    前記ゲート電極層上に層間絶縁層を有し、
    前記層間絶縁層上にソース電極層又はドレイン電極層を有し、
    前記層間絶縁層上に、前記ソース電極層又はドレイン電極層に接して第1の電極層を有し、
    前記ゲート電極層、前記絶縁層、前記ソース電極層又はドレイン電極層、及び前記第1の電極層の一部を覆う絶縁物を有し、
    前記第1の電極層上に電界発光層を有し、
    前記電界発光層上に第2の電極層を有し、
    前記絶縁物は凸部を有し、
    前記凸部は、前記半導体層、前記ゲート電極層、及び前記ソース電極層又はドレイン電極層上に有することを特徴とする表示装置。
  4. 半導体層を有し、
    前記半導体層上にゲート絶縁層を有し、
    前記ゲート絶縁層上に、ゲート電極層を有し、
    前記ゲート電極層上に層間絶縁層を有し、
    前記層間絶縁層上にソース電極層又はドレイン電極層を有し、
    前記層間絶縁層上に、前記ソース電極層又はドレイン電極層に接してスペーサを有する第1の電極層を有し、
    前記ゲート電極層、前記絶縁層、前記ソース電極層又はドレイン電極層、及び前記第1の電極層の一部を覆う絶縁物を有し、
    前記第1の電極層及び前記スペーサ上に電界発光層を有し、
    前記電界発光層上に第2の電極層を有し、
    前記絶縁物は凸部を有し、
    前記凸部は、前記半導体層、前記ゲート電極層、及び前記ソース電極層又はドレイン電極層上に有することを特徴とする表示装置。
  5. ゲート電極層を有し、
    前記ゲート電極層上に絶縁層を有し、
    前記絶縁層上にソース電極層又はドレイン電極層を有し、
    前記絶縁層上に、前記ソース電極層又はドレイン電極層に接して第1の電極層を有し、
    前記ゲート電極層、前記絶縁層、前記ソース電極層又はドレイン電極層、及び前記第1の電極層の一部を覆う絶縁物を有し、
    前記第1の電極層上に電界発光層を有し、
    前記電界発光層上に第2の電極層を有し、
    前記絶縁物は第1の凸部及び第2の凸部を有し、
    前記第1の凸部は、前記ゲート電極層上に有し、
    前記第2の凸部は、前記ゲート電極層及び前記ソース電極層又はドレイン電極層上に有することを特徴とする表示装置。
  6. ゲート電極層を有し、
    前記ゲート電極層上に絶縁層を有し、
    前記絶縁層上にソース電極層又はドレイン電極層を有し、
    前記絶縁層上に、前記ソース電極層又はドレイン電極層に接してスペーサを有する第1の電極層を有し、
    前記ゲート電極層、前記絶縁層、前記ソース電極層又はドレイン電極層、及び前記第1の電極層の一部を覆う絶縁物を有し、
    前記第1の電極層及び前記スペーサ上に電界発光層を有し、
    前記電界発光層上に第2の電極層を有し、
    前記絶縁物は第1の凸部及び第2の凸部を有し、
    前記第1の凸部は、前記ゲート電極層上に有し、
    前記第2の凸部は、前記ゲート電極層及び前記ソース電極層又はドレイン電極層上に有することを特徴とする表示装置。
  7. 半導体層を有し、
    前記半導体層上にゲート絶縁層を有し、
    前記ゲート絶縁層上に、ゲート電極層を有し、
    前記ゲート電極層上に層間絶縁層を有し、
    前記層間絶縁層上にソース電極層又はドレイン電極層を有し、
    前記層間絶縁層上に、前記ソース電極層又はドレイン電極層に接して第1の電極層を有し、
    前記ゲート電極層、前記絶縁層、前記ソース電極層又はドレイン電極層、及び前記第1の電極層の一部を覆う絶縁物を有し、
    前記第1の電極層上に電界発光層を有し、
    前記電界発光層上に第2の電極層を有し、
    前記絶縁物は第1の凸部、第2の凸部、及び第3の凸部を有し、
    前記第1の凸部は、前記ゲート電極層上に有し、
    前記第2の凸部は、前記ゲート電極層及び前記ソース電極層又はドレイン電極層上に有し、
    前記第3の凸部は、前記半導体層、前記ゲート電極層、及び前記ソース電極層又はドレイン電極層上に有することを特徴とする表示装置。
  8. 半導体層を有し、
    前記半導体層上にゲート絶縁層を有し、
    前記ゲート絶縁層上に、ゲート電極層を有し、
    前記ゲート電極層上に層間絶縁層を有し、
    前記層間絶縁層上にソース電極層又はドレイン電極層を有し、
    前記層間絶縁層上に、前記ソース電極層又はドレイン電極層に接してスペーサを有する第1の電極層を有し、
    前記ゲート電極層、前記絶縁層、前記ソース電極層又はドレイン電極層、及び前記第1の電極層の一部を覆う絶縁物を有し、
    前記第1の電極層及び前記スペーサ上に電界発光層を有し、
    前記電界発光層上に第2の電極層を有し、
    前記絶縁物は第1の凸部、第2の凸部、及び第3の凸部を有し、
    前記第1の凸部は、前記ゲート電極層上に有し、
    前記第2の凸部は、前記ゲート電極層及び前記ソース電極層又はドレイン電極層上に有し、
    前記第3の凸部は、前記半導体層、前記ゲート電極層、及び前記ソース電極層又はドレイン電極層上に有することを特徴とする表示装置。
  9. 請求項5乃至8のいずれか一項において、前記第1の電極層表面から、前記第2の凸部の高さは、1.5μm以上であり、かつ前記第1の電極層表面から前記第1の凸部までの高さより0.4μm以上の高さであることを特徴とする表示装置。
  10. 請求項2、請求項4、請求項6、及び請求項8のいずれか一項において、前記スペーサと前記絶縁物とは分離していることを特徴とする表示装置。
  11. 請求項2、請求項4、請求項6、及び請求項8のいずれか一項において、前記スペーサと前記絶縁物とはつながっていることを特徴とする表示装置。

JP2005297316A 2004-10-14 2005-10-12 表示装置の作製方法 Expired - Fee Related JP4954527B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2005297316A JP4954527B2 (ja) 2004-10-14 2005-10-12 表示装置の作製方法

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2004300807 2004-10-14
JP2004300807 2004-10-14
JP2005297316A JP4954527B2 (ja) 2004-10-14 2005-10-12 表示装置の作製方法

Publications (3)

Publication Number Publication Date
JP2006140140A true JP2006140140A (ja) 2006-06-01
JP2006140140A5 JP2006140140A5 (ja) 2008-11-27
JP4954527B2 JP4954527B2 (ja) 2012-06-20

Family

ID=36620813

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2005297316A Expired - Fee Related JP4954527B2 (ja) 2004-10-14 2005-10-12 表示装置の作製方法

Country Status (1)

Country Link
JP (1) JP4954527B2 (ja)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008046619A (ja) * 2006-07-21 2008-02-28 Semiconductor Energy Lab Co Ltd 表示装置、半導体装置
JP2011082109A (ja) * 2009-10-09 2011-04-21 Dainippon Printing Co Ltd 有機エレクトロルミネッセンス素子およびその製造方法
US8426860B2 (en) 2006-07-21 2013-04-23 Semiconductor Energy Laboratory Co., Ltd. Display device and semiconductor device
JP2015084430A (ja) * 2009-07-23 2015-04-30 株式会社半導体エネルギー研究所 半導体装置
WO2019176113A1 (ja) * 2018-03-16 2019-09-19 シャープ株式会社 表示デバイス、表示デバイスの製造方法、表示デバイスの製造装置
JP2023504757A (ja) * 2019-12-13 2023-02-07 京東方科技集團股▲ふん▼有限公司 表示基板及び表示装置
JP2024041759A (ja) * 2008-09-19 2024-03-27 株式会社半導体エネルギー研究所 半導体装置及び表示装置

Citations (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08241047A (ja) * 1994-12-14 1996-09-17 Eastman Kodak Co Tft−el画素製造方法
JPH11339968A (ja) * 1998-05-25 1999-12-10 Sanyo Electric Co Ltd 有機エレクトロルミネッセンス素子
JP2000353594A (ja) * 1998-03-17 2000-12-19 Seiko Epson Corp 薄膜パターニング用基板
JP2001148291A (ja) * 1999-11-19 2001-05-29 Sony Corp 表示装置及びその製造方法
JP2002015861A (ja) * 2000-04-25 2002-01-18 Semiconductor Energy Lab Co Ltd 発光装置
JP2003059671A (ja) * 2001-08-20 2003-02-28 Sony Corp 表示素子及びその製造方法
JP2003202818A (ja) * 2002-11-12 2003-07-18 Tdk Corp 有機elディスプレイ装置
JP2003270665A (ja) * 2002-03-15 2003-09-25 Seiko Epson Corp 電気光学装置、及び電子機器
JP2003337553A (ja) * 2002-05-21 2003-11-28 Seiko Epson Corp 電気光学装置及び電子機器
JP2004047446A (ja) * 2002-05-15 2004-02-12 Semiconductor Energy Lab Co Ltd 発光装置およびその作製方法
JP2004165067A (ja) * 2002-11-14 2004-06-10 Sanyo Electric Co Ltd 有機電界発光パネル
JP2004235048A (ja) * 2003-01-31 2004-08-19 Nippon Seiki Co Ltd 有機elパネルの製造方法

Patent Citations (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08241047A (ja) * 1994-12-14 1996-09-17 Eastman Kodak Co Tft−el画素製造方法
JP2000353594A (ja) * 1998-03-17 2000-12-19 Seiko Epson Corp 薄膜パターニング用基板
JPH11339968A (ja) * 1998-05-25 1999-12-10 Sanyo Electric Co Ltd 有機エレクトロルミネッセンス素子
JP2001148291A (ja) * 1999-11-19 2001-05-29 Sony Corp 表示装置及びその製造方法
JP2002015861A (ja) * 2000-04-25 2002-01-18 Semiconductor Energy Lab Co Ltd 発光装置
JP2003059671A (ja) * 2001-08-20 2003-02-28 Sony Corp 表示素子及びその製造方法
JP2003270665A (ja) * 2002-03-15 2003-09-25 Seiko Epson Corp 電気光学装置、及び電子機器
JP2004047446A (ja) * 2002-05-15 2004-02-12 Semiconductor Energy Lab Co Ltd 発光装置およびその作製方法
JP2003337553A (ja) * 2002-05-21 2003-11-28 Seiko Epson Corp 電気光学装置及び電子機器
JP2003202818A (ja) * 2002-11-12 2003-07-18 Tdk Corp 有機elディスプレイ装置
JP2004165067A (ja) * 2002-11-14 2004-06-10 Sanyo Electric Co Ltd 有機電界発光パネル
JP2004235048A (ja) * 2003-01-31 2004-08-19 Nippon Seiki Co Ltd 有機elパネルの製造方法

Cited By (27)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10586842B2 (en) 2006-07-21 2020-03-10 Semiconductor Energy Laboratory Co., Ltd. Display device and semiconductor device
US10854704B2 (en) 2006-07-21 2020-12-01 Semiconductor Energy Laboratory Co., Ltd. Display device and semiconductor device
US8426860B2 (en) 2006-07-21 2013-04-23 Semiconductor Energy Laboratory Co., Ltd. Display device and semiconductor device
US8969859B2 (en) 2006-07-21 2015-03-03 Semiconductor Energy Laboratory Co., Ltd. Display device and semiconductor device
JP2024088677A (ja) * 2006-07-21 2024-07-02 株式会社半導体エネルギー研究所 表示装置
US9029859B2 (en) 2006-07-21 2015-05-12 Semiconductor Energy Laboratory Co., Ltd. Display device and semiconductor device
US9236404B2 (en) 2006-07-21 2016-01-12 Semiconductor Energy Laboratory Co., Ltd. Display device and semiconductor device
US9257451B2 (en) 2006-07-21 2016-02-09 Semiconductor Energy Laboratory Co., Ltd. Display device and semiconductor device
US9564539B2 (en) 2006-07-21 2017-02-07 Semiconductor Energy Laboratory Co., Ltd. Display device and semiconductor device
US9941346B2 (en) 2006-07-21 2018-04-10 Semiconductor Energy Laboratory Co., Ltd. Display device and semiconductor device
US10181506B2 (en) 2006-07-21 2019-01-15 Semiconductor Energy Laboratory Co., Ltd. Display device and semiconductor device
US10692961B2 (en) 2006-07-21 2020-06-23 Semiconductor Energy Laboratory Co., Ltd. Display device and semiconductor device
US11937475B2 (en) 2006-07-21 2024-03-19 Semiconductor Energy Laboratory Co., Ltd. Display device and semiconductor device
JP2008046619A (ja) * 2006-07-21 2008-02-28 Semiconductor Energy Lab Co Ltd 表示装置、半導体装置
US11605696B2 (en) 2006-07-21 2023-03-14 Semiconductor Energy Laboratory Co., Ltd. Display device and semiconductor device
JP7077494B1 (ja) 2006-07-21 2022-05-30 株式会社半導体エネルギー研究所 表示装置
JP2022088440A (ja) * 2006-07-21 2022-06-14 株式会社半導体エネルギー研究所 表示装置
JP2022125108A (ja) * 2006-07-21 2022-08-26 株式会社半導体エネルギー研究所 半導体装置
JP7138820B2 (ja) 2006-07-21 2022-09-16 株式会社半導体エネルギー研究所 半導体装置
US12300691B2 (en) 2008-09-19 2025-05-13 Semiconductor Energy Laboratory Co., Ltd. Display device comprising pixel portion and non-linear element including oxide semiconductor layer
JP2024041759A (ja) * 2008-09-19 2024-03-27 株式会社半導体エネルギー研究所 半導体装置及び表示装置
JP2015084430A (ja) * 2009-07-23 2015-04-30 株式会社半導体エネルギー研究所 半導体装置
JP2011082109A (ja) * 2009-10-09 2011-04-21 Dainippon Printing Co Ltd 有機エレクトロルミネッセンス素子およびその製造方法
WO2019176113A1 (ja) * 2018-03-16 2019-09-19 シャープ株式会社 表示デバイス、表示デバイスの製造方法、表示デバイスの製造装置
JP7541009B2 (ja) 2019-12-13 2024-08-27 京東方科技集團股▲ふん▼有限公司 表示基板及び表示装置
JP2023504757A (ja) * 2019-12-13 2023-02-07 京東方科技集團股▲ふん▼有限公司 表示基板及び表示装置
US12324340B2 (en) 2019-12-13 2025-06-03 Beijing Boe Technology Development Co., Ltd. Display substrate and display device

Also Published As

Publication number Publication date
JP4954527B2 (ja) 2012-06-20

Similar Documents

Publication Publication Date Title
US11552145B2 (en) Display device, electronic apparatus, and method of fabricating the display device
JP4879541B2 (ja) 表示装置の作製方法
JP6085018B2 (ja) 電子機器
CN101673760B (zh) 显示设备和制造显示设备的方法
JP2006113568A (ja) 表示装置、及び表示装置の作製方法
JP4954527B2 (ja) 表示装置の作製方法
JP5072202B2 (ja) 表示装置の作製方法

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20081009

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20081009

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20101028

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20101116

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20110113

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20110412

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20110610

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20110816

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20110929

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20120313

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20120314

R150 Certificate of patent or registration of utility model

Ref document number: 4954527

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20150323

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20150323

Year of fee payment: 3

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees