JP2005316959A - 定電圧回路 - Google Patents
定電圧回路 Download PDFInfo
- Publication number
- JP2005316959A JP2005316959A JP2005069480A JP2005069480A JP2005316959A JP 2005316959 A JP2005316959 A JP 2005316959A JP 2005069480 A JP2005069480 A JP 2005069480A JP 2005069480 A JP2005069480 A JP 2005069480A JP 2005316959 A JP2005316959 A JP 2005316959A
- Authority
- JP
- Japan
- Prior art keywords
- voltage
- output
- error amplifier
- circuit
- output voltage
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 230000004044 response Effects 0.000 claims abstract description 16
- 238000001514 detection method Methods 0.000 claims description 4
- 101710170231 Antimicrobial peptide 2 Proteins 0.000 abstract description 20
- 101710170230 Antimicrobial peptide 1 Proteins 0.000 abstract description 19
- 239000003990 capacitor Substances 0.000 description 5
- UUDAMDVQRQNNHZ-UHFFFAOYSA-N (S)-AMPA Chemical compound CC=1ONC(=O)C=1CC(N)C(O)=O UUDAMDVQRQNNHZ-UHFFFAOYSA-N 0.000 description 4
- 238000010586 diagram Methods 0.000 description 2
- 230000003321 amplification Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 238000003199 nucleic acid amplification method Methods 0.000 description 1
- 230000004043 responsiveness Effects 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
- 230000006641 stabilisation Effects 0.000 description 1
- 238000011105 stabilization Methods 0.000 description 1
Images
Landscapes
- Continuous-Control Power Sources That Use Transistors (AREA)
Abstract
【解決手段】 直流利得を大きくした第1の誤差増幅器AMP1と、高速な応答特性を有する第2の誤差増幅器AMP2とを備え、出力電圧Voutの変動に対して第1及び第2の各誤差増幅器AMP1及びAMP2によって出力電圧制御トランジスタM1の動作制御を行うようにした。
【選択図】 図1
Description
図2の定電圧回路100において、誤差増幅器AMPaは、差動対をなすNMOSトランジスタM103,M104と、該差動対の負荷をなすカレントミラー回路を形成するPMOSトランジスタM105,M106と、前記差動対にバイアス電流を供給する定電流源をなすNMOSトランジスタM102とを備えている。更に、誤差増幅器AMPaは、出力回路部を形成するPMOSトランジスタM107及びNMOSトランジスタM108、並びに周波数補正用の容量C101及び抵抗R103を備えている。
入力された制御信号に応じた電流を前記入力端子から出力端子に出力する出力電圧制御トランジスタと、
所定の基準電圧Vrefを生成して出力する基準電圧発生回路部と、
前記出力端子からの出力電圧Voutを検出し、該検出した出力電圧Voutに比例した電圧VFBを生成して出力する出力電圧検出回路部と、
前記比例電圧VFBが前記基準電圧Vrefになるように前記出力電圧制御トランジスタの動作制御を行う誤差増幅回路部と、
を備え、
前記誤差増幅回路部は、比例電圧VFBが基準電圧Vrefになるように前記出力電圧制御トランジスタの動作制御を同時に行う、特性の異なった第1及び第2の各誤差増幅器で構成されるものである。
第1の実施の形態.
図1は、本発明の第1の実施の形態における定電圧回路の回路例を示した図である。
図1において、定電圧回路1は、入力電圧Vinから所定の定電圧を生成し出力電圧Voutとして出力端子OUTから出力する。出力端子OUTと接地電圧との間には負荷10とコンデンサC2が並列に接続されている。
入力端子INと出力端子OUTとの間に出力電圧制御トランジスタM1が接続され、第1及び第2の各誤差増幅器AMP1及びAMP2の各出力端は、出力電圧制御トランジスタM1のゲートにそれぞれ接続されている。また、出力端子OUTと接地電圧との間に、抵抗R1及びR2の直列回路が接続され、抵抗R1とR2との接続部から分圧電圧VFBが出力される。
NMOSトランジスタM3及びM4は差動対をなし、PMOSトランジスタM5及びM6はカレントミラー回路を形成して該差動対の負荷をなしている。PMOSトランジスタM5及びM6において、各ソースは入力端子INにそれぞれ接続され、各ゲートは接続され該接続部はPMOSトランジスタM5のドレインに接続されている。
図3における図1との相違点は、出力電流ioに応じて第1及び第2の各誤差増幅器AMP1,AMP2のバイアス電流を調整するバイアス電流調整回路4を追加したことにある。
2 基準電圧発生回路
3 誤差増幅回路部
10 負荷
M1 出力電圧制御トランジスタ
R1,R2 抵抗
AMP1 第1の誤差増幅器
AMP2 第2の誤差増幅器
4 バイアス電流調整回路
Claims (3)
- 入力端子に入力された入力電圧を所定の定電圧に変換して出力端子から出力する定電圧回路において、
入力された制御信号に応じた電流を前記入力端子から出力端子に出力する出力電圧制御トランジスタと、
所定の基準電圧Vrefを生成して出力する基準電圧発生回路部と、
前記出力端子からの出力電圧Voutを検出し、該検出した出力電圧Voutに比例した電圧VFBを生成して出力する出力電圧検出回路部と、
前記比例電圧VFBが前記基準電圧Vrefになるように前記出力電圧制御トランジスタの動作制御を行う誤差増幅回路部と、
を備え、
前記誤差増幅回路部は、比例電圧VFBが基準電圧Vrefになるように前記出力電圧制御トランジスタの動作制御を同時に行う、特性の異なった第1及び第2の各誤差増幅器で構成されることを特徴とする定電圧回路。 - 前記第1の誤差増幅器は、直流利得が前記第2の誤差増幅器よりも大きいことを特徴とする請求項1記載の定電圧回路。
- 前記第2の誤差増幅器は、出力電圧Voutの変動に対する応答速度が前記第1の誤差増幅器よりも速いことを特徴とする請求項1又は2記載の定電圧回路。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005069480A JP4667914B2 (ja) | 2004-03-29 | 2005-03-11 | 定電圧回路 |
US11/090,205 US7368896B2 (en) | 2004-03-29 | 2005-03-28 | Voltage regulator with plural error amplifiers |
US12/057,294 US7948223B2 (en) | 2004-03-29 | 2008-03-27 | Constant voltage circuit using plural error amplifiers to improve response speed |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2004095544 | 2004-03-29 | ||
JP2005069480A JP4667914B2 (ja) | 2004-03-29 | 2005-03-11 | 定電圧回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2005316959A true JP2005316959A (ja) | 2005-11-10 |
JP4667914B2 JP4667914B2 (ja) | 2011-04-13 |
Family
ID=35444273
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2005069480A Expired - Fee Related JP4667914B2 (ja) | 2004-03-29 | 2005-03-11 | 定電圧回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP4667914B2 (ja) |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2005353037A (ja) * | 2004-05-10 | 2005-12-22 | Ricoh Co Ltd | 定電圧回路 |
KR100873461B1 (ko) * | 2005-11-11 | 2008-12-15 | 가부시키가이샤 리코 | 정전압 회로 및 정전압 회로의 제어 방법 |
KR20110035962A (ko) * | 2009-09-29 | 2011-04-06 | 세이코 인스트루 가부시키가이샤 | 전압 조정기 |
US7977932B2 (en) | 2007-09-26 | 2011-07-12 | Renesas Electronics Corporation | Semiconductor integrated circuit device |
JP2014146094A (ja) * | 2013-01-28 | 2014-08-14 | Toshiba Corp | レギュレータ |
Citations (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH03158912A (ja) * | 1989-11-17 | 1991-07-08 | Seiko Instr Inc | ボルテージ・レギュレーター |
JPH0684357A (ja) * | 1992-09-04 | 1994-03-25 | Fujitsu Ltd | 半導体装置 |
JPH06295211A (ja) * | 1993-02-15 | 1994-10-21 | Mitsubishi Electric Corp | 内部電源電位発生回路 |
US5512814A (en) * | 1992-02-07 | 1996-04-30 | Crosspoint Solutions, Inc. | Voltage regulator incorporating configurable feedback and source follower outputs |
JPH0962380A (ja) * | 1995-08-25 | 1997-03-07 | Nec Corp | 内部降圧回路 |
JPH0991047A (ja) * | 1995-09-21 | 1997-04-04 | Matsushita Electron Corp | 内部降圧回路 |
JPH10312683A (ja) * | 1997-05-07 | 1998-11-24 | Lg Semicon Co Ltd | 半導体メモリ素子の電圧調整回路 |
JP2001101862A (ja) * | 1999-09-27 | 2001-04-13 | Hitachi Ltd | 半導体装置 |
JP2001222331A (ja) * | 2000-02-08 | 2001-08-17 | Nec Saitama Ltd | 定電圧レギュレータの消費電流特性、リップルリジェクション特性切り替えシステム及び方法 |
JP2002312043A (ja) * | 2001-04-10 | 2002-10-25 | Ricoh Co Ltd | ボルテージレギュレータ |
-
2005
- 2005-03-11 JP JP2005069480A patent/JP4667914B2/ja not_active Expired - Fee Related
Patent Citations (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH03158912A (ja) * | 1989-11-17 | 1991-07-08 | Seiko Instr Inc | ボルテージ・レギュレーター |
US5512814A (en) * | 1992-02-07 | 1996-04-30 | Crosspoint Solutions, Inc. | Voltage regulator incorporating configurable feedback and source follower outputs |
JPH0684357A (ja) * | 1992-09-04 | 1994-03-25 | Fujitsu Ltd | 半導体装置 |
JPH06295211A (ja) * | 1993-02-15 | 1994-10-21 | Mitsubishi Electric Corp | 内部電源電位発生回路 |
JPH0962380A (ja) * | 1995-08-25 | 1997-03-07 | Nec Corp | 内部降圧回路 |
JPH0991047A (ja) * | 1995-09-21 | 1997-04-04 | Matsushita Electron Corp | 内部降圧回路 |
JPH10312683A (ja) * | 1997-05-07 | 1998-11-24 | Lg Semicon Co Ltd | 半導体メモリ素子の電圧調整回路 |
JP2001101862A (ja) * | 1999-09-27 | 2001-04-13 | Hitachi Ltd | 半導体装置 |
JP2001222331A (ja) * | 2000-02-08 | 2001-08-17 | Nec Saitama Ltd | 定電圧レギュレータの消費電流特性、リップルリジェクション特性切り替えシステム及び方法 |
JP2002312043A (ja) * | 2001-04-10 | 2002-10-25 | Ricoh Co Ltd | ボルテージレギュレータ |
Cited By (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2005353037A (ja) * | 2004-05-10 | 2005-12-22 | Ricoh Co Ltd | 定電圧回路 |
KR100873461B1 (ko) * | 2005-11-11 | 2008-12-15 | 가부시키가이샤 리코 | 정전압 회로 및 정전압 회로의 제어 방법 |
US7538537B2 (en) | 2005-11-11 | 2009-05-26 | Ricoh Company, Ltd. | Constant-voltage circuit and controlling method thereof |
US7977932B2 (en) | 2007-09-26 | 2011-07-12 | Renesas Electronics Corporation | Semiconductor integrated circuit device |
US8154271B2 (en) | 2007-09-26 | 2012-04-10 | Renesas Electronics Corporation | Semiconductor integrated circuit device |
KR20110035962A (ko) * | 2009-09-29 | 2011-04-06 | 세이코 인스트루 가부시키가이샤 | 전압 조정기 |
JP2011096210A (ja) * | 2009-09-29 | 2011-05-12 | Seiko Instruments Inc | ボルテージレギュレータ |
KR101657716B1 (ko) | 2009-09-29 | 2016-09-19 | 에스아이아이 세미컨덕터 가부시키가이샤 | 전압 조정기 |
JP2014146094A (ja) * | 2013-01-28 | 2014-08-14 | Toshiba Corp | レギュレータ |
Also Published As
Publication number | Publication date |
---|---|
JP4667914B2 (ja) | 2011-04-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4523473B2 (ja) | 定電圧回路 | |
KR101059901B1 (ko) | 정전압 회로 | |
JP4616067B2 (ja) | 定電圧電源回路 | |
KR100873461B1 (ko) | 정전압 회로 및 정전압 회로의 제어 방법 | |
JP2008217677A (ja) | 定電圧回路及びその動作制御方法 | |
JP4667883B2 (ja) | 定電圧回路及びその定電圧回路を有する半導体装置 | |
JP4217497B2 (ja) | 定電圧回路 | |
JP2005100296A (ja) | 定電圧回路 | |
JP2009290844A (ja) | 増幅器、オフセット調整回路 | |
JP4781831B2 (ja) | 定電圧回路 | |
JP4688528B2 (ja) | 定電圧回路 | |
JP4527592B2 (ja) | 定電圧電源回路 | |
JP2011013726A (ja) | 定電圧回路 | |
JP5402530B2 (ja) | 電源回路 | |
JP4614234B2 (ja) | 電源装置およびそれを備える電子機器 | |
JP4667914B2 (ja) | 定電圧回路 | |
JP2010141589A (ja) | 差動増幅回路 | |
JP4555131B2 (ja) | 定電圧電源回路 | |
JP2002091580A (ja) | 安定化電源回路 | |
JP4688581B2 (ja) | 定電圧回路 | |
JP2008059541A (ja) | 定電圧回路 | |
JP4568568B2 (ja) | 定電圧回路 | |
JP2005327256A (ja) | 定電圧回路 | |
JP2011138192A (ja) | 電源回路 | |
JP2005080090A (ja) | 差動増幅回路の出力電圧制御回路及び電圧検出器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
RD03 | Notification of appointment of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7423 Effective date: 20080131 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20080221 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20100916 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20100928 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20101124 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20110104 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20110112 |
|
FPAY | Renewal fee payment (prs date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140121 Year of fee payment: 3 |
|
R150 | Certificate of patent (=grant) or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313114 |
|
FPAY | Renewal fee payment (prs date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140121 Year of fee payment: 3 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313115 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
LAPS | Cancellation because of no payment of annual fees |