FR2955964A1 - Procede d'ecriture d'image dans un afficheur a cristal liquide - Google Patents
Procede d'ecriture d'image dans un afficheur a cristal liquide Download PDFInfo
- Publication number
- FR2955964A1 FR2955964A1 FR1000403A FR1000403A FR2955964A1 FR 2955964 A1 FR2955964 A1 FR 2955964A1 FR 1000403 A FR1000403 A FR 1000403A FR 1000403 A FR1000403 A FR 1000403A FR 2955964 A1 FR2955964 A1 FR 2955964A1
- Authority
- FR
- France
- Prior art keywords
- electrode
- line
- counter
- transistors
- frame
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000004973 liquid crystal related substance Substances 0.000 title claims abstract description 22
- 238000000034 method Methods 0.000 title claims abstract description 14
- 239000004020 conductor Substances 0.000 claims abstract description 40
- 239000011159 matrix material Substances 0.000 claims description 20
- 238000012163 sequencing technique Methods 0.000 claims description 9
- 238000005516 engineering process Methods 0.000 abstract description 3
- 238000006243 chemical reaction Methods 0.000 description 16
- 210000004027 cell Anatomy 0.000 description 15
- 230000005684 electric field Effects 0.000 description 6
- 230000005540 biological transmission Effects 0.000 description 4
- 210000002858 crystal cell Anatomy 0.000 description 4
- 239000003990 capacitor Substances 0.000 description 3
- 238000010586 diagram Methods 0.000 description 3
- 230000010287 polarization Effects 0.000 description 3
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 2
- 239000003086 colorant Substances 0.000 description 2
- 230000007547 defect Effects 0.000 description 2
- 238000005286 illumination Methods 0.000 description 2
- 230000003287 optical effect Effects 0.000 description 2
- 229910052710 silicon Inorganic materials 0.000 description 2
- 239000010703 silicon Substances 0.000 description 2
- 230000001360 synchronised effect Effects 0.000 description 2
- 239000013078 crystal Substances 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 230000000737 periodic effect Effects 0.000 description 1
- 238000002360 preparation method Methods 0.000 description 1
- 238000011084 recovery Methods 0.000 description 1
- 230000006641 stabilisation Effects 0.000 description 1
- 238000011105 stabilization Methods 0.000 description 1
- 239000000758 substrate Substances 0.000 description 1
- 230000000007 visual effect Effects 0.000 description 1
Classifications
-
- A—HUMAN NECESSITIES
- A43—FOOTWEAR
- A43D—MACHINES, TOOLS, EQUIPMENT OR METHODS FOR MANUFACTURING OR REPAIRING FOOTWEAR
- A43D3/00—Lasts
- A43D3/14—Stretching or spreading lasts; Boot-trees; Fillers; Devices for maintaining the shape of the shoe
- A43D3/1425—Devices for sole stretching
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3614—Control of polarity reversal in general
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
- G09G3/3655—Details of drivers for counter electrodes, e.g. common electrodes for pixel capacitors or supplementary storage capacitors
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0235—Field-sequential colour display
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0243—Details of the generation of driving signals
- G09G2310/0245—Clearing or presetting the whole screen independently of waveforms, e.g. on power-on
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/06—Details of flat display driving waveforms
- G09G2310/061—Details of flat display driving waveforms for resetting or blanking
- G09G2310/063—Waveforms for resetting the whole screen at once
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0233—Improving the luminance or brightness uniformity across the screen
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0238—Improving the black level
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
- G09G3/3677—Details of drivers for scan electrodes suitable for active matrices only
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Power Engineering (AREA)
- Liquid Crystal Display Device Control (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal (AREA)
Abstract
L'invention concerne un procédé d'affichage sur un écran à cristaux liquides séquentiel couleur, notamment un écran en technologie LCOS (écran en circuit intégré). Le cristal liquide entre une électrode de pixel et une contre-électrode (CE) commune à tous les pixels, et on prévoit d'alterner le potentiel de la contre-électrode à chaque trame. L'écriture d'une image comprend l'adressage successif des différentes lignes et l'application simultanée d'un niveau de tension aux conducteurs de colonne. La phase d'écriture est suivie, avant la fin d'une trame, d'une phase de commutation de potentiel de contre-électrode dans laquelle les transistors des différentes lignes sont successivement rendus conducteurs ligne par ligne (L1 à Ln) pendant des durées qui se recouvrent mutuellement de telle manière que tous les transistors de toutes les lignes soient simultanément conducteurs à un moment donné de cette phase de commutation, et le potentiel de la contre-électrode est commuté à ce moment. On évite ainsi des surtensions sur les transistors de commande au niveau du pixel au moment de la commutation de potentiel de contre-électrode.
Description
PROCEDE D'ECRITURE D'IMAGE DANS UN AFFICHEUR A CRISTAL LIQUIDE L'invention concerne l'affichage d'images en mode séquentiel couleur par un afficheur à cristaux liquides à matrice active. Elle s'applique plus particulièrement aux écrans de petites dimensions, réalisés par exemple sur substrats de silicium (technologie LCOS de l'anglais "Liquid Crystal on Silicon"). Un afficheur à matrice active comprend une matrice de lignes et colonnes de pixels, chaque pixel comportant un cristal liquide entre une électrode de pixel et une contre-électrode commune à tous les pixels. La tension appliquée entre l'électrode de pixel et l'électrode commune produit un champ électrique qui oriente les molécules du cristal liquide en fonction du module du champ. Cette orientation agit sur la polarisation de la lumière qui traverse le cristal de manière à définir, en combinaison avec l'usage de polariseurs, un niveau de transmission de lumière qui dépend du champ électrique appliqué. Un transistor de commande (l'élément actif du pixel) relie l'électrode de pixel de tous les pixels d'une même colonne à un conducteur de colonne respectif. Le conducteur de colonne reçoit à un moment donné une tension analogique définissant un niveau de gris à appliquer au pixel ; si le transistor est conducteur, cette tension est appliquée à l'électrode de pixel ; sinon, le pixel se comporte comme une capacité isolée et conserve le niveau de tension reçu précédemment. Les transistors de commande d'une même ligne de pixels sont commandés par un conducteur de ligne respectif ; ainsi, pendant l'écriture d'une trame d'image, on adresse successivement les différentes lignes de la matrice pour écrire à un instant donné dans les pixels de la ligne adressée l'information appliquée à cet instant par les conducteurs de colonne. La figure 1 représente la structure générale d'une telle matrice, où CL désigne une cellule à cristal liquide et Q désigne le transistor associé à cette cellule, l'ensemble de la cellule et du transistor formant le pixel. La contre-électrode commune de la cellule est désignée par CE, l'électrode du pixel est désignée par Ep. Les conducteurs de commande en ligne sont désignés par LI à Lä pour une matrice de n lignes. Les conducteurs de colonne sont CI à cm pour une matrice de m colonnes. Un décodeur de ligne DEC adresse successivement les différentes lignes. Un circuit de conversion numérique-analogique DAC applique aux conducteurs de colonne pendant l'adressage d'une ligne un ensemble de tensions analogiques représentant l'image à afficher par cette ligne. Le circuit de conversion établit ces tensions analogiques à partir d'un signal numérique. Un circuit de séquencement SEQ assure le fonctionnement synchronisé du décodeur de ligne et du circuit de conversion DAC. Pour des raisons liées à la nature du cristal liquide, il est souhaitable que le champ électrique moyen appliqué aux cellules à cristal liquide soit nul ; si ce n'était pas le cas le cristal liquide se polariserait progressivement en fonction de ce champ, ce qui finirait par se voir sur l'afficheur sous forme de défauts (dits défauts de marquage de l'écran). Pour éviter cette polarisation, on peut alterner le sens de ce champ à chaque trame (ou à chaque colonne, ou à chaque ligne, ou à chaque pixel) ; on peut le faire car le sens du champ n'influe pas sur le niveau de gris, seule son amplitude définit le niveau de gris. Dans le cas des écrans de petites dimensions avec de petits pixels (de quelques micromètres à 20 micromètres de côté), il est préférable d'utiliser une inversion de trame, c'est-à-dire une alternance de sens de champ à chaque trame, car les champs transverses entre pixels perturbent une fraction non négligeable de la surface du pixel. L'alternance par trames préserve en partie les pixels en empêchant l'apparition de champs transverses importants. L'alternance de sens du champ dans ce mode d'inversion de 25 trame peut se faire de deux manières différentes : - soit en gardant une tension fixe, par exemple 0 volt, sur la contre-électrode CE et en alternant la polarité du signal fourni par le circuit de conversion DAC aux électrodes de pixel Ep : lors des trames paires, la polarité est positive sur les électrodes Ep, par exemple entre 0 volt et +6 30 volts ; lors des trames impaires, la polarité est négative, par exemple entre 0 volt et -6 volts ; - soit en conservant une seule polarité pour les électrodes Ep, par exemple entre 0 volt et +6 volts, et en alternant la tension appliquée à la contre-électrode, entre une valeur basse (par exemple Vmin = 0 volts) 35 pendant les trames impaires et une valeur haute (par exemple Vmax = +6 volts) pendant les trames paires ; cela signifie qu'une valeur numérique donnée représentant un niveau de gris doit être convertie en deux tensions analogiques différentes selon qu'on est dans une trame paire ou une trame impaire. Par exemple si l'image est noire pour un champ électrique nul, le signal analogique pour réaliser un pixel noir doit être de 0 volt lors d'une trame impaire mais il doit être de 6 volts lors d'une trame paire. Le circuit de conversion doit être adapté à faire ce changement périodique. L'inconvénient de la première méthode est la nécessité d'avoir des circuits analogiques (et notamment le circuit de conversion DAC) capables de travailler entre des niveaux d'alimentation positifs et négatifs. Technologiquement cela rend les circuits plus complexes ; ce n'est pas le cas pour la deuxième méthode. On préfère donc la deuxième méthode consistant à commuter de trame en trame le potentiel appliqué à la contre-électrode, entre une valeur 15 basse et une valeur haute. La commutation doit se faire pendant l'intervalle de temps entre deux trames successives : elle ne peut pas se faire pendant l'écriture des lignes. Mais lorsqu'il n'y a pas d'écriture de lignes, les transistors de commande qui relient les électrodes de pixel aux conducteurs de colonne 20 sont tous bloqués. La commutation brusque de la contre-électrode provoque, par transmission capacitive, une variation de tension de même amplitude et de même signe sur le drain du transistor et, lors de la trame suivante, le transistor aura entre le drain et la source une tension double de celle qu'il devrait avoir compte-tenu du signal analogique représentant l'information à 25 afficher. Par exemple, on peut avoir la situation suivante : la contre-électrode CE est à un potentiel bas (0 volt), un potentiel nul est présent sur le conducteur de colonne (relié au drain du transistor) juste avant la commutation, et un potentiel de +6 volt est présent sur l'électrode de pixel (reliée à la source du transistor) ; lors de la commutation brusque de la 30 contre-électrode de 0 volt à +6 volt, le potentiel de l'électrode du pixel et le drain du transistor bloqué montent brutalement par transmission capacitive à +12 volts, la source restant à 0 volt. Pour des afficheurs de petite dimension réalisés selon les technologies de circuit intégré (afficheurs ou modulateurs optiques de technologie LCOS) une tension de 12 volts est trop élevée et risque d'endommager le transistor. C'est pourquoi on propose selon l'invention d'utiliser le décodeur de ligne à la fin de la trame pour commander successivement ligne par ligne la mise en conduction des transistors de toutes les lignes de la matrice pendant des durées qui se recouvrent mutuellement de telle manière que tous les transistors de toutes les lignes soient simultanément conducteurs à un moment donné ; le potentiel de la contre-électrode est commuté à ce moment.
Plus précisément, l'invention propose un procédé d'écriture d'image dans un afficheur à cristaux liquides, l'afficheur comprenant une matrice de lignes et colonnes de pixels, chaque pixel comportant un cristal liquide entre une électrode de pixel et une contre-électrode commune à tous les pixels, avec un transistor de commande reliant l'électrode de pixel à un conducteur de colonne respectif commun à tous les pixels d'une même colonne, le conducteur de colonne recevant un signal analogique définissant un niveau de gris appliqué au pixel, les transistors de commande des pixels d'une même ligne étant commandés par un conducteur de ligne respectif, procédé dans lequel l'écriture d'une image comprend l'adressage successif des différentes lignes et l'application simultanée d'un niveau de signal aux conducteurs de colonne, et dans lequel le potentiel appliqué à la contre-électrode est commuté de trame en trame entre une valeur basse et une valeur haute, caractérisé en ce que la phase d'écriture est suivie, avant la fin d'une trame, d'une phase de commutation de potentiel de contre-électrode dans laquelle les transistors des différentes lignes sont successivement rendus conducteurs ligne par ligne pendant des durées qui se recouvrent mutuellement de telle manière que tous les transistors de toutes les lignes soient simultanément conducteurs à un moment donné de cette phase de commutation, et le potentiel de la contre-électrode est commuté à ce moment. La durée de mise en conduction des transistors est de préférence la même pour toutes les lignes, et plus longue que le temps qui sépare le début de la mise en conduction des transistors de la première ligne et le début de la mise en conduction des transistors de la dernière ligne.
En pratique, le séquencement de l'adressage successif des différentes lignes pendant la phase de commutation est beaucoup plus rapide que le séquencement pendant la phase d'écriture (ou phase de génération de l'image) de la matrice. Le séquencement consiste à échelonner régulièrement entre un instant de début t0 et un instant final t1 le début d'adressage des différentes lignes. Si la durée Tc de mise en conduction des transistors est identique pour toutes les lignes de transistors, on choisit Tc strictement supérieur à la valeur t1-t0. Ainsi, pendant un intervalle de temps situé entre t1 et tO+Tc tous les transistors sont conducteurs. La phase de commutation du potentiel de contre-électrode est exécutée pendant cet intervalle de temps. La durée de t0 à t1 est choisie la plus rapide possible compte-tenu des possibilités du décodeur de ligne. La durée Tc est choisie suffisante pour que l'intervalle de temps entre t1 et tO+Tc permette d'effectuer complètement la commutation de la contre-électrode et de transmettre complètement aux pixels une information utile, par exemple une tension déterminée plutôt qu'une charge électrique. Un niveau de tension correspondant au niveau de noir est de préférence appliqué aux conducteurs de tension pendant la phase de commutation dès le temps t0, et ce niveau est commuté au moment de la commutation de potentiel de contre-électrode pour rester un niveau de noir jusqu'à la phase d'écriture d'image de la trame suivante, soit au moins jusqu'à tl+Tc. L'invention est appliquée de préférence à des afficheurs 25 normalement blancs dont la transparence est maximale pour une tension nulle entre électrode de pixel et contre-électrode. On a déjà proposé dans l'art antérieur (WO2007/065903) d'adjoindre à la matrice un ensemble de transistors en ligne (n transistors) et un ensemble de transistors en colonne (m transistors) pour d'une part rendre 30 conducteurs simultanément tous les transistors de commande de la matrice et d'autre part appliquer une tension de précharge alternée de trame à trame sur les conducteurs en colonne (donc sur les électrodes de pixels). Mais on ne commute pas la contre-électrode, et on ne rend pas successivement conducteurs les transistors des lignes successives ; de plus, on n'utilise pas 35 le décodeur de ligne pour exécuter un adressage avec recouvrement, et n+m transistors doivent être rajoutés autour de la matrice ; cet afficheur est destiné à de larges panneaux d'affichage et non à une réalisation en circuit intégré LCOS.
D'autres caractéristiques et avantages de l'invention apparaîtront à la lecture de la description détaillée qui suit et qui est faite en référence aux dessins annexés dans lesquels : - la figure 1 représente la structure d'un afficheur matriciel à cristaux liquides pour la mise en oeuvre de l'invention ; - la figure 2 représente un diagramme temporel expliquant le procédé d'écriture d'image selon l'invention ; - la figure 3 représente un détail du diagramme temporel de la figure 2.
L'afficheur peut être du type à filtres colorés, une couleur étant affectée à chaque pixel, ou être du type séquentiel couleur sans filtres colorés, des sources de lumière colorées étant commandées en synchronisme avec la commande de la matrice pour éclairer celle-ci avec un couleur différente à chaque trame d'image. L'invention est tout particulièrement applicable aux afficheurs de type séquentiel couleur et on considérera dans la suite que l'afficheur est de ce type. Dans ce qui suit on utilisera l'appellation "trame" pour définir l'écriture d'une image complète d'une couleur sur l'écran ; deux trames successives correspondent à deux couleurs différentes en mode séquentiel couleur.
La cellule à cristal liquide CL comporte une électrode de pixel Ep propre à chaque pixel et une contre-électrode CE qui est commune à tous les pixels. Comme on l'a expliqué plus haut, pour des raisons de prévention du marquage de l'écran on commutera le potentiel de la contre-électrode à chaque trame de manière que le champ électrique appliqué aux pixels change de sens à chaque trame ; le niveau de gris du pixel est déterminé par la transparence plus ou moins grande de la cellule pour une polarisation de lumière donnée ; cette transparence ne dépend pas du sens du champ électrique mais seulement de son amplitude. Pour une cellule CL situé au carrefour d'une ligne et d'une colonne 35 de pixels, le transistor de commande Q de la cellule est relié entre l'électrode de pixel et un conducteur de colonne associé à tous les pixels de la colonne. La grille du transistor de commande est reliée à un conducteur de ligne associé à tous les pixels de la ligne. II y a n conducteurs de ligne LI à Ln et m conducteurs de colonne CI à Cm.
Le circuit de conversion numérique analogique DAC reçoit l'information d'image à afficher ; une trame comprend n lignes et on écrit l'image ligne par ligne ; pour une ligne déterminée, le circuit DAC reçoit m groupes de valeurs numériques représentant les niveaux de gris à écrire dans les pixels de cette ligne ; il établit sur ses sorties, reliées aux ~o conducteurs de colonne, m niveaux de tension analogique représentant les m niveaux de gris ; le décodeur de ligne sélectionne le conducteur de ligne correspondant à la ligne qu'on veut écrire ; cette sélection rend conducteurs tous les transistors de commande Q des pixels de la ligne mais pas ceux des autres lignes ; les cellules CL de cette ligne reçoivent alors sur leur électrode 15 de pixel Ep les tensions analogiques respectives issues du circuit DAC ; la contre-électrode CE est à un potentiel constant pendant toute la trame ; puis, le décodeur désélectionne la première ligne et sélectionne une autre, pendant que le circuit de conversion DAC établit un autre groupe de tensions analogiques correspondant à la nouvelle ligne à écrire, et ainsi de suite ; un 20 circuit de séquencement SEQ synchronise le fonctionnement du décodeur de ligne DEC avec le fonctionnement du circuit de conversion. Les lignes sont de préférence sélectionnées en succession régulière dans l'ordre de leurs positions dans la matrice ; elles pourraient être sélectionnées dans un ordre différent dès lors que l'information d'image appliquée aux conducteurs de 25 colonne correspond bien à ce qui doit être affiché dans la ligne sélectionnée. A la fin d'une trame, les n lignes de cellules à cristal liquide ont reçu une tension analogique respective correspondant aux niveaux de gris qu'elles doivent afficher. Du fait de leur nature capacitive, les cellules conservent pendant le reste de la trame la charge appliquée au moment de la mise en 30 conduction de leur transistor de commande (la tension appliquée ne reste pas constante du fait de la réorientation du cristal liquide dont la constante diélectrique est anisotrope). Lors de la trame suivante, on recommence l'adressage ligne par ligne de la matrice pour y inscrire de nouveaux niveaux de gris.
De plus, on commute à chaque trame le niveau de potentiel de la contre-électrode CE, en lui donnant alternativement un niveau bas Vmin, par exemple 0 volt, pendant une trame de rang impair, et un niveau haut Vmax, par exemple +6 volts, pendant une trame de rang pair. Cela impose de modifier la valeur de la tension analogique appliquée à l'électrode Ep pour qu'elle soit référencée par rapport au potentiel de la contre-électrode aussi bien pendant les trames impaires que pendant les trames paires. Ainsi, si un niveau de gris est défini par l'application d'une tension de valeur absolue Vx entre les électrodes Ep et CE, il faut que la tension analogique appliquée à l'électrode de pixel Ep soit Vx-Vmin pendant les trames impaires et Vmax-Vx pendant les trames paires. Si on choisit pour Vmin et Vmax justement les niveaux de tension correspondant à un pixel le plus noir et un pixel le plus blanc, le circuit de conversion DAC devra simplement convertir en analogique le signal numérique d'entrée pendant les trames impaires et l'inverse du signal numérique pendant les trames paires, ce qui est très facile à réaliser. Les moyens de commutation du potentiel de la contre-électrode, désignés par SW sur la figure 1, sont commandés par le séquenceur en synchronisme avec la commande du décodeur de ligne DEC et la commande du circuit de conversion DAC. La commutation du potentiel de contre-électrode doit se faire en dehors de la phase d'écriture des lignes telle qu'indiquée plus haut, c'est-à-dire en dehors du moment où le circuit DAC applique à une ligne de cellules déterminée des niveaux de gris correspondant à cette ligne. Mais si on effectue cette commutation sans précaution juste après l'écriture de la dernière ligne d'une trame et juste avant l'écriture d'une nouvelle trame, on s'est aperçu comme cela a été dit plus haut qu'on risque de provoquer des surtensions source-drain sur les transistors de commande des cellules. Ces surtensions sont dommageables. On va maintenant décrire en référence à la figure 2 la séquence d'écriture effectuée dans la matrice sous le contrôle du circuit de séquencement pour permettre de faire la commutation de potentiel de contre-électrode CE sans risque de surtension sur les transistors de commande Q. On a représenté le signal de mise en conduction appliqué par le 35 décodeur de ligne aux différentes lignes pendant une trame complète d'écriture d'image TR. Chaque trame est décomposée en une première phase qui est une phase d'écriture de niveaux de gris dans les lignes et une deuxième phase qui est une phase spécifique de commutation de potentiel de contre-électrode. Selon l'invention, pendant cette phase spécifique, on fait à nouveau fonctionner le décodeur de ligne mais différemment du fonctionnement adopté pendant la phase d'écriture. En début de trame, pour l'écriture de l'image proprement dite, chaque conducteur de ligne LI à Lä reçoit une impulsion qui rend conducteur les transistors de commande de cette ligne. Les impulsions durent le temps nécessaire pour que les transistors de commande Q puissent charger le condensateur constitué par le pixel et éventuellement les capacités de stockage (ou capacités de compensation) du circuit. Les impulsions se succèdent pour l'écriture des différentes lignes LI à Ln et ne se recouvrent pas de sorte que les transistors d'une seule ligne sont simultanément conducteurs. Les données numériques DATA correspondant aux lignes successives sont converties et appliquées aux conducteurs de colonne en synchronisme avec la sélection des lignes correspondantes. Vers la fin de la trame, à partir d'un instant tO postérieur à l'écriture de la dernière ligne de la matrice (la ligne Ln si on adresse successivement les lignes en commençant par la ligne LI), on exécute la deuxième phase. Dans la deuxième phase, le décodeur de ligne exécute une nouvelle opération d'adressage successif des n lignes, mais cette fois la succession des sélections d'une ligne à la suivante est plus rapide (typiquement entre 0,1 et 0,5 milliseconde pour balayer toutes les lignes LI à Ln) car on n'a pas besoin d'attendre que des tensions analogiques précises représentant des niveaux de gris s'établissent sur les conducteurs de colonne. De plus, la sélection des lignes se fait avec recouvrement mutuel des lignes, c'est-à-dire que les transistors de plusieurs lignes peuvent être conducteurs simultanément. Enfin, non seulement il y a recouvrement entre plusieurs lignes mais la durée de sélection des différentes lignes est telle que pendant une durée non nulle toutes les lignes sont adressées en même temps et de ce fait tous les transistors de la matrice sont conducteurs simultanément. De préférence, par souci de simplicité de réalisation et de fonctionnement du décodeur de ligne, la durée de mise en conduction est la même pour toutes les lignes. La durée Tc doit être suffisamment longue (typiquement de l'ordre de la milliseconde) pour mettre tous les pixels dans le même état de charge. Ceci va permettre au pixel d'être insensible à l'historique d'affichage du pixel et donc de s'affranchir des tables de correspondance (ou tables LUK de l'anglais Look-Up Tables) classiquement utilisées pour définir le signal à appliquer au pixel en fonction de celui appliqué pendant la trame précédente. Avantageusement, comme on le verra, on mettra tous les pixels dans un état de charge correspondant à une transmission de lumière nulle (pixel noir). Ainsi, de préférence, si l'adressage des lignes commence à l'instant t0 pour la première ligne et commence à l'instant t1 pour la dernière ligne, la durée commune Tc de mise en conduction des transistors d'une ligne est supérieure à l'intervalle t1-t0. II subsiste un intervalle de temps non nul entre l'instant t1 et l'instant tO+Tc. Pendant cet intervalle de temps tous les transistors de la matrice sont conducteurs. C'est pendant cet intervalle de temps qu'on déclenche la commutation du potentiel de contre-électrode du potentiel Vmin au potentiel Vmax ou l'inverse. En même temps, le circuit de conversion DAC établit sur les conducteurs de colonne un potentiel déterminé, c'est-à-dire qu'il ne laisse pas les conducteurs de colonne en haute impédance.
Il n'y a dès lors pas de risque de surtension aux bornes des transistors ou d'autres éléments du circuit du fait de la commutation de potentiel de la contre-électrode. De préférence, le circuit de conversion, commandé par le circuit de séquencement, produit pendant cette phase de commutation une tension qui correspond à un niveau de noir. Mais comme la tension à appliquer pour produire un niveau de noir dépend du potentiel de contre-électrode et qu'on est justement en cours de commutation de ce potentiel, on prévoit de préférence qu'on commute la tension analogique présente sur tous les conducteurs de colonne d'une tension Vmin à une tension Vmax ou le contraire (selon qu'on passe d'une trame impaire à une trame paire ou le contraire) en même temps qu'on commute le potentiel de la contre-électrode. On voit sur la figure 2 la commutation de tension sur la contre- électrode CE pendant l'intervalle de temps de t1 à tO+Tc. Les données numériques à convertir en tension analogique sont également représentées.
Elles sont inversées d'une trame impaire à une trame paire, de sorte que si des données DATA correspondent à une image donnée pendant une trame impaire, des données numériques inverses DATA Inv doivent être appliquées pendant la trame paire qui suit pour obtenir la même image. L'appellation DATA_Inv ne signifie bien entendu pas qu'on applique des données inverses de celles de la trame précédente, mais qu'on applique des données référencées en sens inverse des données de la trame précédente. Par exemple, les trames se succèdent dans l'ordre des couleurs rouge, vert, bleu, et les données appliquées sont datai R, datai V Inv, datai B, data2R Inv, data2V, data2B_Inv, etc.
Mais, avant d'appliquer les nouvelles données DATA Inv à la trame qui suit, le circuit de conversion applique aux conducteurs de colonne dès l'instant t0, un niveau de tension analogique qui correspond au niveau de noir BL. Et comme le niveau de noir s'inverse au moment de la commutation de la contre-électrode, on commande le circuit de conversion pour inverser la tension de niveau de noir appliquée au moment où on commute la tension de contre-électrode. Des écrans à cristaux liquides dits "normalement noir" ont des pixels noirs (transparence minimale) lorsqu'une tension nulle est appliquée entre Ep et CE. Un niveau de noir est donc obtenu si la tension appliquée sur un conducteur de colonne est Vmin pendant les trames impaires où la tension de contre-électrode est Vmin et elle est au contraire de Vmax pendant les trames paires où la tension de contre-électrode est Vmax. Ce serait le contraire pour des écrans dits "normalement blanc" qui ont une transparence maximale en l'absence de tension entre Ep et CE. On rappelle que l'écran est normalement noir ou normalement blanc en fonction du type de cristal liquide et de l'orientation mutuelle des polariseurs qui encadrent les cellules : les cristaux liquides TN (nématiques twistés) ou MTN (mixed TN) sont normalement noirs si les polariseurs sont parallèles, normalement blancs si les polariseurs sont croisés ; les cristaux liquides dits "vertically aligned" sont normalement noirs en polariseurs croisés, normalement blancs en polariseurs parallèles. On considère pour le moment sur la figure 2 que l'écran est normalement noir quelle que soit sa structure, et que la trame TR représentée est une trame impaire où la tension de contre-électrode est Vmin, ce qui veut dire que le niveau de noir est défini par une tension Vmin sur l'électrode de pixel.
Par conséquent, au début de la phase de commutation de contre-électrode, le circuit de conversion applique à tous les conducteurs de colonne une tension Vmin (niveau de noir BL) ; au moment de la commutation de potentiel de contre-électrode, il applique à tous les conducteurs de colonne une tension Vmax (niveau de noir inversé BL_Inv) ; et enfin, après l'instant tO+Tc, et en fonction des impulsions successives appliquées aux conducteurs de ligne LI à Ln, il applique des données d'image inversées DATA Inv aux conducteurs de colonne pour l'écriture de la trame suivante qui est une trame paire.
De ces dispositions il résulte que pendant la phase de commutation de potentiel de contre-électrode, il n'y a pas de risque d'apporter une information de niveau de gris aux pixels, qui pourrait être en contradiction avec l'image qu'on a affiché pendant la trame. Seule une information de noir est rajoutée temporairement.
On notera que le niveau de noir BL (Vmin si TR est une trame impaire ou Vmax si c'est une trame paire) peut être appliqué aux colonnes non seulement en commençant juste avant l'instant t0 comme cela est représenté sur la figure 2 mais aussi pendant tout l'intervalle de temps qui précède, après la fin de l'écriture des n lignes de la trame. Ce niveau de noir est présent sur les colonnes mais n'est pas transféré sur les cellules avant l'instant t0. En observant le chronogramme de la figure 2, on voit que la durée pendant laquelle un pixel conserve une information de niveau de gris dépend du rang de la ligne. Ceci résulte du fait que l'adressage de la succession de n lignes est plus rapide à la fin de la trame (préparation de la commutation de contre-électrode) qu'au début de trame (écriture des niveaux de gris). On pourrait choisir de conserver la même vitesse de balayage des lignes au début et à la fin de la trame, mais cela réduirait la luminance globale de l'écran. On peut compenser ce phénomène en modifiant systématiquement le niveau de signal en fonction du rang de la ligne pour tenir compte de la différence de temps d'éclairement des différentes lignes. On peut aussi décider d'alterner le sens de balayage des lignes, de LI vers Ln pour une trame, et de Ln vers LI pour une trame suivante de même couleur, ce qui annule en moyenne l'écart de durée d'illumination des différentes lignes.
Dans ce qui précède, on a considéré que l'application d'un niveau de gris sous forme d'une tension analogique sur un conducteur de colonne consistait à mettre une tension constante sur ce conducteur pendant le temps d'adressage de la ligne correspondante. L'invention est applicable cependant aussi dans les cas où l'application de tension est faite de manière plus sophistiquée, notamment lorsqu'on applique des tensions de suralimentation temporaire positive ou négative sur les conducteurs de colonne, c'est-à-dire des tensions plus élevées ou moins élevées que celle qu'on désire réellement, dans le but d'accélérer la stabilisation de la tension aux bornes de la cellule. Pour un écran de type séquentiel couleur qui nécessite la commutation de sources lumineuses rouge, verte, bleue à chaque nouvelle trame, on effectuera la commutation de source lumineuse en même temps que la commutation de contre-électrode, donc pendant que les tensions des conducteurs de colonne correspondent à un niveau de noir effectivement appliqué aux cellules. Ainsi, le changement de source lumineuse ne produit pas de pics de lumière gênants. La commutation de couleur n'est pas forcément exactement synchrone de la commutation de tension de contre-électrode pourvu qu'elle se fasse pendant qu'un niveau de noir reste appliqué aux pixels. On voit sur la figure 2 une ligne LUM représentant les instants de commutation des sources de couleur rouge (R) vert (V) bleue (B). L'instant de commutation représenté est l'instant tl+Tc mais il pourrait être situé légèrement avant t1 +Tc dès lors que le niveau de noir correspondant à la tension actuelle de contre-électrode est appliqué aux colonnes à ce moment. La figure 3 représente un détail de la phase de commutation de potentiel de contre-électrode. Dans l'exemple représenté, la commutation des sources lumineuses se fait à l'instant tl+Tc qui est l'instant de fin d'adressage de la dernière ligne de pixels. Les nouvelles données d'écriture sont appliquées après cet instant. On voit sur cette figure plus détaillée que la durée Tc peut être d'à peu près une milliseconde alors que la durée t1-t0 peut être de 0,1 à 0,5 milliseconde. L'invention est particulièrement intéressante pour les écrans de très petite dimension (quelques millimètres à quelques centimètres de côté) et notamment pour des écrans servant de modulateurs optiques transmissifs dans des projecteurs d'image. Elle est particulièrement intéressante pour des écrans ou modulateurs optiques normalement blancs car la phase de commutation de potentiel de la contre-électrode correspond, qui établit un niveau de noir, correspond à une précharge à Vmax-Vmin des capacités constituées par les cellules et non à une décharge à 0 volt de ces capacités. Les capacités préchargées permettent d'appliquer plus facilement ensuite les niveaux de gris souhaités.10
Claims (5)
- REVENDICATIONS1. Procédé d'écriture d'image dans un afficheur à cristaux liquides, l'afficheur comprenant une matrice de lignes et colonnes de pixels, chaque pixel comportant un cristal liquide entre une électrode de pixel (Ep) et une contre-électrode (CE) commune à tous les pixels, avec un transistor de commande (Q) reliant l'électrode de pixel à un conducteur de colonne respectif commun à tous les pixels d'une même colonne, le conducteur de colonne recevant un signal analogique définissant un niveau de gris à appliquer au pixel, les transistors de commande des pixels d'une même ligne étant commandés par un conducteur de ligne respectif, procédé dans lequel l'écriture d'une image comprend l'adressage successif des différentes lignes et l'application simultanée d'un niveau de tension aux conducteurs de colonne, et dans lequel le potentiel appliqué à la contre-électrode est commuté de trame en trame entre une valeur basse et une valeur haute, caractérisé en ce que la phase d'écriture est suivie, avant la fin d'une trame, d'une phase de commutation de potentiel de contre-électrode dans laquelle les transistors des différentes lignes sont successivement rendus conducteurs ligne par ligne pendant des durées qui se recouvrent mutuellement de telle manière que tous les transistors de toutes les lignes soient simultanément conducteurs à un moment donné de cette phase de commutation, et le potentiel de la contre-électrode est commuté à ce moment.
- 2. Procédé d'écriture selon la revendication 1, caractérisé en ce que la durée (Tc) de mise en conduction des transistors est la même pour toutes les lignes, et plus longue que le temps qui sépare le début (t0) de la mise en conduction des transistors de la première ligne et le début (t1) de la mise en conduction des transistors de la dernière ligne.
- 3. Procédé d'écriture selon la revendication 2, caractérisé en ce que le séquencement de l'adressage successif des différentes lignes pendant la phase de commutation est plus rapide que le séquencement pendant la phase d'écriture de la matrice.
- 4. Procédé d'écriture selon l'une des revendications 1 à 3, caractérisé en ce qu'un niveau de tension correspondant au niveau de noir est appliqué aux conducteurs de tension pendant la phase de commutation, et ce niveau est commuté au moment de la commutation de potentiel de contre-électrode pour rester un niveau de noir jusqu'à la phase d'écriture d'une trame suivante.
- 5. Procédé d'écriture selon l'une des revendications 1 à 4, ~o caractérisé en ce que l'afficheur est un afficheur normalement blanc dont la transparence est maximale pour une tension nulle entre électrode de pixel et contre-électrode.
Priority Applications (7)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FR1000403A FR2955964A1 (fr) | 2010-02-02 | 2010-02-02 | Procede d'ecriture d'image dans un afficheur a cristal liquide |
FR1001292A FR2955965B1 (fr) | 2010-02-02 | 2010-03-30 | Procede d'ecriture d'image dans un afficheur a cristal liquide. |
CN2011800079431A CN102741914A (zh) | 2010-02-02 | 2011-01-21 | 用于在液晶显示器中写入图像的方法 |
US13/522,691 US20120287179A1 (en) | 2010-02-02 | 2011-01-21 | Method for Writing an Image in a Liquid Crystal Display |
PCT/EP2011/050814 WO2011095403A1 (fr) | 2010-02-02 | 2011-01-21 | Procede d'ecriture d'image dans un afficheur a cristal liquide |
JP2012550399A JP2013519105A (ja) | 2010-02-02 | 2011-01-21 | 液晶ディスプレイに画像を書き込むための方法 |
EP11701086A EP2531998A1 (fr) | 2010-02-02 | 2011-01-21 | Procédé d'ecriture d'image dans un afficheur à cristal liquide |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FR1000403A FR2955964A1 (fr) | 2010-02-02 | 2010-02-02 | Procede d'ecriture d'image dans un afficheur a cristal liquide |
Publications (1)
Publication Number | Publication Date |
---|---|
FR2955964A1 true FR2955964A1 (fr) | 2011-08-05 |
Family
ID=8871589
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
FR1000403A Pending FR2955964A1 (fr) | 2010-02-02 | 2010-02-02 | Procede d'ecriture d'image dans un afficheur a cristal liquide |
FR1001292A Expired - Fee Related FR2955965B1 (fr) | 2010-02-02 | 2010-03-30 | Procede d'ecriture d'image dans un afficheur a cristal liquide. |
Family Applications After (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
FR1001292A Expired - Fee Related FR2955965B1 (fr) | 2010-02-02 | 2010-03-30 | Procede d'ecriture d'image dans un afficheur a cristal liquide. |
Country Status (6)
Country | Link |
---|---|
US (1) | US20120287179A1 (fr) |
EP (1) | EP2531998A1 (fr) |
JP (1) | JP2013519105A (fr) |
CN (1) | CN102741914A (fr) |
FR (2) | FR2955964A1 (fr) |
WO (1) | WO2011095403A1 (fr) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111402833A (zh) * | 2020-06-05 | 2020-07-10 | 南京芯视元电子有限公司 | 一种提高LCoS空间光调制器相位调制精度的校正系统 |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9767757B2 (en) * | 2013-01-24 | 2017-09-19 | Finisar Corporation | Pipelined pixel applications in liquid crystal on silicon chip |
WO2017149646A1 (fr) * | 2016-03-01 | 2017-09-08 | 株式会社オルタステクノロジー | Dispositif d'affichage à cristaux liquides |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH09138421A (ja) * | 1995-11-13 | 1997-05-27 | Sharp Corp | アクティブマトリクス型液晶画像表示装置 |
US20090219237A1 (en) * | 2008-02-29 | 2009-09-03 | Epson Imaging Devices Corporation | Electro-optical device, driving method thereof, and electronic apparatus |
Family Cites Families (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3734629B2 (ja) * | 1998-10-15 | 2006-01-11 | インターナショナル・ビジネス・マシーンズ・コーポレーション | 表示装置 |
JP2005031696A (ja) * | 1999-03-26 | 2005-02-03 | Semiconductor Energy Lab Co Ltd | 液晶表示装置及びその駆動方法 |
KR100641729B1 (ko) * | 1999-09-22 | 2006-11-02 | 엘지.필립스 엘시디 주식회사 | 액정표시장치의 리셋 방법 및 장치 |
JP3570362B2 (ja) * | 1999-12-10 | 2004-09-29 | セイコーエプソン株式会社 | 電気光学装置の駆動方法、画像処理回路、電気光学装置および電子機器 |
JP4127602B2 (ja) * | 2001-03-23 | 2008-07-30 | 東芝松下ディスプレイテクノロジー株式会社 | 液晶表示装置の駆動方法 |
JP2004301989A (ja) * | 2003-03-31 | 2004-10-28 | Fujitsu Display Technologies Corp | 液晶表示パネルの駆動方法及び液晶表示装置 |
KR101166244B1 (ko) * | 2004-07-29 | 2012-07-18 | 코닌클리케 필립스 일렉트로닉스 엔.브이. | 극성 반전 패턴을 통한 디스플레이 구동 |
CN100446079C (zh) * | 2004-12-15 | 2008-12-24 | 日本电气株式会社 | 液晶显示装置、其驱动方法及其驱动电路 |
JP4419897B2 (ja) * | 2005-03-30 | 2010-02-24 | エプソンイメージングデバイス株式会社 | 液晶表示装置の駆動法、液晶表示装置及び電子機器 |
FR2894369B1 (fr) | 2005-12-07 | 2008-07-18 | Thales Sa | Procede d'adressage ameliore pour un afficheur matriciel a cristaux liquides |
JP2008058571A (ja) * | 2006-08-31 | 2008-03-13 | Epson Imaging Devices Corp | 電気光学装置及び電子機器 |
JP2008233415A (ja) * | 2007-03-19 | 2008-10-02 | Toshiba Matsushita Display Technology Co Ltd | 液晶表示装置 |
JP2009069730A (ja) * | 2007-09-18 | 2009-04-02 | Seiko Epson Corp | 電気光学装置、電子機器及び指示物体の検出方法 |
KR101310379B1 (ko) * | 2008-12-03 | 2013-09-23 | 엘지디스플레이 주식회사 | 액정표시장치와 그 구동방법 |
-
2010
- 2010-02-02 FR FR1000403A patent/FR2955964A1/fr active Pending
- 2010-03-30 FR FR1001292A patent/FR2955965B1/fr not_active Expired - Fee Related
-
2011
- 2011-01-21 EP EP11701086A patent/EP2531998A1/fr not_active Withdrawn
- 2011-01-21 US US13/522,691 patent/US20120287179A1/en not_active Abandoned
- 2011-01-21 JP JP2012550399A patent/JP2013519105A/ja active Pending
- 2011-01-21 WO PCT/EP2011/050814 patent/WO2011095403A1/fr active Application Filing
- 2011-01-21 CN CN2011800079431A patent/CN102741914A/zh active Pending
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH09138421A (ja) * | 1995-11-13 | 1997-05-27 | Sharp Corp | アクティブマトリクス型液晶画像表示装置 |
US20090219237A1 (en) * | 2008-02-29 | 2009-09-03 | Epson Imaging Devices Corporation | Electro-optical device, driving method thereof, and electronic apparatus |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111402833A (zh) * | 2020-06-05 | 2020-07-10 | 南京芯视元电子有限公司 | 一种提高LCoS空间光调制器相位调制精度的校正系统 |
Also Published As
Publication number | Publication date |
---|---|
JP2013519105A (ja) | 2013-05-23 |
FR2955965B1 (fr) | 2012-11-16 |
US20120287179A1 (en) | 2012-11-15 |
EP2531998A1 (fr) | 2012-12-12 |
CN102741914A (zh) | 2012-10-17 |
FR2955965A1 (fr) | 2011-08-05 |
WO2011095403A1 (fr) | 2011-08-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
FR2569294A1 (fr) | Panneau d'affichage et son procede de commande | |
KR100300280B1 (ko) | 액티브 매트릭스 광 변조기 및 표시 장치 | |
FR2553218A1 (fr) | Ecran d'affichage a matrice active sans croisement des lignes et des colonnes d'adressage | |
FR2611389A1 (fr) | Dispositif imageur matriciel a cristaux liquides a resolution doublee par birefringence | |
US20120154262A1 (en) | Pixel Circuit And Display Device | |
EP2721598B1 (fr) | Afficheur a cristal liquide a electrodes d'effacement | |
US6703995B2 (en) | Bistable chiral nematic liquid crystal display and method of driving the same | |
EP1958182B1 (fr) | Systeme video comprenant un afficheur matriciel a cristaux liquides a procede d'adressage ameliore | |
FR2669759A1 (fr) | Ecran plat a matrice active. | |
FR2955964A1 (fr) | Procede d'ecriture d'image dans un afficheur a cristal liquide | |
EP0435750B1 (fr) | Procédé d'adressage de chaque colonne d'un écran LCD de type matriciel | |
FR2844064A1 (fr) | Procede et dispositif pour commander un afficheur a cristal liquide ferroelectrique, et procede d'alignement de cristal liquide sous champ electrique | |
WO2015028448A1 (fr) | Ecran a matrice active a regulation de tensions d'alimentation en fonction de la temperature | |
EP1911015A1 (fr) | Matrice active pour un dispositif d'affichage a cristal liquide | |
EP1958183B1 (fr) | Afficheur matriciel séquentiel couleur à cristaux liquides | |
US8400387B2 (en) | Liquid crystal display device | |
FR2861205A1 (fr) | Micro-ecran de visualisation a cristaux liquides | |
EP0506530A1 (fr) | Ecran matriciel à définition améliorée et procédé d'adressage d'un tel écran | |
US12254847B2 (en) | High impedance driver for bi-stable and multi-stable displays and method to drive same | |
FR2916295A1 (fr) | Procede d'adressage d'un ecran matriciel a cristal liquide et dispositif appliquant ce procede | |
JP2006023447A (ja) | アクティブマトリクス型表示装置およびその駆動方法 |