DE3241185C2 - - Google Patents
Info
- Publication number
- DE3241185C2 DE3241185C2 DE19823241185 DE3241185A DE3241185C2 DE 3241185 C2 DE3241185 C2 DE 3241185C2 DE 19823241185 DE19823241185 DE 19823241185 DE 3241185 A DE3241185 A DE 3241185A DE 3241185 C2 DE3241185 C2 DE 3241185C2
- Authority
- DE
- Germany
- Prior art keywords
- multiplexer
- input
- operational amplifier
- circuit arrangement
- resistor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03G—CONTROL OF AMPLIFICATION
- H03G3/00—Gain control in amplifiers or frequency changers
- H03G3/001—Digital control of analog signals
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04M—TELEPHONIC COMMUNICATION
- H04M19/00—Current supply arrangements for telephone systems
- H04M19/001—Current supply source at the exchanger providing current to substations
- H04M19/006—Circuits for increasing the range of current supply source
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Interface Circuits In Exchanges (AREA)
- Networks Using Active Elements (AREA)
Description
Die Erfindung geht aus von einer Schaltungsanordnung der im Oberbegriff des Patentanspruchs 1 genannten Art. Sie kann vorzugsweise in Teilnehmeranschlußschaltungen zur Pegelan passung bei verschiedenen Anschlußleitungslängen einge setzt werden.The invention relates to a circuit arrangement in the Preamble of claim 1 mentioned type. It can preferably in subscriber line circuits for level fit with different connecting cable lengths be set.
Für digital steuerbare Dämpfungsglieder in Teilnehmeran schlußschaltungen sind schon gegengekoppelte Operations verstärker mit Widerstandsnetzwerken eingesetzt worden, in denen Widerstände mittels auswählbarer elektronischer Schalter kurzschließbar sind. So wird beispielsweise für jede Übertragungsstrecke eine Kette aus zwei, durch einen Widerstand gekoppelte und jeweils gegengekoppelte Operati onsverstärker benutzt, wobei dieser Kopplungswiderstand und die Gegenkopplungswiderstände durch jeweils einen elektronischen Schalter kurzschließbar sind. Es ergibt sich somit eine Anzahl Dämpfungsstufen je nach den ver schiedenen Kombinationsmöglichkeiten der digital ansteuer baren elektronischen Schalter.For digitally controllable attenuators in participants closing circuits are already negative feedback operations amplifiers with resistance networks have been used in which resistors by means of selectable electronic Switches can be short-circuited. For example, for each transmission link is a chain of two, through one Resistively coupled and oppositely coupled operations onsampler used, this coupling resistance and the negative feedback resistors by one each electronic switches can be short-circuited. It results a number of damping levels depending on the ver various possible combinations of digital control baren electronic switch.
Eine derartige Schaltungsanordnung hat den Nachteil, daß verhältnismäßig viele Widerstände und für die Operations verstärker und die elektronischen Schalter eine Reihe von integrierten Schaltungen benötigt werden. Außerdem sind die Durchgangswiderstände der elektronischen Schalter nicht definiert, so daß keine engtolerierten Dämpfungen eingestellt werden können.Such a circuit arrangement has the disadvantage that relatively many resistances and for the operations amplifier and the electronic switches a number of integrated circuits are required. Also are the volume resistances of the electronic switches not defined, so no tight tolerances can be adjusted.
Aus Electronics, 17. Februar 1977, Seiten 99 und 101, ist es auch bekannt, im verstärkungsbestimmenden Widerstandsnetzwerk eines gegengekoppelten Operationsverstärkers verschiedene Widerstände durch Öffnen oder Schließen elektronischer Schalter auszuwählen und so eine bestimmte Verstärkung binär einzustellen. Damit wird die analoge Spannung multipliziert mit dem Wert eines Digitalworts. Eine Abwandlung dieser Schaltung ist in der DE-OS 20 32 102 zu finden, bei der eine analoge Spannung durch den Wert eines Digitalworts dividiert wird.From Electronics, February 17, 1977, pages 99 and 101, it is too known, in the gain-determining resistance network of a negative feedback operational amplifier different resistances by opening or closing electronic switches and so set a certain gain binary. So that will the analog voltage multiplied by the value of a Digital words. A modification of this circuit is in the DE-OS 20 32 102 to find, in which an analog voltage dividing the value of a digital word.
Die Aufgabe der Erfindung besteht darin, eine Schaltungs anordnung der eingangs genannten Art zu schaffen, die mit einem geringeren Aufwand auskommt.The object of the invention is a circuit to create arrangement of the type mentioned that with requires less effort.
Diese Aufgabe wird mit den Merkmalen des Patentanspruchs 1 gelöst. Die Erfindung hat den Vorteil, daß nur zwei inte grierte Schaltungen und eine verhältnismäßig geringe An zahl Widerstände benötigt werden.This object is achieved with the features of claim 1 solved. The invention has the advantage that only two inte grierte circuits and a relatively low to number of resistors are needed.
Vorzugsweise wird ein Multiplexer mit 2mal 4 Kanälen be nutzt.A multiplexer with 2 times 4 channels is preferably used uses.
Eine bevorzugte Anordnung des Widerstandsnetzwerks und des Multiplexers geht aus dem Anspruch 3 hervor.A preferred arrangement of the resistor network and the Multiplexers emerges from claim 3.
Gemäß Anspruch 4 kann ein für die Aktivierung des Multi plexers vorgesehener Eingang zur Bildung der codierten Auswahlbefehle mitbenutzt werden. Daher kann beispielswei se mit einem Multiplexer aus 2mal 4 Kanälen ein Däm pfungsnetzwerk mit 2mal 5 Dämpfungsstufen aufgebaut wer den.According to claim 4, one for the activation of the multi plexers provided input to form the coded Selection commands can be used. Therefore, for example a dam with a multiplexer of 2 times 4 channels network with 2 times 5 damping levels the.
Die Erfindung wird nun anhand eines Ausführungsbeispiels näher erläutert.The invention is now based on an embodiment explained in more detail.
In der Figur ist eine Schaltungsanordnung zur Dämpfungs einstellung in einer Teilnehmeranschlußschaltung darge stellt. Die Übertragungsstrecke A-A′ liegt im abgehenden Vierdrahtweg, während die Übertragungsstrecke B-B′ im an kommenden Vierdrahtweg liegt. Im Zuge der ersten Übertra gungsstrecke sind ein Widerstand R 2 und ein Operationsver stärker V angeordnet, der mittels eines Widerstandes R 1 gegengekoppelt ist. Dabei ist der Widerstand R 2 an den ne gativen Eingang des Operationsverstärkers V angeschlossen, dessen positiver Eingang geerdet ist. Der Ausgang des Ope rationsverstärkers V ist mit A′ bezeichnet. Parallel zum Widerstand R 2 ist wahlweise jeweils ein Widerstand von Wi derständen R 3 bis R 6 mittels eines Multiplexers M schalt bar. Diese Widerstände sind an vier Nutzsignaleingänge, die Dateneingänge D 1 bis D 4, des Multiplexers angeschlos sen. Zwischen einem ausgewählten Dateneingang und dem zu gehörigen Datenausgang DA wird intern eine Verbindung her gestellt. Dies erfolgt durch Anlegen von H- und L-Signalen an Auswahleingänge S 1, S 2 des Multiplexers M in verschie denen Kombinationen. Zusätzlich kann eine weitere Däm pfungsstufe durch Ansteuern eines für die Aktivierung des Multiplexers vorgesehenen Eingangs EN, auch Enable-Eingang genannt, gebildet werden.In the figure, a circuit arrangement for attenuation setting in a subscriber line circuit is Darge. The transmission path AA ' is in the outgoing four-wire path, while the transmission path BB' is in the incoming four-wire path. In the course of the first transmission path, a resistor R 2 and an operational amplifier V are arranged, which is negatively coupled by means of a resistor R 1 . The resistor R 2 is connected to the negative input of the operational amplifier V , the positive input of which is grounded. The output of the operational amplifier V is designated A ' . In parallel with the resistor R 2 , a resistance of Wi resistors R 3 to R 6 can be switched by means of a multiplexer M. These resistors are connected to four useful signal inputs, the data inputs D 1 to D 4 , of the multiplexer. A connection is established internally between a selected data input and the associated data output DA . This is done by applying H and L signals to selection inputs S 1 , S 2 of the multiplexer M in various combinations. In addition, a further damping stage can be formed by driving an input EN , also called an enable input, for activating the multiplexer.
In analoger Weise sind Dateneingänge D 1′ bis D 4′ und ein Datenausgang DA′ beschaltet, die durch die Auswahleingänge S 1, S 2 und den Eingang EN mitgesteuert werden. Widerstände R 1′ bis R 6′ und ein Operationsverstärker V′ liegen in ei ner analogen Anordnung.In an analog manner, data inputs D 1 ' to D 4' and a data output DA 'are connected, which are also controlled by the selection inputs S 1 , S 2 and the input EN . Resistors R 1 ' to R 6' and an operational amplifier V ' are in an analog arrangement.
Liegt am Eingang EN ein H-Signal, so befindet sich der Multiplexer im inaktiven Zustand. In diesem Fall ist kei ner der Widerstände R 3 bis R 6 dem Widerstand R 2 parallel geschaltet (das gleiche gilt für die Strichseite), und es ist die Dämpfungsstufe mit der höchsten Dämpfung einge stellt. Bei allen anderen Kombinationen erhält der Eingang EN ein L-Signal.If there is an H signal at input EN , the multiplexer is in the inactive state. In this case, none of the resistors R 3 to R 6 is connected in parallel with the resistor R 2 (the same applies to the dash side), and the damping stage with the highest damping is set. For all other combinations, the EN input receives an L signal.
Der Dateneingang D 1 wird mit dem Datenausgang DA verbun den, wenn beide Auswahleingänge S 1 und S 2 L-Signale erhalten, so daß dann beispielsweise die nächstniedrige Dämpfungsstufe ein gestellt ist. In entsprechender Weise wird der Widerstand R 4 wirksam geschaltet, wenn der Auswahleingang S 1 ein H-Signal und der Auswahleingang S 2 ein L-Signal erhält. Der Widerstand R 5 wird bei einem L-Signal am Auswahlein gang S 1 und einem H-Signal am Auswahleingang S 2 einge schaltet. Die Dämpfungsstufe mit dem niedrigsten Däm pfungswert wird dann erreicht, wenn H-Signale an den Aus wahleingängen S 1, S 2 anstehen und damit der Widerstand R 6 dem Widerstand R 2 parallel geschaltet wird. In entsprechen der Weise wird die Strichseite gesteuert.The data input D 1 is connected to the data output DA when the two selection inputs S 1 and S 2 receive L signals, so that then, for example, the next lowest attenuation level is set. In a corresponding manner, the resistor R 4 is activated when the selection input S 1 receives an H signal and the selection input S 2 receives an L signal. The resistor R 5 is switched on with an L signal at the selection input S 1 and an H signal at the selection input S 2 . The damping level with the lowest damping value is achieved when H signals are present at the selection inputs S 1 , S 2 and the resistor R 6 is connected in parallel with the resistor R 2 . The streak side is controlled in a corresponding manner.
Die Operationsverstärker V, V′ können vorzugsweise Be standteile einer einzigen integrierten Schaltung sein, so daß insgesamt ein einfaches und billiges Dämpfungsglied vorliegt.The operational amplifiers V, V ' can preferably be components of a single integrated circuit, so that overall there is a simple and cheap attenuator.
Claims (4)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE19823241185 DE3241185A1 (en) | 1982-11-08 | 1982-11-08 | Circuit arrangement for adjusting attenuation in telecommunications connection paths, in particular telephone connection paths |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE19823241185 DE3241185A1 (en) | 1982-11-08 | 1982-11-08 | Circuit arrangement for adjusting attenuation in telecommunications connection paths, in particular telephone connection paths |
Publications (2)
Publication Number | Publication Date |
---|---|
DE3241185A1 DE3241185A1 (en) | 1984-05-10 |
DE3241185C2 true DE3241185C2 (en) | 1988-06-09 |
Family
ID=6177572
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE19823241185 Granted DE3241185A1 (en) | 1982-11-08 | 1982-11-08 | Circuit arrangement for adjusting attenuation in telecommunications connection paths, in particular telephone connection paths |
Country Status (1)
Country | Link |
---|---|
DE (1) | DE3241185A1 (en) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE19681073C2 (en) * | 1995-10-27 | 2001-10-18 | Motorola Inc | Method for controlling power levels of data transmission signals between communication units and a communication system comprising them |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0276423A (en) * | 1988-09-13 | 1990-03-15 | Fujitsu Ltd | Cordless telephone communication system |
US4964116A (en) * | 1988-11-02 | 1990-10-16 | Ant Nachrichtentechnik Gmbh | DS3 - line interface linear array (lila) |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3579138A (en) * | 1969-08-25 | 1971-05-18 | American Optical Corp | Automatic gain presetting circuit |
DE2249926A1 (en) * | 1972-10-12 | 1974-04-18 | Blaupunkt Werke Gmbh | DIGITAL CONTROLLED BALANCE CONTROL ARRANGEMENT FOR STEREO DEVICES |
-
1982
- 1982-11-08 DE DE19823241185 patent/DE3241185A1/en active Granted
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE19681073C2 (en) * | 1995-10-27 | 2001-10-18 | Motorola Inc | Method for controlling power levels of data transmission signals between communication units and a communication system comprising them |
Also Published As
Publication number | Publication date |
---|---|
DE3241185A1 (en) | 1984-05-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE2725410C2 (en) | Device for controlling a pressure medium flow | |
DE2556684A1 (en) | EQUALIZATION CIRCUIT ARRANGEMENT | |
DE3404191C2 (en) | ||
DE1787007C3 (en) | Variable equalizer with differential transformers. Eliminated from: 1562215 | |
DE3241185C2 (en) | ||
DE10063999B4 (en) | Microwave attenuator | |
DE4114364C2 (en) | ||
EP0456321B1 (en) | Circuit with controlled transfer characteristic | |
DE3603841C2 (en) | Attenuator with low noise behavior and high thermal stability | |
DE3149133C2 (en) | Circuit arrangement for the automatic compensation of electrical parameters of telephone lines of different lengths | |
DE69127337T2 (en) | Electronic gain control | |
DE2747857C3 (en) | Four-pole, the transfer function of which is adjustable | |
DE3408384C2 (en) | Impedance simulation circuit | |
DE19712078A1 (en) | Circuit for selecting measuring range, e.g. for digital multimeter | |
DE3507661C2 (en) | Method for adapting a hybrid amplifier circuit to a telecommunications line and device for carrying out the method | |
DE2548207C3 (en) | Terminating resistor for the microwave range | |
DE3306762C2 (en) | ||
DE4227833C2 (en) | Intermediate frequency filter for a radio receiver | |
DE3724262C2 (en) | Circuit arrangement for capacitive voltage sources of high output impedance, in particular for condenser microphones | |
DE1297682B (en) | Four-pole network adjustable in stages in its damping | |
DE2538800C3 (en) | Adjustable frequency-dependent line equalizer | |
DE2613199C2 (en) | Automatic gain control circuit | |
EP0035591B1 (en) | Active low frequency bandpass filter | |
EP0319727A2 (en) | Circuitry for a low-pass filter with a controllable frequency limit | |
DE3842425C1 (en) | Method and device for the temperature compensation of an attenuator |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
OP8 | Request for examination as to paragraph 44 patent law | ||
D2 | Grant after examination | ||
8363 | Opposition against the patent | ||
8331 | Complete revocation |